説明

国際特許分類[H03K3/84]の内容

電気 (1,674,590) | 基本電子回路 (63,536) | パルス技術 (16,231) | 電気的パルスの発生回路;単安定回路,双安定回路,多安定回路 (1,702) | 所定の統計上のパラメータ分布をもつパルスの発生,例.ランダムパルス発生器 (113)

国際特許分類[H03K3/84]に分類される特許

1 - 10 / 113


【課題】高速動作可能な疑似ランダムビット列発生器を提供する。
【解決手段】疑似ランダムビット列発生器は、ハーフレート・クロック信号の所定のタイミングで入力信号を識別再生する、縦続接続された(N−1)/2個(Nは奇数)のDFF1−3,・・・,1−Nと、ハーフレート・クロック信号によって決定される動作タイミングがDFF1−3,・・・,1−Nの動作タイミングと180度位相が異なるタイミングで入力信号を識別再生する、縦続接続された(N−1)/2個のDFF1−2,・・・,1−N−1と、排他的論理和回路2と、ハーフレート・クロック信号の2倍の周波数のフルレート・クロック信号により排他的論理和回路2の出力信号を識別再生するDFF1−1とを備える。 (もっと読む)


【課題】ランダム性能が高いランダムデータ生成回路を提供する。
【解決手段】実施形態によれば、ランダムデータ生成回路は、データ生成部と、データ保持部と、を備える。ランダムデータ生成回路は、第1から第n(nは2以上の整数)のM系列データの組をクロック毎に生成する。前記データ生成部は、供給されたシードデータに基づいて、第i(iは1からnの整数)のM系列データはM系列生成回路で前記シードデータをi段シフトしたデータと等しい前記第1から第nのM系列データを生成する。前記データ保持部は、前記第nのM系列データを前記クロックに応じて保持して、保持されたデータを前記シードデータとして前記データ生成部に供給する。 (もっと読む)


【課題】乱数を発生させるための特に単純かつ効率的な小領域装置を提供する。
【解決手段】乱数を発生させるための装置および方法を提供し、該装置は、少なくとも1つの発生器回路を有し、各発生器回路は、第1の動作モードおよび第2の動作モードを提供するように構成され、第1の動作モードにおいて、各発生器回路は発振器として動作し、第2の動作モードでは、各発生器回路は状態保持要素として動作する。次いで、制御信号発生器は、各発生器回路に入力するための制御信号を発生させる。各発生器回路は、第1の動作モードにおいて動作するように設定レベルの入力制御信号に応答し、第2の動作モードにおいて動作するように解除レベルの入力制御信号に応答する。入力制御信号が設定レベルから解除レベルに遷移する際に、各発生器回路は、状態保持要素内で発振器の電流値を取得し、乱数の少なくとも一部を形成するようにその電流値を出力するように構成される。 (もっと読む)


【課題】回路動作開始直後の初回サンプリングにおいてもランダム性の高い真性乱数を生成することのできる乱数生成回路を提供する。
【解決手段】奇数段の論理ゲートで構成されたM1個の第1のリングオシレータ10−1と、偶数段のインバータと1段の論理ゲートで構成されたM2個の第2のリングオシレータ10−2と、第1のリングオシレータ10−1の中間ノード出力と第2のリングオシレータ10−2の中間ノード出力の排他的論理和をとる(M1+M2)入力XOR21と、出力をサンプリングクロックでラッチし、乱数値として出力するD−FF22と、サンプリングクロックを生成する制御部100とを備え、第1のリングオシレータ10−1を構成する各論理ゲートの出力にそれぞれインバータが接続され、インバータのいずれか1つの出力をリングオシレータの中間ノード出力とする。 (もっと読む)


【課題】線形帰還シフトレジスタにおいて所望の構成を設定可能でありながらシフト演算の複数回分を並列且つ高速に計算可能な論理回路を提供する。
【解決手段】論理回路は、第1のデータを0乃至n−1ビットシフトし且つ空いたビットに0を挿入して得られる並列n個のデータの各々と第2のデータとの間でビット毎のANDを計算し、その結果の並列n個のデータの各々について全てのビットのXORを計算することにより、n個の1ビットデータを並列に生成するXOR処理部と、第1のデータをmビットシフトした状態での帰還データを生成するために、第1のデータを0乃至m−1ビットシフトしたそれぞれの状態での過去のm個の帰還データと第2のデータの対応ビットとの間でのビット毎のANDを計算し、その結果の全てのビットと第1のデータのmビットシフト状態での1ビットデータとのXORを計算する値生成処理部とを含む。 (もっと読む)


【課題】様々な傾きを有したゆらぎを発生させるとともに、人の要求する山場(ピーク)位置もある程度設定できるゆらぎ信号発生装置を提供する。
【解決手段】ゆらぎ信号発生装置10は、パワー密度を算出する関数とパワー密度を算出する関数のパラメータを入力する入力部11と、入力部によって入力されたパラメータとパワー密度を算出する関数に基づいて、各周波数のパワー密度を算出するパワー密度算出部12と、パワー密度算出部によって算出された各周波数のパワー密度を正弦波成分と余弦波成分に分けるパワー密度分割部13と、パワー密度分割部によって分割された成分に基づいて逆フーリエ変換により時系列データを生成する時系列データ生成部14と、時系列データに基づいて出力データを生成し出力するデータ出力部15と、を備えた。 (もっと読む)


【課題】方法で真正な乱数を簡単に取り出すことができる物理乱数生成装置及び物理乱数生成回路を提供する。
【解決手段】出力レベルがランダムに変動するノイズ源からの信号を所定の周期でサンプリングしてディジタル値に変換するA/D変換手段と、前記A/D変換手段によってサンプリングされたディジタル値を所定期間にわたり保持するディジタル値保持手段と、前記ディジタル値保持手段に保持されている値と、その後にサンプリングされたディジタル値との差を算出する演算手段と、前記演算手段による演算結果を乱数値として出力する出力手段とを具備する。ノイズ源から出力される信号をあるタイミングでサンプリングしたときに、その値から前回サンプリングされた値を差し引いた値が乱数値として出力され、真正度の高い乱数が得られる。 (もっと読む)


【課題】入力信号の組合せにより充電経路の平均数が異なるため、及び後段のゲートの動作タイミングが異なるために生じる電力消費波形の変化を低減する。
【解決手段】論理回路1は、入力信号X、Yと乱数信号rとに基づいて生成される出力論理状態を出力線Z1に出力する論理演算回路10と、制御信号en1に応じて出力線Z1の出力状態を制御し、論理演算回路10の出力論理状態を無効とする出力無効状態である場合に、出力線Z1から電源線VDDに通じる経路を遮断し、電源線VDDの電位により出力線Z1を充電する出力制御部20と、出力線Z1の出力状態に基づいて出力する状態を無効とするマスク状態に、制御信号en2に応じて切り替える出力段回路30とを備える。 (もっと読む)


【課題】放射ノイズを低減する。
【解決手段】N段のDフリップフロップ(DFF)を備え、隣り合う前段のDFFの非反転端子が隣り合う後段のDFFの入力端子に接続され、最終段のDFFの非反転端子及び最終段以外の1つの段のDFFの非反転端子がEXORを介して最初の段のDFFの入力端子に接続され、最終段のDFFの非反転端子から2−1ビットのビットパターンを繰り返したパターン信号を出力するパターン信号出力回路10、パターン信号が2−1ビット出力される毎にビットパターン長を示す信号を出力するビットパターン長カウント回路12、ビットパターン長を示す信号に基づきパターン信号出力回路10の非反転端子及び反転端子から複数の端子を複数個ずつ繰り返し選択するための選択信号を出力するM進カウンタ回路14、及び選択信号に応じて該複数の端子から出力された信号を選択し、選択した信号を擬似ランダム信号として出力するタップ出力シフト回路16を含む。 (もっと読む)


【課題】制限された処理時間内にスクランブルまたはデスクランブルを行うことのできるスクランブルまたはデスクランブル方法およびシステムを提供する。
【解決手段】スクランブルシステムはデータストリームを生成するデータストリーム生成部と、生成されたデータストリームそれぞれに対するシーケンス出力を算出するスクランブルLFSRグループと、算出されたシーケンス出力を用いて生成されたデータストリームをスクランブルするスクランブル処理部とを含む。デスクランブルシステムは、スクランブルされたデータを用いてスクランブルデータストリームに生成するスクランブルデータストリーム生成部と、生成されたスクランブルデータストリームそれぞれに対するシーケンス出力を算出するデスクランブルLFSRグループと、算出されたシーケンス出力を用いてスクランブルデータストリームをデスクランブルするデスクランブル処理部とを含む。 (もっと読む)


1 - 10 / 113