チップオングラス方式の液晶表示装置
【課題】高解像度の映像を表現できるCOG方式の液晶表示装置を提供する。
【解決手段】本発明は、LOGせん断でのインピーダンス整合とタイミングコントローラー出力端でのインピーダンス整合を利用して、硝子基板上の伝送線路の抵抗値と無関係にソースドライバーIC入力端の反射波を最小化させることにより、軽量化と薄型化を維持しながらも周波数特性を向上させて、高解像度及び高品質の映像表現が可能であるようにさせたチップオングラス(COG)方式の液晶表示装置を提供する。
【解決手段】本発明は、LOGせん断でのインピーダンス整合とタイミングコントローラー出力端でのインピーダンス整合を利用して、硝子基板上の伝送線路の抵抗値と無関係にソースドライバーIC入力端の反射波を最小化させることにより、軽量化と薄型化を維持しながらも周波数特性を向上させて、高解像度及び高品質の映像表現が可能であるようにさせたチップオングラス(COG)方式の液晶表示装置を提供する。
【発明の詳細な説明】
【技術分野】
【0001】
本発明は、液晶表示装置に関するものであり、より詳細には、LOGせん断でのインピーダンス整合とタイミングコントローラーインピーダンス整合を利用して、硝子基板上の伝送線路の抵抗値と無関係にソースドライバーIC入力端の反射波を最小化させることにより、軽量化と薄型化を維持しながらも周波数特性を向上させて高解像度及び高品質の映像表現が可能であるようにさせたチップオングラス(COG)方式の液晶表示装置に関する。
【背景技術】
【0002】
LCDパネル(Liquid Crystal Display panel)の垂直ライン(row line)及び水平ライン(column line)を駆動するためには、パネルの周辺にソースドライバーIC(source driver IC)及びゲートドライバーIC(gate driver IC)を具備する。ゲートドライバーICは、画像データ(image data)を伝達しようとする画素(picture element)を選択する機能を遂行して、複数の画素に実際の画像データ及びクロック信号は複数のソースドライバーICから供給される。画像データ(DATA)とクロック信号(CLK)は、印刷回路基板(Printed Circuit Board:以下、「PCB」という。)に装着されたタイミングコントローラー(Timing controller)からマルチドロップ(multi−drop)形態で複数のソースドライバーICに伝達されることが一般的である。
【0003】
一つの伝送線路対(transmission line pair)に差動信号(differential signal)の形態で伝送されるデータは、送信部でデータに対応されるプッシュプール(push pull)形態の差動信号(differential signal)を生成した後、これを送信部に隣接したPCBで差動電圧信号に変換させて、受信部に送信する。
【0004】
図1は、従来の液晶表示装置の一実施例を示す図面であり、図2は図1の従来の液晶表示装置の等価モデルを示す図面である。
【0005】
図1及び図2を参照すると、LCDを利用した液晶表示装置100は、PCB110、液晶パネル120、FPC130、ソースドライバーIC131及びゲートドライバーIC132を具備する。
【0006】
PCB110は、複数のソースドライバーIC131に画像データ及びクロック信号を供給するタイミングコントローラー111及び複数の終端抵抗112を具備する。
【0007】
液晶パネル120は、液晶(Liquid Crystal)の電気的性質を利用した複数個の画素(picture element)を具備して、複数個の画素のそれぞれはソースドライバーIC131及びゲートドライバーIC132によって駆動される。
【0008】
タイミングコントローラー111から出力される差動電流形態の画像データ及びクロック信号は終端抵抗112の両端子を通りながら差動電圧信号に変換されて、変換された差動電圧信号はマルチドロップ方式で該当ソースドライバーIC131に伝達される。
【0009】
PCB110とソースドライバーIC131の間及びソースドライバーIC131と液晶パネル120との間の信号の伝達は、FPC(Flexible Printed Circuit)130と共にインピーダンス成分が非常に少ないテープまたはフィルム(tape or film)などを使用する。
【0010】
一方、製造費用が少ないだけでなく、軽くて厚さが薄い液晶表示装置を要求する使用者の要求によってパネルが装着された硝子基板にソースドライバーIC及びゲートドライバーICを接着させて使用するチップオングラス(Chip On Glass;以下、「COG」という。)方式が提案された。
【0011】
COG方式を使用して液晶表示装置を具現する場合、液晶パネルとソースドライバーIC及びゲートドライバーICが硝子基板に接合されなければならないが、この時、既存のPCBとソースドライバーICの間、ソースドライバーICとパネルとの間及びゲートドライバーICとパネルとの間の信号の送受信は、硝子基板に設置された伝送線路(Line On Glassを以下、「LOG」という。)を設置して使用するようになる。
【0012】
図1に示された従来の液晶表示装置の場合、PCB110での伝送線路及びFPC130での伝送線路を通じて信号が送受信されるが、動作周波数対比使われる伝送線路のインピーダンス不整合による影響は深刻ではない。しかし、COG方式ではLOGという伝送線路が加えられてインピーダンス不整合が深刻に頭をもたげるようになる。
【0013】
特に、図1に示されたところのような液晶表示装置にCOG方式をそのまま適用する場合ソースドライバーICに伝達されるデータに前記言及した不整合による歪曲が発生されるようになるので、周波数特性が低下される短所を有するようになる。したがって、COG方式を使用する場合にはタイミングコントローラーとソースドライバーICとの間の信号の送受信は従来のマルチドロップ方式の代わりにポイントツーポイント(point to point)方式を使わなければならない。
【0014】
図3は、COG方式及びポイントツーポイント方式を使用する従来の液晶表示装置を示す図面である。
【0015】
図3を参照すると、前記COG方式の液晶表示装置300は、PCB310、硝子基板320及びFPC330を具備する。
【0016】
PCB310にはタイミングコントローラー311が装着される。タイミングコントローラー311から出力される一対の差動信号は伝送線路313を通じて複数個のソースドライバーIC322にポイントツーポイント方式で伝達される。
【0017】
硝子基板320には液晶パネル321、該液晶パネル321の動作を制御する複数個のソースドライバーIC322及び複数個のゲートドライバーIC323がCOG方式で実装される。
【0018】
前記複数個のソースドライバーIC322それぞれには終端抵抗325が少なくとも一つずつ含まれている。複数個のソースドライバーIC322それぞれは受信した差動信号をこれに対応される差動電圧信号に変換して変換された差動電圧信号を利用して前記液晶パネル321を駆動する。
【0019】
FPC(Flexible Printed Circuit)330は、PCB310と硝子基板320との間の電気的連結を介する。硝子基板320に形成させた伝送線路(LOG)324は、FPC330と複数個のソースドライバーIC322を電気的に連結する。
【0020】
図4は、図3による従来の液晶表示装置の等価モデルを示す図面である。
【0021】
図4を参照すると、従来技術によるCOG方式の液晶表示装置の等価モデルは、伝送部311、PCB上の伝送線路313、FPC330、LOG324、終端抵抗325及び受信部322を具備する。
【0022】
伝送部311の等価モデルは、タイミングコントローラーに対応される送信機(Tx)に対するものである。PCB上の伝送線路313やFPC330の場合に理想的な場合を仮定して、液晶パネル321上部に具現された伝送線路(LOG)324に比べてインピーダンス及びキャパシタンスを無視できる程度の抵抗成分を有するので、単純に信号ラインで表示した。
【0023】
LOGの等価モデル324は、液晶パネル321の上部に具現されてFPC330とソースドライバーIC322とを電気的に連結する伝送線路(LOG)を定義する。受信部の等価モデル322は、ソースドライバーICに対応される受信機(Rx)で定義される。
【0024】
等価モデルに含まれた受動素子の電気的特性、素子の値及び素子の間の連結関係はこの分野の一般的な技術者が容易に理解することができるので、ここでは詳しく説明しない。
【先行技術文献】
【特許文献】
【0025】
【特許文献1】特開2008−003609号公報。
【発明の概要】
【発明が解決しようとする課題】
【0026】
前記したCOG及びポイントツーポイント方式を適用した液晶表示装置を具現する場合、低電圧のポイントツーポイント差動信号をタイミングコントローラーからソースドライバーICに供給するようになる。
【0027】
この場合従来には、終端抵抗両端に誘起された電圧の損失を最小化するために終端抵抗を最大限受信部に近く位置するように設計されて来たし、このような方法をCOG方式にもそのまま適用して、一般的にソースドライバーIC内の受信端に抵抗素子を具現した。
【0028】
この時、タイミングコントローラーとソースドライバーICとの間の信号送受信で、動作速度に大きい影響を及ぼす部分は、硝子基板上の伝送線路(LOG)のインピーダンス値である。特に、COG方式の液晶表示装置ではLOGのインピーダンス値が数十ないし数百オーム程度で非常に大きいために既存の伝送方式のようにソースドライバーIC内のみに終端抵抗を具備する場合、ソースドライバーIC入力端のインピーダンス整合が難しくなって、周波数特性が低下される。
【0029】
従来のCOGポイントツーポイント方式の液晶表示装置では動作周波数が高くなくて、伝送線路でのインピーダンス不整合が問題にならなかったが、高品質高解像度の大型液晶表示装置に使われる場合非常に高い動作周波数が要求されて伝送線路でのインピーダンス整合が要求されるので、ソースドライバーIC内の受信端に終端抵抗を具備する従来の方式としては、チップオングラス方式の液晶表示装置で高解像度及び高品質の映像を具現するのに好適ではない問題があった。
【0030】
本発明が解決しようとする技術的課題は、COG及びポイントツーポイント方式を適用した液晶表示装置でLOGせん断またはタイミングコントローラー出力端にインピーダンス整合抵抗を具備してソースドライバーIC入力端の反射波を最小化させて信号の歪曲を防止することにより、高解像度の映像を表現できるCOG方式の液晶表示装置を提供することにある。
【課題を解決するための手段】
【0031】
前記技術的課題を達成するための本発明の一実施例によるCOG方式の液晶表示装置は、タイミングコントローラーが装着されたPCB及び液晶パネルと少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板を具備して、前記タイミングコントローラーから出力される少なくとも一対の差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、前記タイミングコントローラー出力端にインピーダンス整合抵抗が具備されることを特徴とする。
【0032】
前記技術的課題を達成するための本発明の他の一実施例によるCOG方式の液晶表示装置は、タイミングコントローラーが装着されたPCB及び液晶パネルと少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板を具備して、前記タイミングコントローラーから出力される少なくとも一対の差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達して、LOGせん断にインピーダンス整合抵抗が具備されることを特徴とする。
【発明の効果】
【0033】
本発明によるCOG方式の液晶表示装置によると、タイミングコントローラー内部またはPCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗を配置して、硝子基板上に形成された伝送線路の影響を最小化することにより、タイミングコントローラーとソースドライバーICとの間で高速及び高品質の信号伝送ができる長所がある。
特に、本発明によるCOG方式の液晶表示装置によると、小型及び中型液晶表示装置のみに主に適用されたチップオングラス技術が大型の液晶表示装置にも使用可能になることにより、大型液晶表示装置の薄型化及び軽量化を具現することができるし、製造費用を減少させることができる効果がある。
【図面の簡単な説明】
【0034】
【図1】従来の液晶表示装置の一実施例を示す図面である。
【図2】図1による従来の液晶表示装置の等価モデルを示す図面である。
【図3】COG方式及びポイントツーポイント方式を適用した従来の液晶表示装置を示す図面である。
【図4】図3による従来の液晶表示装置の等価モデルを示す図面である。
【図5】本発明によるCOG方式の液晶表示装置の第1実施例を示す図面である。
【図6】図5の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【図7】図5の本発明によるCOG方式の液晶表示装置のソースドライバーICで検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【図8】本発明によるCOG方式の液晶表示装置の第2実施例を示す図面である。
【図9】図8の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【図10】図8の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【図11】本発明によるCOG方式の液晶表示装置の第3実施例を示す図面である。
【図12】図11の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【発明を実施するための形態】
【0035】
以下では本発明の具体的な実施例を、図面を参照して詳しく説明する。
【0036】
図5は、本発明によるCOG方式の液晶表示装置の第1実施例を示す図面である。
【0037】
図5に示されたところのように本発明によるCOG方式の液晶表示装置500は、印刷回路基板510、硝子基板520及びFPC530を具備する。
【0038】
前記印刷回路基板(PCB)510には、タイミングコントローラー511が具備されている。また、前記PCB510にはタイミングコントローラー511から出力される一対の差動信号を前記硝子基板に伝達するための伝送線路513が形成される。前記タイミングコントローラー511には、インピーダンス整合のためのインピーダンス整合抵抗512が具備されている。
【0039】
前記硝子基板520には、液晶パネル521、複数個のソースドライバーIC522及び複数個のゲートドライバーIC523がチップオングラス方式で実装される。
【0040】
前記FPC(Flexible Printed Circuit)530は、前記PCB510と前記硝子基板520の電気的連結を媒介する。前記FPC530の特性及び機能は公知の物であるので詳細な説明は省略する。
【0041】
前記タイミングコントローラー511から出力される一対の差動信号は前記複数個のソースドライバーIC522にポイントツーポイント方式で伝達される。前記複数個のソースドライバーIC522は受信された差動信号を利用して、前記液晶パネル521を駆動する。この時、前記少なくとも一対の差動信号は、画像データに対応される信号対及びクロック信号対であるか、画像データに対応される信号対またはクロック信号対に該当される。
【0042】
PCB伝送線路の特性インピーダンス(ZPCB)は、下の数式(1)のように表現されて、タイミングコントローラーとPCBとの間で発生する反射波の割合、すなわち、反射係数(Γ)は数式(2)のように表現される。
【0043】
【数1】
【0044】
【数2】
【0045】
ここで、CPCB及びLPCBは、PCB伝送線路の自体キャパシタンス及び自体リアクタンスを言う。
【0046】
この時、高速データの伝送のためにはタイミングコントローラーとPCBとの間の反射波を最小化しなければならない。すなわち、タイミングコントローラーとPCBとの間の反射係数が0(zero)にならなければならないし、反射係数が0(zero)になるためには、PCB伝送線路の特性インピーダンス(ZPCB)とタイミングコントローラーの内部抵抗(RTCON)が同じくならなければならない。このようにタイミングコントローラーとPCBとの間の反射係数が0(zero)になる場合をインピーダンス整合と言う。
【0047】
前記したように本発明によるCOG方式の液晶表示装置500によるとタイミングコントローラー511の出力端にインピーダンス整合抵抗512を具現することにより、タイミングコントローラー511側で眺めたインピーダンスがPCB510側で眺めたインピーダンスと整合がなされるようになる。
【0048】
このようにインピーダンスと整合がなされると、送信される差動信号の反射波を最小化することができて、これにより高品質の信号伝送が可能で高解像度の映像を具現することができるようになる。また、インピーダンス整合抵抗をタイミングコントローラー511内部に具備することにより、PCB製造単価を減らすことができる長所がある。
【0049】
図5では、前記硝子基板520上に具現された前記伝送線路(LOG)がすべてソースドライバーIC522に直接連結されるものとして示されている。
【0050】
しかし、前記硝子基板520上に具現された前記伝送線路(LOG)のうち一部は、前記少なくとも一つのソースドライバーICのうちで一部に直接連結されて、残りの伝送線路は前記一部の伝送線路が連結された前記ソースドライバーICをバイパスして残りのソースドライバーICに連結されるように具現することも可能である。
【0051】
図6は、図5の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0052】
図6を参照すると、本発明によるCOG方式の液晶表示装置の等価モデルは、伝送部511、インピーダンス整合抵抗512、PCB上伝送線路513、FPC530、LOG524及び受信部522を具備する。
【0053】
伝送部の等価モデル511は、タイミングコントローラーに対応される送信機(Tx)に対するものであり、インピーダンス整合抵抗512はタイミングコントローラー出力端に形成される。
【0054】
PCB上の伝送線路513やFPC上の伝送線路530の場合に理想的な場合を仮定して、硝子基板520上部に具現された伝送線路(LOG)524に比べてインピーダンスを無視できる程度に抵抗成分を有するので、単純に信号ラインとして表示した。
【0055】
LOGの等価モデル524は、硝子基板520の上部に具現されてFPCの伝送線路530とソースドライバーIC522を電気的に連結する伝送線路を定義する。受信部の等価モデル522は、ソースドライバーICに対応される受信機(Rx)で定義される。
【0056】
等価モデルに含まれた受動素子の電気的特性、素子の値及び素子間の連結関係は、この分野の一般的な技術者が容易に理解することができるので、ここでは詳しく説明しない。
【0057】
図7は、図5の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【0058】
図7を参考すると、ソースドライバーICから検出される差動電圧信号の電圧差は、従来の液晶表示装置の場合に比べて本発明によるCOG方式の液晶表示装置の場合にさらに大きい値を有することが分かる。差動電圧信号の差が大きいということは、信号の論理値を決定することにおいて、その程度さらに容易であるということを意味し、これはすなわち信号波形の品質が優秀であるということを意味する。
【0059】
すなわち、本発明によるCOG方式の液晶表示装置によると、高速動作が可能であるので、従来技術によるCOG方式の液晶表示装置と違い高解像度の画質具現が可能になる。
【0060】
図8は、本発明によるCOG方式の液晶表示装置の第2実施例を示す図面である。
【0061】
図8に示された本発明によるCOG方式の液晶表示装置500は、前記インピーダンス整合抵抗512がタイミングコントローラー511の出力端ではない前記PCB510上の伝送線路513の終端に具備されることを除いては、図5に示されたCOG方式の液晶表示装置500と同一である。
【0062】
タイミングコントローラーとPCB伝送線路との間と同様にFPC及び硝子基板上の伝送線路とPCB伝送との間でも高速のデータ伝送のためにはインピーダンス整合が必要である。
【0063】
数式(3)は、PCB伝送線路とFPC及び硝子基板上の伝送線路との間の反射係数を示す
【0064】
【数3】
【0065】
この時、PCB伝送線路とFPC及び硝子基板上の伝送線路との間の反射係数が0(zero)になるためには、PCB伝送線路の特性インピーダンス(ZPCB)と硝子基板及びLOG上の伝送線路のインピーダンス(ZFPC+RLOG)が同じくならなければならない。
【0066】
図8に示されたところのように本発明によるCOG方式の液晶表示装置500は、前記PCB510上の伝送線路513の終端にインピーダンス整合抵抗512を具現することにより、PCB510側で眺めたインピーダンスと硝子基板520及びFPC530側で眺めたインピーダンスの間で整合がなされるようになる。
【0067】
このようにインピーダンスと整合がなされると、送信される差動信号の反射波を最小化することができて、これにより高品質の信号伝送が可能であって、高解像度の映像を具現することができるようになる。
【0068】
図9は、図8の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0069】
図9に示された本発明によるCOG方式の液晶表示装置の等価モデルもインピーダンス整合抵抗512がタイミングコントローラー511の出力端ではない前記PCB510上の伝送線路513の終端に具備されることを除いては、図6に示されたCOG方式の液晶表示装置の等価モデルと同一であるので、詳細な説明は省略する。
【0070】
図10は、図8の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【0071】
図10を参考すると、図7に示されるものと同様に従来技術によるCOG方式の液晶表示装置に比べて本発明によるCOG方式の液晶表示装置を通過した差動信号の電圧差がさらに大きくて、これにより信号波形の品質がさらに優秀であるということが分かる。
【0072】
図11は、本発明によるCOG方式の液晶表示装置の第3実施例を示す図面である。
【0073】
図11に示された本発明によるCOG方式の液晶表示装置500は、前記インピーダンス整合抵抗512が前記PCB510上の伝送線路513の終端ではない前記FPC530上に具備されることを除いては、図8に示されたCOG方式の液晶表示装置500と同一である。
【0074】
数式(4)は、PCB伝送線路と硝子基板上の伝送線路との間の反射係数を示す
【0075】
【数4】
【0076】
ここで、PCBのインピーダンス(ZPCB)とFPCのインピーダンス(ZFPC)は同じ値で整合されたと仮定する。この時、PCB伝送線路と硝子基板上の伝送線路との間の反射係数が0(zero)になるためにはPCB、あるいはFPC伝送線路の特性インピーダンス(ZPCB、ZFPC)と硝子基板上の伝送線路のインピーダンス(RLOG)が同じくならなければならない。
【0077】
図10に示されたところのように本発明によるCOG方式の液晶表示装置500は、前記FPC530上にインピーダンス整合抵抗512を具現することにより、PCB510あるいはFPC530側で眺めたインピーダンスと硝子基板520側で眺めたインピーダンスとの間で整合がなされるようになる。
【0078】
このようにインピーダンス整合がなされると、送信される差動信号の反射波を最小化することができるし、これにより高品質の信号伝送が可能で高解像度の映像を具現することができるようになる。
【0079】
図12は、図11の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0080】
図12に示された本発明によるCOG方式の液晶表示装置の等価モデルもインピーダンス整合抵抗512が前記PCB510上の伝送線路513の終端ではない前記FPC530上に具備されることを除いては、図9に示されたCOG方式の液晶表示装置の等価モデルと同一であるので、詳細な説明は省略する。
【0081】
図11の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果は、図10に示した第2実施例に対するコンピューターシミュレーション結果と非常に類似であるので省略する。
【0082】
以上では本発明に対する技術思想を添付図面とともに敍述したが、これは本発明の望ましい実施例を例示的に説明したものだけであり、本発明を限定するものではない。また、本発明が属する技術分野で通常の知識を持った者なら誰も本発明の技術的思想の範疇を離脱しない範囲内で多様な変形及び模倣が可能であることは明白な事実である。
【産業上の利用可能性】
【0083】
本発明によるCOG方式の液晶表示装置によると、タイミングコントローラー内部またはPCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗を配置して、硝子基板上に形成された伝送線路の影響を最小化することにより、タイミングコントローラーとソースドライバーICとの間で高速及び高品質の信号伝送ができる長所がある。
【0084】
特に、本発明によるCOG方式の液晶表示装置によると、小型及び中型液晶表示装置のみに主に適用されたチップオングラス技術が大型の液晶表示装置にも使用可能になることにより、大型液晶表示装置の薄型化及び軽量化を具現することができるし、製造費用を減少させることができる効果がある。
【符号の説明】
【0085】
500…液晶表示装置、
510…印刷回路基板、
511…タイミングコントローラー、
512…インピーダンス整合抵抗、
513…伝送線路、
520…硝子基板、
521…液晶パネル、
522…ソースドライバーIC、
523…ゲートドライバーIC、
530…FPC。
【技術分野】
【0001】
本発明は、液晶表示装置に関するものであり、より詳細には、LOGせん断でのインピーダンス整合とタイミングコントローラーインピーダンス整合を利用して、硝子基板上の伝送線路の抵抗値と無関係にソースドライバーIC入力端の反射波を最小化させることにより、軽量化と薄型化を維持しながらも周波数特性を向上させて高解像度及び高品質の映像表現が可能であるようにさせたチップオングラス(COG)方式の液晶表示装置に関する。
【背景技術】
【0002】
LCDパネル(Liquid Crystal Display panel)の垂直ライン(row line)及び水平ライン(column line)を駆動するためには、パネルの周辺にソースドライバーIC(source driver IC)及びゲートドライバーIC(gate driver IC)を具備する。ゲートドライバーICは、画像データ(image data)を伝達しようとする画素(picture element)を選択する機能を遂行して、複数の画素に実際の画像データ及びクロック信号は複数のソースドライバーICから供給される。画像データ(DATA)とクロック信号(CLK)は、印刷回路基板(Printed Circuit Board:以下、「PCB」という。)に装着されたタイミングコントローラー(Timing controller)からマルチドロップ(multi−drop)形態で複数のソースドライバーICに伝達されることが一般的である。
【0003】
一つの伝送線路対(transmission line pair)に差動信号(differential signal)の形態で伝送されるデータは、送信部でデータに対応されるプッシュプール(push pull)形態の差動信号(differential signal)を生成した後、これを送信部に隣接したPCBで差動電圧信号に変換させて、受信部に送信する。
【0004】
図1は、従来の液晶表示装置の一実施例を示す図面であり、図2は図1の従来の液晶表示装置の等価モデルを示す図面である。
【0005】
図1及び図2を参照すると、LCDを利用した液晶表示装置100は、PCB110、液晶パネル120、FPC130、ソースドライバーIC131及びゲートドライバーIC132を具備する。
【0006】
PCB110は、複数のソースドライバーIC131に画像データ及びクロック信号を供給するタイミングコントローラー111及び複数の終端抵抗112を具備する。
【0007】
液晶パネル120は、液晶(Liquid Crystal)の電気的性質を利用した複数個の画素(picture element)を具備して、複数個の画素のそれぞれはソースドライバーIC131及びゲートドライバーIC132によって駆動される。
【0008】
タイミングコントローラー111から出力される差動電流形態の画像データ及びクロック信号は終端抵抗112の両端子を通りながら差動電圧信号に変換されて、変換された差動電圧信号はマルチドロップ方式で該当ソースドライバーIC131に伝達される。
【0009】
PCB110とソースドライバーIC131の間及びソースドライバーIC131と液晶パネル120との間の信号の伝達は、FPC(Flexible Printed Circuit)130と共にインピーダンス成分が非常に少ないテープまたはフィルム(tape or film)などを使用する。
【0010】
一方、製造費用が少ないだけでなく、軽くて厚さが薄い液晶表示装置を要求する使用者の要求によってパネルが装着された硝子基板にソースドライバーIC及びゲートドライバーICを接着させて使用するチップオングラス(Chip On Glass;以下、「COG」という。)方式が提案された。
【0011】
COG方式を使用して液晶表示装置を具現する場合、液晶パネルとソースドライバーIC及びゲートドライバーICが硝子基板に接合されなければならないが、この時、既存のPCBとソースドライバーICの間、ソースドライバーICとパネルとの間及びゲートドライバーICとパネルとの間の信号の送受信は、硝子基板に設置された伝送線路(Line On Glassを以下、「LOG」という。)を設置して使用するようになる。
【0012】
図1に示された従来の液晶表示装置の場合、PCB110での伝送線路及びFPC130での伝送線路を通じて信号が送受信されるが、動作周波数対比使われる伝送線路のインピーダンス不整合による影響は深刻ではない。しかし、COG方式ではLOGという伝送線路が加えられてインピーダンス不整合が深刻に頭をもたげるようになる。
【0013】
特に、図1に示されたところのような液晶表示装置にCOG方式をそのまま適用する場合ソースドライバーICに伝達されるデータに前記言及した不整合による歪曲が発生されるようになるので、周波数特性が低下される短所を有するようになる。したがって、COG方式を使用する場合にはタイミングコントローラーとソースドライバーICとの間の信号の送受信は従来のマルチドロップ方式の代わりにポイントツーポイント(point to point)方式を使わなければならない。
【0014】
図3は、COG方式及びポイントツーポイント方式を使用する従来の液晶表示装置を示す図面である。
【0015】
図3を参照すると、前記COG方式の液晶表示装置300は、PCB310、硝子基板320及びFPC330を具備する。
【0016】
PCB310にはタイミングコントローラー311が装着される。タイミングコントローラー311から出力される一対の差動信号は伝送線路313を通じて複数個のソースドライバーIC322にポイントツーポイント方式で伝達される。
【0017】
硝子基板320には液晶パネル321、該液晶パネル321の動作を制御する複数個のソースドライバーIC322及び複数個のゲートドライバーIC323がCOG方式で実装される。
【0018】
前記複数個のソースドライバーIC322それぞれには終端抵抗325が少なくとも一つずつ含まれている。複数個のソースドライバーIC322それぞれは受信した差動信号をこれに対応される差動電圧信号に変換して変換された差動電圧信号を利用して前記液晶パネル321を駆動する。
【0019】
FPC(Flexible Printed Circuit)330は、PCB310と硝子基板320との間の電気的連結を介する。硝子基板320に形成させた伝送線路(LOG)324は、FPC330と複数個のソースドライバーIC322を電気的に連結する。
【0020】
図4は、図3による従来の液晶表示装置の等価モデルを示す図面である。
【0021】
図4を参照すると、従来技術によるCOG方式の液晶表示装置の等価モデルは、伝送部311、PCB上の伝送線路313、FPC330、LOG324、終端抵抗325及び受信部322を具備する。
【0022】
伝送部311の等価モデルは、タイミングコントローラーに対応される送信機(Tx)に対するものである。PCB上の伝送線路313やFPC330の場合に理想的な場合を仮定して、液晶パネル321上部に具現された伝送線路(LOG)324に比べてインピーダンス及びキャパシタンスを無視できる程度の抵抗成分を有するので、単純に信号ラインで表示した。
【0023】
LOGの等価モデル324は、液晶パネル321の上部に具現されてFPC330とソースドライバーIC322とを電気的に連結する伝送線路(LOG)を定義する。受信部の等価モデル322は、ソースドライバーICに対応される受信機(Rx)で定義される。
【0024】
等価モデルに含まれた受動素子の電気的特性、素子の値及び素子の間の連結関係はこの分野の一般的な技術者が容易に理解することができるので、ここでは詳しく説明しない。
【先行技術文献】
【特許文献】
【0025】
【特許文献1】特開2008−003609号公報。
【発明の概要】
【発明が解決しようとする課題】
【0026】
前記したCOG及びポイントツーポイント方式を適用した液晶表示装置を具現する場合、低電圧のポイントツーポイント差動信号をタイミングコントローラーからソースドライバーICに供給するようになる。
【0027】
この場合従来には、終端抵抗両端に誘起された電圧の損失を最小化するために終端抵抗を最大限受信部に近く位置するように設計されて来たし、このような方法をCOG方式にもそのまま適用して、一般的にソースドライバーIC内の受信端に抵抗素子を具現した。
【0028】
この時、タイミングコントローラーとソースドライバーICとの間の信号送受信で、動作速度に大きい影響を及ぼす部分は、硝子基板上の伝送線路(LOG)のインピーダンス値である。特に、COG方式の液晶表示装置ではLOGのインピーダンス値が数十ないし数百オーム程度で非常に大きいために既存の伝送方式のようにソースドライバーIC内のみに終端抵抗を具備する場合、ソースドライバーIC入力端のインピーダンス整合が難しくなって、周波数特性が低下される。
【0029】
従来のCOGポイントツーポイント方式の液晶表示装置では動作周波数が高くなくて、伝送線路でのインピーダンス不整合が問題にならなかったが、高品質高解像度の大型液晶表示装置に使われる場合非常に高い動作周波数が要求されて伝送線路でのインピーダンス整合が要求されるので、ソースドライバーIC内の受信端に終端抵抗を具備する従来の方式としては、チップオングラス方式の液晶表示装置で高解像度及び高品質の映像を具現するのに好適ではない問題があった。
【0030】
本発明が解決しようとする技術的課題は、COG及びポイントツーポイント方式を適用した液晶表示装置でLOGせん断またはタイミングコントローラー出力端にインピーダンス整合抵抗を具備してソースドライバーIC入力端の反射波を最小化させて信号の歪曲を防止することにより、高解像度の映像を表現できるCOG方式の液晶表示装置を提供することにある。
【課題を解決するための手段】
【0031】
前記技術的課題を達成するための本発明の一実施例によるCOG方式の液晶表示装置は、タイミングコントローラーが装着されたPCB及び液晶パネルと少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板を具備して、前記タイミングコントローラーから出力される少なくとも一対の差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、前記タイミングコントローラー出力端にインピーダンス整合抵抗が具備されることを特徴とする。
【0032】
前記技術的課題を達成するための本発明の他の一実施例によるCOG方式の液晶表示装置は、タイミングコントローラーが装着されたPCB及び液晶パネルと少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板を具備して、前記タイミングコントローラーから出力される少なくとも一対の差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達して、LOGせん断にインピーダンス整合抵抗が具備されることを特徴とする。
【発明の効果】
【0033】
本発明によるCOG方式の液晶表示装置によると、タイミングコントローラー内部またはPCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗を配置して、硝子基板上に形成された伝送線路の影響を最小化することにより、タイミングコントローラーとソースドライバーICとの間で高速及び高品質の信号伝送ができる長所がある。
特に、本発明によるCOG方式の液晶表示装置によると、小型及び中型液晶表示装置のみに主に適用されたチップオングラス技術が大型の液晶表示装置にも使用可能になることにより、大型液晶表示装置の薄型化及び軽量化を具現することができるし、製造費用を減少させることができる効果がある。
【図面の簡単な説明】
【0034】
【図1】従来の液晶表示装置の一実施例を示す図面である。
【図2】図1による従来の液晶表示装置の等価モデルを示す図面である。
【図3】COG方式及びポイントツーポイント方式を適用した従来の液晶表示装置を示す図面である。
【図4】図3による従来の液晶表示装置の等価モデルを示す図面である。
【図5】本発明によるCOG方式の液晶表示装置の第1実施例を示す図面である。
【図6】図5の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【図7】図5の本発明によるCOG方式の液晶表示装置のソースドライバーICで検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【図8】本発明によるCOG方式の液晶表示装置の第2実施例を示す図面である。
【図9】図8の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【図10】図8の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【図11】本発明によるCOG方式の液晶表示装置の第3実施例を示す図面である。
【図12】図11の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【発明を実施するための形態】
【0035】
以下では本発明の具体的な実施例を、図面を参照して詳しく説明する。
【0036】
図5は、本発明によるCOG方式の液晶表示装置の第1実施例を示す図面である。
【0037】
図5に示されたところのように本発明によるCOG方式の液晶表示装置500は、印刷回路基板510、硝子基板520及びFPC530を具備する。
【0038】
前記印刷回路基板(PCB)510には、タイミングコントローラー511が具備されている。また、前記PCB510にはタイミングコントローラー511から出力される一対の差動信号を前記硝子基板に伝達するための伝送線路513が形成される。前記タイミングコントローラー511には、インピーダンス整合のためのインピーダンス整合抵抗512が具備されている。
【0039】
前記硝子基板520には、液晶パネル521、複数個のソースドライバーIC522及び複数個のゲートドライバーIC523がチップオングラス方式で実装される。
【0040】
前記FPC(Flexible Printed Circuit)530は、前記PCB510と前記硝子基板520の電気的連結を媒介する。前記FPC530の特性及び機能は公知の物であるので詳細な説明は省略する。
【0041】
前記タイミングコントローラー511から出力される一対の差動信号は前記複数個のソースドライバーIC522にポイントツーポイント方式で伝達される。前記複数個のソースドライバーIC522は受信された差動信号を利用して、前記液晶パネル521を駆動する。この時、前記少なくとも一対の差動信号は、画像データに対応される信号対及びクロック信号対であるか、画像データに対応される信号対またはクロック信号対に該当される。
【0042】
PCB伝送線路の特性インピーダンス(ZPCB)は、下の数式(1)のように表現されて、タイミングコントローラーとPCBとの間で発生する反射波の割合、すなわち、反射係数(Γ)は数式(2)のように表現される。
【0043】
【数1】
【0044】
【数2】
【0045】
ここで、CPCB及びLPCBは、PCB伝送線路の自体キャパシタンス及び自体リアクタンスを言う。
【0046】
この時、高速データの伝送のためにはタイミングコントローラーとPCBとの間の反射波を最小化しなければならない。すなわち、タイミングコントローラーとPCBとの間の反射係数が0(zero)にならなければならないし、反射係数が0(zero)になるためには、PCB伝送線路の特性インピーダンス(ZPCB)とタイミングコントローラーの内部抵抗(RTCON)が同じくならなければならない。このようにタイミングコントローラーとPCBとの間の反射係数が0(zero)になる場合をインピーダンス整合と言う。
【0047】
前記したように本発明によるCOG方式の液晶表示装置500によるとタイミングコントローラー511の出力端にインピーダンス整合抵抗512を具現することにより、タイミングコントローラー511側で眺めたインピーダンスがPCB510側で眺めたインピーダンスと整合がなされるようになる。
【0048】
このようにインピーダンスと整合がなされると、送信される差動信号の反射波を最小化することができて、これにより高品質の信号伝送が可能で高解像度の映像を具現することができるようになる。また、インピーダンス整合抵抗をタイミングコントローラー511内部に具備することにより、PCB製造単価を減らすことができる長所がある。
【0049】
図5では、前記硝子基板520上に具現された前記伝送線路(LOG)がすべてソースドライバーIC522に直接連結されるものとして示されている。
【0050】
しかし、前記硝子基板520上に具現された前記伝送線路(LOG)のうち一部は、前記少なくとも一つのソースドライバーICのうちで一部に直接連結されて、残りの伝送線路は前記一部の伝送線路が連結された前記ソースドライバーICをバイパスして残りのソースドライバーICに連結されるように具現することも可能である。
【0051】
図6は、図5の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0052】
図6を参照すると、本発明によるCOG方式の液晶表示装置の等価モデルは、伝送部511、インピーダンス整合抵抗512、PCB上伝送線路513、FPC530、LOG524及び受信部522を具備する。
【0053】
伝送部の等価モデル511は、タイミングコントローラーに対応される送信機(Tx)に対するものであり、インピーダンス整合抵抗512はタイミングコントローラー出力端に形成される。
【0054】
PCB上の伝送線路513やFPC上の伝送線路530の場合に理想的な場合を仮定して、硝子基板520上部に具現された伝送線路(LOG)524に比べてインピーダンスを無視できる程度に抵抗成分を有するので、単純に信号ラインとして表示した。
【0055】
LOGの等価モデル524は、硝子基板520の上部に具現されてFPCの伝送線路530とソースドライバーIC522を電気的に連結する伝送線路を定義する。受信部の等価モデル522は、ソースドライバーICに対応される受信機(Rx)で定義される。
【0056】
等価モデルに含まれた受動素子の電気的特性、素子の値及び素子間の連結関係は、この分野の一般的な技術者が容易に理解することができるので、ここでは詳しく説明しない。
【0057】
図7は、図5の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【0058】
図7を参考すると、ソースドライバーICから検出される差動電圧信号の電圧差は、従来の液晶表示装置の場合に比べて本発明によるCOG方式の液晶表示装置の場合にさらに大きい値を有することが分かる。差動電圧信号の差が大きいということは、信号の論理値を決定することにおいて、その程度さらに容易であるということを意味し、これはすなわち信号波形の品質が優秀であるということを意味する。
【0059】
すなわち、本発明によるCOG方式の液晶表示装置によると、高速動作が可能であるので、従来技術によるCOG方式の液晶表示装置と違い高解像度の画質具現が可能になる。
【0060】
図8は、本発明によるCOG方式の液晶表示装置の第2実施例を示す図面である。
【0061】
図8に示された本発明によるCOG方式の液晶表示装置500は、前記インピーダンス整合抵抗512がタイミングコントローラー511の出力端ではない前記PCB510上の伝送線路513の終端に具備されることを除いては、図5に示されたCOG方式の液晶表示装置500と同一である。
【0062】
タイミングコントローラーとPCB伝送線路との間と同様にFPC及び硝子基板上の伝送線路とPCB伝送との間でも高速のデータ伝送のためにはインピーダンス整合が必要である。
【0063】
数式(3)は、PCB伝送線路とFPC及び硝子基板上の伝送線路との間の反射係数を示す
【0064】
【数3】
【0065】
この時、PCB伝送線路とFPC及び硝子基板上の伝送線路との間の反射係数が0(zero)になるためには、PCB伝送線路の特性インピーダンス(ZPCB)と硝子基板及びLOG上の伝送線路のインピーダンス(ZFPC+RLOG)が同じくならなければならない。
【0066】
図8に示されたところのように本発明によるCOG方式の液晶表示装置500は、前記PCB510上の伝送線路513の終端にインピーダンス整合抵抗512を具現することにより、PCB510側で眺めたインピーダンスと硝子基板520及びFPC530側で眺めたインピーダンスの間で整合がなされるようになる。
【0067】
このようにインピーダンスと整合がなされると、送信される差動信号の反射波を最小化することができて、これにより高品質の信号伝送が可能であって、高解像度の映像を具現することができるようになる。
【0068】
図9は、図8の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0069】
図9に示された本発明によるCOG方式の液晶表示装置の等価モデルもインピーダンス整合抵抗512がタイミングコントローラー511の出力端ではない前記PCB510上の伝送線路513の終端に具備されることを除いては、図6に示されたCOG方式の液晶表示装置の等価モデルと同一であるので、詳細な説明は省略する。
【0070】
図10は、図8の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果を示す図面である。
【0071】
図10を参考すると、図7に示されるものと同様に従来技術によるCOG方式の液晶表示装置に比べて本発明によるCOG方式の液晶表示装置を通過した差動信号の電圧差がさらに大きくて、これにより信号波形の品質がさらに優秀であるということが分かる。
【0072】
図11は、本発明によるCOG方式の液晶表示装置の第3実施例を示す図面である。
【0073】
図11に示された本発明によるCOG方式の液晶表示装置500は、前記インピーダンス整合抵抗512が前記PCB510上の伝送線路513の終端ではない前記FPC530上に具備されることを除いては、図8に示されたCOG方式の液晶表示装置500と同一である。
【0074】
数式(4)は、PCB伝送線路と硝子基板上の伝送線路との間の反射係数を示す
【0075】
【数4】
【0076】
ここで、PCBのインピーダンス(ZPCB)とFPCのインピーダンス(ZFPC)は同じ値で整合されたと仮定する。この時、PCB伝送線路と硝子基板上の伝送線路との間の反射係数が0(zero)になるためにはPCB、あるいはFPC伝送線路の特性インピーダンス(ZPCB、ZFPC)と硝子基板上の伝送線路のインピーダンス(RLOG)が同じくならなければならない。
【0077】
図10に示されたところのように本発明によるCOG方式の液晶表示装置500は、前記FPC530上にインピーダンス整合抵抗512を具現することにより、PCB510あるいはFPC530側で眺めたインピーダンスと硝子基板520側で眺めたインピーダンスとの間で整合がなされるようになる。
【0078】
このようにインピーダンス整合がなされると、送信される差動信号の反射波を最小化することができるし、これにより高品質の信号伝送が可能で高解像度の映像を具現することができるようになる。
【0079】
図12は、図11の本発明によるCOG方式の液晶表示装置の等価モデルを示す図面である。
【0080】
図12に示された本発明によるCOG方式の液晶表示装置の等価モデルもインピーダンス整合抵抗512が前記PCB510上の伝送線路513の終端ではない前記FPC530上に具備されることを除いては、図9に示されたCOG方式の液晶表示装置の等価モデルと同一であるので、詳細な説明は省略する。
【0081】
図11の本発明によるCOG方式の液晶表示装置のソースドライバーICから検出される差動信号の波形に対するコンピューターシミュレーション結果は、図10に示した第2実施例に対するコンピューターシミュレーション結果と非常に類似であるので省略する。
【0082】
以上では本発明に対する技術思想を添付図面とともに敍述したが、これは本発明の望ましい実施例を例示的に説明したものだけであり、本発明を限定するものではない。また、本発明が属する技術分野で通常の知識を持った者なら誰も本発明の技術的思想の範疇を離脱しない範囲内で多様な変形及び模倣が可能であることは明白な事実である。
【産業上の利用可能性】
【0083】
本発明によるCOG方式の液晶表示装置によると、タイミングコントローラー内部またはPCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗を配置して、硝子基板上に形成された伝送線路の影響を最小化することにより、タイミングコントローラーとソースドライバーICとの間で高速及び高品質の信号伝送ができる長所がある。
【0084】
特に、本発明によるCOG方式の液晶表示装置によると、小型及び中型液晶表示装置のみに主に適用されたチップオングラス技術が大型の液晶表示装置にも使用可能になることにより、大型液晶表示装置の薄型化及び軽量化を具現することができるし、製造費用を減少させることができる効果がある。
【符号の説明】
【0085】
500…液晶表示装置、
510…印刷回路基板、
511…タイミングコントローラー、
512…インピーダンス整合抵抗、
513…伝送線路、
520…硝子基板、
521…液晶パネル、
522…ソースドライバーIC、
523…ゲートドライバーIC、
530…FPC。
【特許請求の範囲】
【請求項1】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス(COG)方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記タイミングコントローラー出力端にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項2】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記PCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項3】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記PCBと前記硝子基板との間に位置した前記FPC上にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項4】
前記硝子基板上に具現された前記伝送線路は、ラインオングラス(Line On Glass;LOG)方式で前記ソースドライバーICに連結されることを特徴とする請求項1ないし3のうちいずれか一つに記載のCOG方式の液晶表示装置。
【請求項5】
前記硝子基板上に具現された前記伝送線路のうちで一部は前記少なくとも一つのソースドライバーICのうちで一部に直接連結されて、
残りの伝送線路は、前記一部の伝送線路が連結された前記ソースドライバーICをバイパスして、残りのソースドライバーICに連結されることを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【請求項6】
前記少なくとも一対の差動信号は、
画像データに対応される信号対及びクロック信号対であるか、または画像データに対応される信号対またはクロック信号対であるか、またはクロック信号がエンベデッドされた画像データに対応される信号対であることを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【請求項7】
前記硝子基板は、
前記液晶パネルを駆動する少なくとも一つのゲートドライバーICをさらに具備することを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【請求項1】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス(COG)方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記タイミングコントローラー出力端にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項2】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記PCB上に具現された前記伝送線路の終端にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項3】
タイミングコントローラーが装着されたPCBと、
液晶パネル及び少なくとも一つのソースドライバーICがチップオングラス方式で実装された硝子基板:及び
前記PCBと前記硝子基板との間で少なくとも一対の差動信号の伝達通路になるFPCを具備して、
前記タイミングコントローラーから出力される前記差動信号は、伝送線路を通じて前記少なくとも一つのソースドライバーICにポイントツーポイント方式で伝達されて、
前記PCBと前記硝子基板との間に位置した前記FPC上にインピーダンス整合抵抗が具備されることを特徴とするCOG方式の液晶表示装置。
【請求項4】
前記硝子基板上に具現された前記伝送線路は、ラインオングラス(Line On Glass;LOG)方式で前記ソースドライバーICに連結されることを特徴とする請求項1ないし3のうちいずれか一つに記載のCOG方式の液晶表示装置。
【請求項5】
前記硝子基板上に具現された前記伝送線路のうちで一部は前記少なくとも一つのソースドライバーICのうちで一部に直接連結されて、
残りの伝送線路は、前記一部の伝送線路が連結された前記ソースドライバーICをバイパスして、残りのソースドライバーICに連結されることを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【請求項6】
前記少なくとも一対の差動信号は、
画像データに対応される信号対及びクロック信号対であるか、または画像データに対応される信号対またはクロック信号対であるか、またはクロック信号がエンベデッドされた画像データに対応される信号対であることを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【請求項7】
前記硝子基板は、
前記液晶パネルを駆動する少なくとも一つのゲートドライバーICをさらに具備することを特徴とする請求項4に記載のCOG方式の液晶表示装置。
【図1】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【図2】
【図3】
【図4】
【図5】
【図6】
【図7】
【図8】
【図9】
【図10】
【図11】
【図12】
【公開番号】特開2011−242737(P2011−242737A)
【公開日】平成23年12月1日(2011.12.1)
【国際特許分類】
【出願番号】特願2010−131215(P2010−131215)
【出願日】平成22年6月8日(2010.6.8)
【新規性喪失の例外の表示】特許法第30条第1項適用申請有り 社団法人映像情報メディア学会ほか発行の「第16回ディスプレイ国際ワークショップ(The 16th International Display Workshops:IDW ’09)」のプロシーディングズ(講演論文集)Volume 1,613−616頁(DES3−4)及びファイナルプログラム(講演要旨)182頁において、2009年12月8日に発表した。
【出願人】(508038091)シリコン・ワークス・カンパニー・リミテッド (46)
【氏名又は名称原語表記】Silicon Works Co., LTD.
【Fターム(参考)】
【公開日】平成23年12月1日(2011.12.1)
【国際特許分類】
【出願日】平成22年6月8日(2010.6.8)
【新規性喪失の例外の表示】特許法第30条第1項適用申請有り 社団法人映像情報メディア学会ほか発行の「第16回ディスプレイ国際ワークショップ(The 16th International Display Workshops:IDW ’09)」のプロシーディングズ(講演論文集)Volume 1,613−616頁(DES3−4)及びファイナルプログラム(講演要旨)182頁において、2009年12月8日に発表した。
【出願人】(508038091)シリコン・ワークス・カンパニー・リミテッド (46)
【氏名又は名称原語表記】Silicon Works Co., LTD.
【Fターム(参考)】
[ Back to top ]