説明

マルチインターフェースメモリカードとその動作方法

【課題】マルチインターフェースメモリカードの動作方法を提供する。
【解決手段】ホストから入力された電圧レベルを検出して電圧レベル情報を生成させる段階と、ホストから入力されたリセット信号に応答して、電圧レベル情報を解析する段階と、解析結果によって、第1インターフェースと第2インターフェースとのうち、何れか一つをイネーブルさせる段階と、を含むマルチインターフェースメモリカードの動作方法。

【発明の詳細な説明】
【技術分野】
【0001】
本発明は、マルチインターフェースメモリカード(multi-interface memory card)に係り、特に、ホスト(host)から供給される電圧レベルとリセット(reset)信号とによって、このホストが支援するデータ伝送プロトコル(protocol)を判断することができるマルチインターフェースメモリカードとその動作方法とに関する。
【背景技術】
【0002】
ICカード(integrated circuit card)は、集積回路が内蔵されたカードである。ICカードとホスト、例えば、PC(personal computer)、デジタルカメラ(digital camera)、携帯電話機、または携帯用マルチメディアプレーヤ(portable multi−media player)とが接続されれば、ICカードは、ホストと通信することができる。
【0003】
ICカードは、ISO(International Standards Organization)とIEC(International Electronic Committee)のJTC1(Joint Technical Committee1)で定義する標準(standard)によってホストと通信することができる。
【0004】
ICカードが、一つの標準のみを使う時、ICカードは、ICカードの標準と異なる標準を使うホストとは通信できなくなる。したがって、相異なる標準を使う多様なホストと通信することができるマルチインターフェースICカードが使われている。
【先行技術文献】
【特許文献】
【0005】
【特許文献1】韓国特許出願公開第2009−0076230号公報
【特許文献2】韓国特許登録第10−0764744号公報
【特許文献3】韓国特許出願公開第2007−0092685号公報
【特許文献4】特開2005−284323号公報
【発明の概要】
【発明が解決しようとする課題】
【0006】
本発明が解決しようとする技術的な課題は、ホストから出力された電圧レベルとリセット信号の有無によって、ホストが使うデータ伝送プロトコルを容易に認識することができるマルチインターフェースメモリカードとカードの動作方法とを提供することである。
【課題を解決するための手段】
【0007】
本発明によるマルチインターフェースメモリカードの動作方法は、ホストから入力された電圧レベルを検出して電圧レベル情報を生成させる段階と、前記ホストから入力されたリセット信号に応答して、前記電圧レベル情報を解析する段階と、解析結果によって、第1インターフェースと第2インターフェースとのうち、何れか一つをイネーブルさせる段階と、を含む。
【0008】
前記電圧レベル情報を生成させる段階は、VBUS接続端子を通じて入力された前記電圧レベルを検出し、該検出結果によって、前記電圧レベル情報を生成させ、前記電圧レベル情報を解析する段階は、D+接続端子を通じて入力された前記リセット信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較する。
【0009】
前記第1インターフェースは、USB(universal serial bus)データ伝送プロトコルを支援するインターフェースであり、前記第2インターフェースは、IC(InterChip)USBデータ伝送プロトコルを支援するインターフェースである。実施形態によって、前記マルチインターフェースメモリカードは、クレジットカード型(Credit Card Shape)のICカードであり、他の実施形態によって、前記マルチインターフェースメモリカードは、SIM(Subscriber Identification Module)カードであり、また他の実施形態によって、前記マルチインターフェースメモリカードは、USIM(Universal Subscriber Identity Module)カードである。
【0010】
本発明の他の実施形態によるマルチインターフェースメモリカードの動作方法は、ホストから入力された電圧レベルを検出して電圧レベル情報を生成させる段階と、クロック信号によって一定時間をカウントする段階と、前記一定時間内に前記ホストからリセット信号が入力されたか否かを判断する段階と、前記一定時間内に前記リセット信号が入力されなければ、第1インターフェースと第2インターフェースとをディセーブルさせ、前記一定時間内に前記リセット信号が入力されれば、前記リセット信号に応答して、前記電圧レベル情報を解析し、該解析結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせる段階と、を含む。
【0011】
前記電圧レベル情報を生成させる段階は、VBUS接続端子を通じて入力された前記電圧レベルを検出し、該検出結果によって、前記電圧レベル情報を生成させ、前記何れか一つをイネーブルさせる段階は、D+接続端子を通じて入力された前記リセット信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較し、該比較結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせる。
【0012】
前記カウントする段階は、前記クロック信号に応答して動作するタイマを用いて、前記一定時間をカウントする。
【0013】
本発明の実施形態によるマルチインターフェースメモリカードは、第1データ伝送プロトコルを支援する第1インターフェースと、第2データ伝送プロトコルを支援する第2インターフェースと、ホストから入力された電圧レベルを検出して電圧レベル情報を生成させるための電圧レベル検出器と、前記ホストから入力されたリセット信号を検出して検出信号を生成させるためのリセット信号検出器と、前記検出信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較し、該比較結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせるためのCPUと、を含む。
【0014】
前記電圧レベル検出器は、VBUS接続端子を通じて前記ホストから入力された前記電圧レベルを検出して、前記電圧レベル情報を生成させ、前記リセット信号検出器は、D+接続端子を通じて前記ホストから入力された前記リセット信号を検出して、前記検出信号を生成させる。
【0015】
前記第1インターフェースは、USBデータ伝送プロトコルを支援するインターフェースであり、前記第2インターフェースは、IC−USBデータ伝送プロトコルを支援するインターフェースである。前記マルチインターフェースメモリカードは、SIMカードまたはUSIMカードである。
【0016】
前記マルチインターフェースメモリカードは、クロック信号によって一定時間をカウントするためのカウンタを含み、前記リセット信号検出器は、前記一定時間内に前記リセット信号が入力されたか否かを判断して、前記検出信号を生成させ、前記CPUは、前記一定時間内に前記リセット信号が入力されていないことを指示する前記検出信号に応答して、前記第1インターフェースと前記第2インターフェースとをディセーブルさせる。
【0017】
前記マルチインターフェースメモリカードは、前記電圧レベルと基準電圧レベルとを比較して、パワーオンリセット信号を生成させるためのパワーオンリセット回路をさらに含み、前記CPUと前記カウンタは、前記パワーオンリセット信号によって初期化される。
【発明の効果】
【0018】
本発明によるマルチインターフェースメモリカードは、ホストから出力された電圧レベルとリセット信号の有無によって、前記ホストが支援するデータ伝送プロトコルを容易に判断し、該判断結果によって、マルチインターフェースのうち、何れか一つを選択することができる。
【図面の簡単な説明】
【0019】
本発明の詳細な説明で引用される図面をより十分に理解するために、各図面の詳細な説明が提供される。
【0020】
【図1】本発明の一実施形態による通信システムのブロック図。
【図2】USB仕様修正2.0(Universal Serial Bus Specification Revision 2.0)によるパワーオン及び接続イベントタイミング(Power−on and Connection Event Timing)図。
【図3】図1に示されたUSB装置の動作を説明するためのフローチャート。
【図4】本発明の他の実施形態による通信システムのブロック図。
【図5】図4に示されたUSB装置の動作を説明するためのフローチャート。
【発明を実施するための形態】
【0021】
以下、添付した図面を参照して、本発明の望ましい実施形態を説明することによって、本発明を詳しく説明する。
【0022】
図1は、本発明の一実施形態による通信システムのブロック図を示す。図1を参照すると、通信システム10Aは、USBホスト20とUSB装置30Aとを含む。
【0023】
USBホスト20とUSB装置30Aとが、USBバスまたはUSBケーブル(cable)を通じて互いに接続されれば、USBホスト20は、USB装置30Aと同じデータ伝送プロトコルを用いて通信することができる。USB装置30Aは、ICカード、スマート(smart)カード、SIMカード、またはUSIMカードとして具現可能である。
【0024】
マルチインターフェースメモリカードとして具現可能なUSB装置30Aは、POR(power on reset)回路31、第1インターフェース32−1、第2インターフェース32−2、電圧レベル検出器33、プルアップ/プルダウンロジック(pull−up/pull−down logic)回路34、USBコア(USB core)35A、及びCPU37を含む。
【0025】
BUS接続端子を通じて入力された電圧レベルが、基準電圧レベル以上である時、POR回路31は、パワーオンリセット(power on reset)信号PORSを発生させる。例えば、第1インターフェース32−1、第2インターフェース32−2、電圧レベル検出器33、プルアップ/プルダウンロジック回路34、USBコア35A、及びCPU37のうち、少なくとも一つは、パワーオンリセット信号PORSによって初期化されうる。
【0026】
USBホスト20が、第1プロトコル、例えば、USBデータ伝送プロトコル(data transfer protocol)を支援する時、USB装置30Aは、第1プロトコルを支援する第1インターフェース32−1を通じてUSBホスト20と通信することができる。また、USBホスト20が、第2プロトコル、IC−USBデータ伝送プロトコルを支援する時、USB装置30Aは、第2プロトコルを支援する第2インターフェース31−2を通じてUSBホスト20と通信することができる。
【0027】
ここで、インターフェース(interface)とは、データ伝送プロトコルによってホスト20とデータ通信のためのハードウェア、このハードウェアを動作させることができるソフトウェア、またはデータ伝送方式を意味する。
【0028】
マルチインターフェースメモリカード30Aは、第1インターフェース32−1と第2インターフェース32−2以外に多様なインターフェースをさらに含みうるが、以下、説明の便宜上、第1インターフェース32−1と第2インターフェース32−2とを含むマルチインターフェースメモリカード30Aの動作を詳しく説明する。
【0029】
USBホスト20とマルチインターフェースメモリカード30Aとが、複数のワイヤ(wires)22−1〜22−4を含むUSBバスまたはUSBケーブルを通じて互いに接続されれば、USBホスト20から出力された電圧は、VBUS接続端子を通じてPOR回路31と電圧レベル検出器33とに入力される。
【0030】
例えば、USBホスト20が、USBデータ伝送プロトコルを支援するホストである時、USBホスト20は、USB1.x仕様及び2.0仕様(specification)で規定された電圧クラス5VをVBUS接続端子を通じてPOR回路31と電圧レベル検出器33とに出力する。
【0031】
また、USBホスト20が、IC−USBデータ伝送プロトコルを支援するホストである時、USBホスト20は、USB2.0仕様の付録(addendum)で規定された電圧クラス(voltage class)、例えば、1.0V、1.2V、1.5V、1.8V、または3.0VをVBUS接続端子を通じてPOR回路31と電圧レベル検出器33とに出力する。
【0032】
電圧レベル検出器33は、VBUS接続端子を通じて入力された電圧クラス(例えば、1.0V、1.2V、1.5V、1.8V、3.0V、または5.0V)のレベルを検出し、該検出結果によって、電圧レベル情報を生成させ、該生成された電圧レベル情報を保存する。
【0033】
例えば、電圧レベル検出器33は、生成された電圧レベル情報を保存するためのラッチ(latch)またはメモリ(memory)を含みうる。例えば、前記ラッチまたは前記メモリに保存された電圧レベル情報は、パワーオンリセット信号PORSによって初期化されうる。
【0034】
実施形態によって、電圧レベル検出器33は、電圧レベル情報を生成させるためのアナログ−デジタル(analog−digital)変換器を含みうる。
【0035】
CPU37の制御によって、プルアップ/プルダウンロジック回路34は、USB接続シーケンス(attachment sequence)またはIC−USB接続シーケンスを行うために、複数の接続端子D+とD−のうち、何れか一つ(例えば、D+)を第1電圧(例えば、電源電圧)でプルアップ(pull−up)させ、他の一つ(例えば、D−)を第2電圧(例えば、接地電圧)でプルダウン(pull−down)させる。
【0036】
USBコア35Aは、リセット信号検出器35−1、メモリコントローラ35−2、及びメモリ35−3を含む。実施形態によって、リセット信号検出器35−1は、USBコア35A以外の他の領域に具現可能である。
【0037】
リセット信号検出器35−1は、D+接続端子を通じてホスト20から入力されるリセット信号を検出して検出信号DETを生成させる。リセットシグナリング(reset signaling)は、USB仕様修正2.0と図2とを参照する。実施形態によって、リセット信号検出器35−1は、D+接続端子を通じて直接リセット信号を受信することができる。他の実施形態によって、リセット信号検出器35−1は、第1インターフェース32−1または第2インターフェース32−2を通じてリセット信号を受信することができる。
【0038】
メモリコントローラ35−2は、第1インターフェース32−1と第2インターフェース32−2とのうちからイネーブル(enable)されたインターフェースを通じて入力された命令(例えば、ホスト20から出力された命令)によってメモリ35−3の動作、例えば、プログラム動作(または、ライト(write)動作)、リード(read)動作、またはイレーズ(erase)動作を制御することができる。例えば、メモリコントローラ35−2は、ホスト20とメモリ35−3との間のデータ通信を制御することができる。メモリ35−3は、不揮発性メモリ、例えば、フラッシュ(flash)EEPROM、抵抗性メモリ(resistive memory)として具現可能である。
【0039】
CPU37は、USB装置30Aの動作を全般的に制御し、リセット信号検出器35−1から出力された検出信号DETに応答して、電圧レベル検出器33によって生成された電圧レベル情報をリードし、該リードされた電圧レベル情報を解析し、該解析結果によって、第1インターフェース32−1と第2インターフェース32−2とのうち、何れか一つをイネーブルさせることができる。例えば、CPU37は、第1インターフェース32−1と第2インターフェース32−2とのうち、何れか一つを選択的にイネーブルさせるための制御信号を生成することができる。
【0040】
図2は、USB仕様修正2.0によるパワーオン及び接続イベントタイミングを示す。
したがって、本明細書は、USB仕様修正2.0をレファレンス(reference)で含む。但し、本明細書で使われるリセット信号は、USBホスト20によってΔt5間にローレベル(low level)を保持する。例えば、USBホスト20は、USB装置30Aをリセットさせるために、Δt5間にローレベルを有する信号をD+接続端子に供給することができる。次いで、USB装置30Aは、デフォルト(default)状態を保持する。
【0041】
図3は、図1に示されたUSB装置の動作を説明するためのフローチャート(flowchart)である。USB装置30Aの動作を、図1から図3を参照して詳しく説明する。
【0042】
USB装置30Aが、USBバス(bus)またはUSBケーブル(cable)を通じてUSBホスト20に接続または挿入されれば、USBホスト20は、USB装置30AにVBUS接続端子を通じて電圧を供給する(ステップS10)。すなわち、USB装置30Aは、パワーオン(power−on)になる(ステップS10)。
【0043】
したがって、USB仕様修正2.0の図7−29と図2とに示されたように、USB装置30Aは、USB接続シーケンスまたはIC−USB接続シーケンスを行う(ステップS20)。電圧レベル検出器33は、VBUS接続端子を通じて入力された電圧レベルを検出し、該検出結果によって、電圧レベル情報を生成する(ステップS30)。リセット信号検出器35−1は、D+接続端子を通じて入力されたリセット信号を検出し(ステップS40)、検出信号DETをCPU37に出力する。
【0044】
CPU37は、検出信号DETによって電圧レベル検出器33によって生成された電圧レベル情報を読み取って解析する(ステップS50)。例えば、USBホスト20が、USBデータ伝送プロトコルを支援するホストである時、USBホスト20は、USB1.x仕様及び2.0仕様で規定された電圧、例えば、5VをVBUS接続端子を通じて電圧レベル検出器33に出力する。したがって、電圧レベル検出器33は、5Vに該当する電圧レベル情報を生成する。
【0045】
CPU37は、読み取った電圧レベル情報を解析して、VBUS接続端子を通じて入力された電圧のレベルが、Class A、すなわち、5V(例えば、基準電圧)に該当するか否かを判断する(ステップS60)。
【0046】
BUS接続端子を通じて入力された電圧のレベルが、Class A、すなわち、5Vである場合、CPU37は、USBホスト20がUSBデータ伝送プロトコルを支援するホストであることを認識し、該認識結果によって、第1インターフェース32−1をイネーブルさせ、第2インターフェース32−2をディセーブル(disable)させるための制御信号を生成させる。
【0047】
すなわち、USBモード(mode)シーケンス(例えば、USBデータ伝送プロトコルによってデータを伝送するための動作)が、CPU37によって選択されるので(ステップS70)、USBホスト20は、イネーブルされた第1インターフェース32−1を通じてUSBコア35Aをアクセス(access)できる。したがって、USBホスト20は、第1インターフェース32−1とメモリコントローラ35−2とを通じてメモリ35−3とデータを送受信することができる。この際、パケット(packet)内のデータ伝送は、D+接続端子とD−接続端子とを通じて差動シグナリング(differential signaling)で行われる。
【0048】
しかし、USBホスト20が、IC−USBデータ伝送プロトコルを支援するホストである時、USBホスト20は、USB2.0仕様の付録で規定された電圧、例えば、1.0V、1.2V、1.5V、1.8V、または3.0VをVBUS接続端子を通じて電圧レベル検出器33に出力する。したがって、電圧レベル検出器33は、1.0V、1.2V、1.5V、1.8V、または3.0Vに該当する電圧レベル情報を生成させる。
【0049】
CPU37は、読み取った電圧レベル情報を解析して、VBUS接続端子を通じて入力された電圧のレベルが、Class A、すなわち、5Vに該当するか否かを判断する(ステップS60)。例えば、CPU37は、電圧レベル情報と基準電圧レベル情報(例えば、5Vに該当する情報)とを比較し、該比較結果による制御信号を出力する。
【0050】
BUS接続端子を通じて入力された電圧のレベルが、Class A、すなわち、5Vではない場合、CPU37は、USBホスト20がIC−USBデータ伝送プロトコルを支援するホストであることを認識し、該認識結果によって、第2インターフェース32−1をディセーブルさせ、第2インターフェース32−2をイネーブルさせるための制御信号を生成させる。
【0051】
すなわち、IC−USBモードシーケンス(例えば、IC−USBデータ伝送プロトコルによってデータを伝送するための動作)が、CPU37によって選択されるので(ステップS80)、USBホスト20は、イネーブルされた第2インターフェース32−2を通じてUSBコア35Aをアクセスできる。したがって、USBホスト20は、第2インターフェース32−2とメモリコントローラ35−2とを通じてメモリ35−3とデータを送受信することができる。
【0052】
本発明の実施形態によるUSB装置30Aは、D+接続端子を通じてリセット信号の入力有無と、VBUS接続端子を通じて入力された電圧レベルとによって、第1インターフェース32−1と第2インターフェース32−2とのうち、何れか一つをイネーブルさせることができる。
【0053】
したがって、USB装置30Aは、USBホスト20が使うデータ伝送プロトコルを容易に識別し、該識別結果によって、マルチインターフェースのうち、USBホスト20が使うデータ伝送プロトコルに適したインターフェースを選択することができる。
【0054】
図4は、本発明の他の実施形態による通信システムのブロック図を示す。図4を参照すると、通信システム10Bは、USBホスト20とUSB装置30Bとを含む。
【0055】
マルチインターフェースメモリカードとして具現可能なUSB装置30Bは、POR回路31、USBデータ伝送プロトコルを支援する第1インターフェース32−1、IC−USBデータ伝送プロトコルを支援する第2インターフェース32−2、第3データ伝送プロトコルを支援する第3インターフェース32−3、電圧レベル検出器33、プルアップ/プルダウンロジック回路34、USBコア35B、タイマ(timer)36、及びCPU37を含む。
【0056】
例えば、第3データ伝送プロトコルは、ISO7816データ伝送プロトコルまたはSWP(Single Wire Protocol)データ伝送プロトコルであり得る。
【0057】
図4に示されたUSB装置30Bの構造は、USBコア35Bとタイマ36とを除けば、図1に示されたUSB装置30Aの構造と実質的に同一である。
【0058】
タイマ36は、POR回路31から出力されたパワーオンリセット信号PORSによって初期化されうる。例えば、第1インターフェース32−1、第2インターフェース32−2、第3インターフェース32−3、電圧レベル検出器33、プルアップ/プルダウンロジック回路34、USBコア35B、タイマ36、及びCPU37のうち、少なくとも一つは、パワーオンリセット信号PORSによって初期化されうる。
【0059】
タイマ36は、リセット信号を検出することができる基準時間を提供するために使われる。例えば、タイマ36は、基準時間の間にはリセット信号発生器35−4をイネーブルさせる制御信号TCNTを発生させ、基準時間経過後にはリセット信号発生器35−4をディセーブルさせる制御信号TCNTを発生させうる。
【0060】
リセット信号発生器35−4は、タイマ36によって設定された基準時間内にリセット信号が検出されたか否かによって、互いに異なるレベルを有する検出信号DETを発生させうる。
【0061】
CPU37は、検出信号DETのレベルによってUSB装置30Bに接続されたホスト20が、USBデータ伝送プロトコルを支援するホストであるか、IC−USBデータ伝送プロトコルを支援するホストであるか、または第3データ伝送プロトコルを支援するホストであるかを判断することができる。
【0062】
タイマ36によって設定された基準時間の開始時点は、設計仕様によって多様であり得る。例えば、前記開始時点は、図2に示されたΔt3の開始時点、Δt4の開始時点、またはΔt5の開始時点として設定しうる。
【0063】
タイマ36は、クロック(clock)信号CLKによって、開始時点から一定時間をカウント(count)し、該カウント結果によって、リセット信号検出器35−4の動作を制御することができる制御信号TCNTを生成することができる。したがって、リセット信号検出器35−4は、制御信号TCNTによって、一定時間内にリセット信号が入力されたかを判断し、該判断結果によって、互いに異なるレベルを有する検出信号DETを出力することができる。
【0064】
以下、説明の便宜上、開始時点が、Δt5の開始時点として設定されたと仮定する。
【0065】
図5は、図4に示されたUSB装置の動作を説明するためのフローチャートである。マルチインターフェースメモリカード30Bは、第1インターフェース32−1と第2インターフェース32−2以外に第3インターフェース32−3を含むので、USB装置30Bと接続されたホスト20が第3データ伝送プロトコルを支援するホストであるにもかかわらず、第1インターフェース32−1と第2インターフェース32−2とはイネーブルされうる。したがって、第1インターフェース32−1と第2インターフェース32−2とによって電力が消費される。
【0066】
ホスト20が、第3データ伝送プロトコルを支援するホストである時、マルチインターフェースメモリカード30Bは、第1インターフェース32−1と第2インターフェース32−2とをディセーブルさせなければならない。
【0067】
図2、図4、及び図5を参照すると、USB装置30Bが、ホスト20に接続または挿入されれば、USBホスト20は、USB装置30BにVBUS接続端子を通じて電圧を供給する(ステップS10)。すなわち、USB装置30Bは、パワーオンになる(ステップS110)。
【0068】
POR回路31によってパワーオンリセット信号PORSが発生すれば(ステップS115)、USB仕様修正2.0の図7−29と図2とに示されたように、USB装置30Bは、USB接続シーケンスまたはIC−USB接続シーケンスを行う(ステップS120)。この際、タイマ36は、クロック信号CLKによってカウント動作を始める。
【0069】
電圧レベル検出器33は、VBUS接続端子を通じて入力された電圧レベルを検出し、該検出結果によって、電圧レベル情報を生成させる(ステップS125)。タイマ36が動作する一定時間の間に、リセット信号検出器35−4は、制御信号TCNTによってD+接続端子を通じてリセット信号が入力されたか否かを検出する(ステップS130)。
【0070】
例えば、ホスト20が、第3データ伝送プロトコルを使うホストである時、一定時間の間にD+接続端子を通じて入力される信号は、ローレベルに遷移せず、一定の電圧レベルを保持する。すなわち、一定時間の間に、リセット信号が入力されないので、リセット信号検出器35−4は、第1レベル(例えば、ハイレベルとローレベルとのうち、何れか一つ)を有する検出信号DETをCPU37に出力する。
【0071】
CPU37は、第1レベルを有する検出信号DETによって第1インターフェース32−1と第2インターフェース32−2とをディセーブルさせるための制御信号を生成する。したがって、第1インターフェース32−1と第2インターフェース32−2とがディセーブルされるので、USBモードシーケンスとIC−USBモードシーケンスは終了する(ステップS135)。したがって、第1インターフェース32−1と第2インターフェース32−2とは、電力を消費しない。
【0072】
しかし、ホスト20が、USBデータ伝送プロトコルを使うホストである時、一定時間の間にD+接続端子を通じて入力される信号は、図2に示されたように、ローレベルに遷移(transition)する。例えば、一定時間の間に、D+接続端子を通じてリセット信号が入力されるので、リセット信号検出器35−4は、第2レベル(例えば、ハイレベルとローレベルとのうち、他の一つ)を有する検出信号DETをCPU37に出力する。
【0073】
CPU37は、第2レベルを有する検出信号DETによって電圧レベル検出器33によって生成された電圧レベル情報を読み取って解析する(ステップS140)。CPU37は、5Vに該当する電圧レベル情報に基づいて第1インターフェース32−1をイネーブルさせ、第2インターフェース32−2をディセーブルさせるための制御信号を生成させる(ステップS150)。
【0074】
すなわち、USBモードシーケンスが、CPU37によって選択されるので(ステップS160)、USBホスト20は、イネーブルされた第1インターフェース32−1を通じてUSBコア35Bをアクセスできる。したがって、USBホスト20は、第1インターフェース32−1とメモリコントローラ35−2とを通じてメモリ35−3とデータを送受信することができる。しかし、USBホスト20が、IC−USBデータ伝送プロトコルを支援するホストである時、一定時間の間にD+接続端子を通じて入力される信号は、ローレベルに遷移する。すなわち、一定時間の間に、リセット信号が入力されるので、リセット信号検出器35−4は、第2レベルを有する検出信号DETをCPU37に出力する。
【0075】
CPU37は、前記第2レベルを有する検出信号DETによって電圧レベル検出器33によって生成された電圧レベル情報を読み取って解析する(ステップS140)。CPU37は、1.0V、1.2V、1.5V、1.8V、または3.0Vに該当する電圧レベル情報に基づいて第1インターフェース32−1をディセーブルさせ、第2インターフェース32−2をイネーブルさせるための制御信号を生成させる(ステップS150)。
【0076】
すなわち、IC−USBモードシーケンスが、CPU37によって選択されるので(ステップS170)、USBホスト20は、イネーブルされた第2インターフェース32−2を通じてUSBコア35Bをアクセスできる。したがって、USBホスト20は、第2インターフェース32−2とメモリコントローラ35−2とを通じてメモリ35−3とデータを送受信することができる。
【0077】
前述したように、USB装置30Bは、一定時間内にD+接続端子を通じてリセット信号が入力されるか否かによって第1インターフェース32−1と第2インターフェース32−2とをディセーブルさせることができる。また、USB装置30Bは、一定時間内にD+接続端子を通じてリセット信号の入力有無と、VBUS接続端子を通じて入力された電圧のレベルによって、第1インターフェース32−1と第2インターフェース32−2とのうち、何れか一つをイネーブルさせることができる。
【0078】
したがって、USB装置30Bは、USBホスト20が使うデータ伝送プロトコルを容易に識別し、該識別結果によって、マルチインターフェースのうちからUSBホスト20が使うデータ伝送プロトコルに適したインターフェースを選択することができる。
【0079】
本発明は、図面に示された一実施形態を参考にして説明されたが、これは例示的なものに過ぎず、当業者ならば、これより多様な変形及び均等な他実施形態が可能であるという点を理解できるであろう。したがって、本発明の真の技術的保護範囲は、特許請求の範囲の技術的思想によって決定されるべきである。
【産業上の利用可能性】
【0080】
本発明は、マルチインターフェースメモリカードに使われる。
【符号の説明】
【0081】
20:USBホスト
30A、30B:USB装置
31:POR回路
33:電圧レベル検出器
34:プルアップ/プルダウンロジック回路
35A、35B:USBコア
36:タイマ
37:CPU

【特許請求の範囲】
【請求項1】
ホストから入力された電圧レベルを検出して電圧レベル情報を生成させる段階と、
前記ホストから入力されたリセット信号に応答して、前記電圧レベル情報を解析する段階と、
解析結果によって、第1インターフェースと第2インターフェースとのうち、何れか一つをイネーブルさせる段階と、
を含むことを特徴とするマルチインターフェースメモリカードの動作方法。
【請求項2】
前記電圧レベル情報を生成させる段階は、VBUS接続端子を通じて入力された前記電圧レベルを検出し、該検出結果によって、前記電圧レベル情報を生成させ、
前記電圧レベル情報を解析する段階は、D+接続端子を通じて入力された前記リセット信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較することを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項3】
前記第1インターフェースは、USB(universal serial bus)データ伝送プロトコルを支援するインターフェースであり、前記第2インターフェースは、IC(InterChip)USBデータ伝送プロトコルを支援するインターフェースであることを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項4】
前記マルチインターフェースメモリカードは、クレジットカード型(Credit Card Shape)のICカードであることを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項5】
前記マルチインターフェースメモリカードは、SIM(Subscriber Identification Module)カードであることを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項6】
前記マルチインターフェースメモリカードは、USIM(Universal Subscriber Identity Module)カードであることを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項7】
前記マルチインターフェースメモリカードの動作方法は、イネーブルされたインターフェースを通じて前記ホストとメモリとがデータ通信する段階をさらに含むことを特徴とする請求項1に記載のマルチインターフェースメモリカードの動作方法。
【請求項8】
ホストから入力された電圧レベルを検出して電圧レベル情報を生成させる段階と、
クロック信号によって一定時間をカウントする段階と、
前記一定時間内に前記ホストからリセット信号が入力されたか否かを判断する段階と、
前記一定時間内に前記リセット信号が入力されなければ、第1インターフェースと第2インターフェースとをディセーブルさせ、前記一定時間内に前記リセット信号が入力されれば、前記リセット信号に応答して、前記電圧レベル情報を解析し、該解析結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせる段階と、
を含むことを特徴とするマルチインターフェースメモリカードの動作方法。
【請求項9】
前記電圧レベル情報を生成させる段階は、VBUS接続端子を通じて入力された前記電圧レベルを検出し、該検出結果によって、前記電圧レベル情報を生成させ、
前記何れか一つをイネーブルさせる段階は、D+接続端子を通じて入力された前記リセット信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較し、該比較結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせることを特徴とする請求項8に記載のマルチインターフェースメモリカードの動作方法。
【請求項10】
前記カウントする段階は、前記クロック信号に応答して動作するタイマを用いて、前記一定時間をカウントすることを特徴とする請求項8に記載のマルチインターフェースメモリカードの動作方法。
【請求項11】
前記第1インターフェースは、USBデータ伝送プロトコルを支援するインターフェースであり、前記第2インターフェースは、IC−USBデータ伝送プロトコルを支援するインターフェースであることを特徴とする請求項8に記載のマルチインターフェースメモリカードの動作方法。
【請求項12】
第1データ伝送プロトコルを支援する第1インターフェースと、
第2データ伝送プロトコルを支援する第2インターフェースと、
ホストから入力された電圧レベルを検出して電圧レベル情報を生成させるための電圧レベル検出器と、
前記ホストから入力されたリセット信号を検出して検出信号を生成させるためのリセット信号検出器と、
前記検出信号に応答して、前記電圧レベル情報と基準電圧レベル情報とを比較し、該比較結果によって、前記第1インターフェースと前記第2インターフェースとのうち、何れか一つをイネーブルさせるためのCPUと、
を含むことを特徴とするマルチインターフェースメモリカード。
【請求項13】
前記電圧レベル検出器は、VBUS接続端子を通じて前記ホストから入力された前記電圧レベルを検出して、前記電圧レベル情報を生成させ、前記リセット信号検出器は、D+接続端子を通じて前記ホストから入力された前記リセット信号を検出して、前記検出信号を生成させることを特徴とする請求項12に記載のマルチインターフェースメモリカード。
【請求項14】
前記第1インターフェースは、USBデータ伝送プロトコルを支援するインターフェースであり、前記第2インターフェースは、IC−USBデータ伝送プロトコルを支援するインターフェースであることを特徴とする請求項12に記載のマルチインターフェースメモリカード。
【請求項15】
前記マルチインターフェースメモリカードは、SIMカードであることを特徴とする請求項12に記載のマルチインターフェースメモリカード。
【請求項16】
前記マルチインターフェースメモリカードは、USIMカードであることを特徴とする請求項12に記載のマルチインターフェースメモリカード。
【請求項17】
前記マルチインターフェースメモリカードは、
クロック信号によって一定時間をカウントするためのカウンタを含み、
前記リセット信号検出器は、前記一定時間内に前記リセット信号が入力されたか否かを判断して、前記検出信号を生成させ、前記CPUは、前記一定時間内に前記リセット信号が入力されていないことを指示する前記検出信号に応答して、前記第1インターフェースと前記第2インターフェースとをディセーブルさせることを特徴とする請求項12に記載のマルチインターフェースメモリカード。
【請求項18】
前記マルチインターフェースメモリカードは、
前記電圧レベルと基準電圧レベルとを比較して、パワーオンリセット信号を生成させるためのパワーオンリセット回路をさらに含み、前記CPUと前記カウンタは、前記パワーオンリセット信号によって初期化されることを特徴とする請求項17に記載のマルチインターフェースメモリカード。

【図1】
image rotate

【図2】
image rotate

【図3】
image rotate

【図4】
image rotate

【図5】
image rotate


【公開番号】特開2012−133783(P2012−133783A)
【公開日】平成24年7月12日(2012.7.12)
【国際特許分類】
【出願番号】特願2011−278764(P2011−278764)
【出願日】平成23年12月20日(2011.12.20)
【出願人】(390019839)三星電子株式会社 (8,520)
【氏名又は名称原語表記】Samsung Electronics Co.,Ltd.
【住所又は居所原語表記】416,Maetan−dong,Yeongtong−gu,Suwon−si,Gyeonggi−do,Republic of Korea
【Fターム(参考)】