説明

Fターム[5B061DD11]の内容

バス制御 (3,799) | DMA転送 (831) | I/Oとメモリ間 (165)

Fターム[5B061DD11]に分類される特許

161 - 165 / 165


【課題】 システムのスループットを低減させることなくデータ転送を効率よく行わせ、かつCPU及びDMA制御部による外部メモリへのアクセス競合を確実に調停する。
【解決手段】 外部メモリ109との間のデータ転送をCPU102の動作と独立して行うDMA制御部106及び外部バスインタフェースユニット107を内蔵するコンピュータシステムシにおいて、DMA制御部106の制御による外部メモリ109とのデータ転送をDMA制御部106と外部バスインタフェースユニット107との間に設けたローカルバス110を通して行い、CPUの制御下での外部メモリとのデータ転送及びDMA制御部の制御下での外部メモリとのデータ転送に対する優先順位を外部バスインタフェースユニットに設けた転送順位設定手段111により設定する構成にした。 (もっと読む)


様々な強化策をDMAコントローラ(34)に施し、ユニバーサル・シリアル・バス(USB)アプリケーションなど多様なDMAアプリケーションで使用するためにDMAコントローラ(34)を最適化することができる。まず、DMAチャネル(24)を介したデータ転送の長さを制御するカウント値を格納するために使用されるDMAカウント・レジスタ(54)は、選択的にディセイブルにされ、したがってDMAカウント・レジスタ(54)がディセイブルにされているとき、DMA制御回路(38)は、DMAカウント・レジスタ(54)とは独立にデータ転送を実行することができる。エンドポイント・ウォッチドッグ・タイマ(40)は、DMA制御回路(38)に接続され、所定の時間内にDMAチャネル(24)が1つもデータを受け取らなかったとき、割込みを発生するように構成することもできる。さらに、最終ワードが部分的なワードである場合、DMA制御回路(38)に、データ・パケットからのデータの最終ワードの伝送を遅延させるための部分的ワード遅延機能を組み込むことができる。さらに、USBプロフィール回路(26)は、DMA制御回路(38)に接続され、USBプロフィール回路(26)によってサポートされている複数のUSBプロトコルのうちから選択されたUSBプロトコルと共に使用するために、少なくとも1つのDMA制御回路(38)の動作パラメータを制御し、選択的にDMA制御回路(38)を最適化することができる。
(もっと読む)


【課題】 データ転送制御装置が作動している状態でデータ転送を行うための優先順位を固定せず任意に変更することができるデータ転送制御装置を提供すること。
【解決手段】 データの入出力を行う入出力回路2、3、4と、入出力回路2、3、4から入出力されるデータの転送を制御するDMA制御回路18、19、20と、入出力回路2、3、4とDMA制御回路18、19、20との間の接続を切り替える切替回路11と、DMA制御回路18、19、20のうち少なくとも2つ以上が同時にデータの転送を行うとき同時にデータの転送を行うDMA制御回路のうち1つのDMA制御回路を予め決められたDMA制御回路の優先順位に基づいて決定する競合制御回路27とを備え、競合制御回路27が決定したDMA制御回路にデータを転送させるように構成する。 (もっと読む)


【課題】メモリ上の或る特定の領域又は特定の箇所へのメモリアクセスに対して割り込みを発生させて、より多様な割り込み処理を行うことのできるメモリアービタを有する画像処理装置を提供すること。
【解決手段】入力される画像データをCPUを介さずにメモリに受け渡しを行うDMAコントローラと、外部設置されたCPUとメモリに接続されたメモリアービタ3と、を備えた半導体集積回路であって、メモリアービタは、メモリ上の特定領域をアドレスで指定するレジスタを設け、DMAコントローラからの画像データのライトアクセスが特定領域へのアクセスであるときに、メモリアービタはレジスタの指定アドレスを参照して割り込みを発生させCPUに通知すること。レジスタの指定アドレスは、画像データの書き込みを禁止する領域のスタートアドレスとエンドアドレスである構成とする。 (もっと読む)


【課題】既存の機能を有効に利用し、簡単な方法で、割り込み処理によるオーバヘッドを低減させるようにする。
【解決手段】 データの入力または出力を制御する入出力デバイスコントローラ141−1および141−2が設けられ、データを入力するかまたは出力するデバイスを備えるパーソナルコンピュータ100において、DMAコントローラ142−1および142−2により、デバイスによるデータのDMA(Direct Memory Access)転送が制御され、DMACマネージメントコントローラ151により、メインプロセッサ111から取得したデバイスに対するDMA転送の命令を基に、DMAコントローラ142−1および142−2にデバイスが制御され、さらにそのデータのDMA転送が制御される。本発明は、AV(Audio Visual)機器に適用することができる。 (もっと読む)


161 - 165 / 165