説明

Fターム[5B077GG32]の内容

情報転送方式 (3,847) | タイミング制御 (384) | タイミング制御の手段 (230) | クロック周波数の切り替え (56)

Fターム[5B077GG32]に分類される特許

1 - 20 / 56



【課題】デバイス装置のスピードモードを速やかにホスト装置が検出し、接続確立までの時間を短縮することができる、シリアル通信システム及びシリアル通信システムにおけるホスト装置の動作方法を提供する。
【解決手段】ホスト装置が、複数のスピードモードに対応する複数のクロック信号を生成し、複数のクロック信号のそれぞれに基づいてデバイス装置からの受信信号をサンプリングし、複数のサンプリング結果の各々に前記接続認識用信号が含まれているか否かを判定する。これにより、一回のスピードネゴシエーションで、デバイス装置のスピードモードを認識することができる。 (もっと読む)


【課題】 記憶媒体用の入出力バスのクロック周波数を、記録装置の所望するデータの入出力速度に合わせて調整できるようにする。
【解決手段】 デジタルカメラ100と記憶媒体150との間の入出力バスの動作周波数である入出力バスクロック周波数を、記憶媒体150の入出力速度特性とデジタルカメラ100の内部情報(動作設定等)とに応じて制御する。 (もっと読む)


【課題】スペクトラム拡散クロックに基づき動作する第1の回路ユニットとPLLクロックに基づき動作する第2の回路ユニットとの間で通信を行う場合,クロック乗り換え処理によるデータ通信のレイテンシを小さくし,単位時間当たりのデータ通信量の低下を防止する電子機器を提供する。
【解決手段】検出部5は,スペクトラム拡散クロックの周波数とPLLクロックの周波数との周波数差が第1の所定範囲内か否かを検出する。バスブリッジ部3は,周波数差が第1の所定範囲内の場合に,第1の回路ユニット1と第2の回路ユニット2との間で同期通信を実行し,周波数差が第1の所定範囲外の場合に,第1の回路ユニット1と第2の回路ユニット2との間で非同期通信を実行する。 (もっと読む)


【課題】設計自由度を向上させることのできるデータ転送システム、データ転送装置及びデータ転送方法を提供する。
【解決手段】第1転送装置10から第2転送装置20への転送データTDの送信の際に信号レベルが切替えられる送信状態信号Tsと、第2転送装置20での転送データTDの受信の際に信号レベルが切替えられる受信状態信号Rsとの一致・不一致を、第1転送装置10の論理回路15及び第2転送装置20の論理回路24の双方で比較する。これら論理回路15,24における比較結果に応じて、第1転送装置10での新規のデータ信号D1の取り込みと、第2転送装置20での転送データTDの受信とを交互に許可する。 (もっと読む)


【課題】近年では、一台の携帯電子機器が多種多様な無線通信手段を備え、多くの無線周波数帯域を使用している。すると、携帯電子機器を動作させるために必要なクロックであって、これら全ての無線周波数帯域に干渉しないものを選択することが非常に困難な状況となってきている。そこで、通信品質を一定以上の状態に維持する携帯電子機器を提供する。
【解決手段】無線通信を行っている際に、通信状態が悪化した場合には、使用している無線通信手段の感度抑制を検出し、使用しているクロックとは異なるクロックを選択することで、通信品質を維持する。 (もっと読む)


【課題】マスターデバイスと複数のスレーブデバイスとがシリアルデータ通信を行う場合に、通信対象とするスレーブデバイスの指定時に生じる通信オーバーヘッドを削減すること。
【解決手段】クロック同期式シリアル通信装置は、クロック信号の周波数を調整するとともに、周波数が調整されたクロック信号およびデータ信号を出力するマスターデバイスと、前記マスターデバイスから出力されたクロック信号およびデータ信号を受信するとともに、受信したクロック信号の周波数を計測する複数のスレーブデバイスとを備え、
前記複数のスレーブデバイスは、それぞれ、識別用の周波数を保持し、計測した周波数と該識別用の周波数とが一致したか否かに応じて、前記マスターデバイスから出力されたデータ信号を保持または破棄する。 (もっと読む)


【課題】 マスタから高速クロックで転送されるシリアルデータを、相対的に低速なクロックで受信して、低消費電力で、しかも低コストで装置を構成し得るデータ受信装置、データ転送制御装置およびデータ転送システムを提供する。
【解決手段】 マスタ1から送られてくるN×Mビットのシリアルデータを1つの転送サイクルで受信する際に、N×Mビットシリアルデータをマスタ1側のクロック信号CLK1に同期して、シフトレジスタ20に入力して保持し、転送サイクルの残りの期間で、シフトレジスタ20に保持したデータをスレーブ3側のクロック信号CLK2に同期したシフト動作によりスレーブ3(受信部10)に出力する。 (もっと読む)


【課題】バスマスタとバススレーブとの周波数の大小関係に依存せずにバスアクセスを行なうことが可能なマイクロコンピュータを提供すること。
【解決手段】CPU1は、周波数が可変のクロック1で動作する。タイマ3は、クロック2で動作する。周波数変換論理回路11は、メインバスを介してCPU1と接続され、周辺IOバス12を介してタイマ3と接続される。周波数変換論理回路11は、クロック1の周波数がクロック2の周波数よりも高い場合は、周辺IOバス12側のバス制御信号の変化タイミングを示す同期信号1を用いてタイマ3へのバス制御信号を生成し、クロック1の周波数がクロック2の周波数よりも低い場合は、メインバス側のバス制御信号の変化タイミングを示す同期信号2を用いてCPU1へのバス制御信号を生成する。したがって、CPU1とタイマ3との周波数の大小関係に依存せずにバスアクセスを行なうことが可能となる。 (もっと読む)


【課題】調停回路を用いずに、バスクロックを適切に選択することができる。
【解決手段】ホストインターフェースがバスに接続されているデータ通信装置において、前記バスに転送されるデータのデータ量を検出する検出部と、前記検出されたデータ量に基づいて、前記バスのクロック数を変更する変更部と、を有するデータ通信装置を提供する。また、前記バスに接続されているバッファメモリを有し、複数の前記ホストインターフェースが前記バスに接続され、前記検出部は、前記ホストインターフェース毎のデータ量を検出し、該検出された前記ホストインターフェース毎のデータ量に基づいて、前記ホストインターフェース毎の前記バッファメモリのサイズの割り当てを行う割り当て部を有してもよい。 (もっと読む)


【課題】本発明は、ネットワークに接続されたコンピュータシステムにおいて、消費電力を削減する電力制御装置に関する。
【解決手段】第1の通信速度でネットワークに接続可能な第1のネットワーク機器と、上記第1の通信速度より早い第2の通信速度でネットワークに接続可能な第2のネットワーク機器とが接続されたネットワークシステムにおける電力制御装置であって、上記第2の通信速度のみに接続可能なハブを介して前記ネットワークに接続された上記第1、又は第2のネットワーク機器に配設され、受信パケットエラーを発生せずに正常通信を行うことができる範囲で、上記第1、又は第2のネットワーク機器のシステムクロックを最も低い周波数に自動設定することを特徴とする。 (もっと読む)


【課題】電源投入時やリセット時でなくても、データの送信の正確さを損なうことなく同期化部を経由する経路と同期化部を経由しない経路との切り替えを実行可能なデータ通信制御装置の提供。
【解決手段】データ通信制御装置1では、モジュールA,Bを非同期から同期に切り替えることが指示されると、即座に切り替え回路41がセレクタ38を介してクロック信号clk_bをclk1からclk0に切り替える。続いて、切り替え回路41は、モジュールA,B間で通信がなされていないタイミングで、同期化回路31,33を経由する経路から経由しない経路への切り替えを、セレクタ32,34を介して実行する。すると、モジュールA,B間の通信に遅延が発生しなくなる。 (もっと読む)


【課題】CPUの初期化時間を短縮可能な数値制御装置の初期化方法及び数値制御装置を提供する。
【解決手段】数値制御装置1は、第1動作周波数よりも速い第2動作周波数とに切り換えて動作可能なCPU2Aと、初期化するためのブートプログラムが格納されたROM3と、このROM3とCPU2A,2Bとを接続するバス5と、このバス5に介装され複数のCPU2A,2BとROM3との信号伝達を調停可能なバス調停回路6とを有し、CPU2Aの起動時に、CPU2Aとバス調停回路6を第1動作周波数で起動させ、次に、バス5とバス調停回路6を介してROM3からブートプログラムを読み込んでCPU2Aのキャッシュメモリ10に格納し、CPU2Aの動作周波数を第1動作周波数から第2動作周波数に切り換え、CPU2Aの動作周波数の切り換えに応じて、バス調停回路6の動作周波数を第1動作周波数から前記第2動作周波数に切り換える。 (もっと読む)


ローカルデバイスにおいて使用するためのインターフェースは、少なくとも3つのデータ転送速度にプログラマブルに構成可能な送信機部分と、少なくとも3つのデータ転送速度にプログラマブルに構成可能な受信機部分と、少なくとも3つのデータ転送速度のうちの最も可用性のある1つである単一のデータ転送速度において、遠隔デバイスと通信するために、送信機部分および受信機部分を構成するように、送信機部分および受信機部分に動作可能に接続されている自動速度交渉モジュールとを含む。データ転送速度は、送信機データパス幅および受信機データパス幅を調節し、送信機データパスおよび受信機データパスの周波数を調節し、オーバーサンプリングすることによって、調節することができる。
(もっと読む)


【課題】高速と低速の両方で柔軟な入出力を実現する方法および装置を提供すること。
【解決手段】高速入力、高速出力、中低速の入力、中低速の出力を有する入出力構造が提供される。入力回路と出力回路の一方が選択され、もう一方が選択解除される。高速入出力回路は、例えば制御ライン入力に対してクリア信号のみを有して比較的単純であり、集積回路のコア内部の低速回路構成にインターフェースすることができる。中低速入力および出力回路は、例えば制御ライン入力としてプリセット、イネーブルおよびクリアを有してより柔軟であり、JTAGバウンダリ・テストを支援することができる。これらの並列の高速回路および低速回路はユーザによって選択可能であり、したがって、アプリケーションの要件によって、入出力構造は速度と機能の間で最適化される。 (もっと読む)


【課題】USB3.0規格のスーパースピード・データ通信に対応する高速な転送速度を達成する。
【解決手段】パケットをリンク・パートナーに送信するためのシリアル・バス・デバイスが提供される。シリアル・バス・デバイスには、処理装置及び処理装置に結合された差分クロック補償装置が含まれる。処理装置は、パケットを生成する。差分クロック補償装置は、リンク・パートナーに対する差分クロックを補償するために、パケットのタイプに従ってパケットより前に少なくとも1つのスキップ順序集合をリンク・パートナーに送信するか否かを判定する。 (もっと読む)


【課題】システムオンチップに採用するのに適する非同期統合アップサイジング回路を提供する。
【解決手段】非同期統合アップサイジング回路は非同期パッカーと非同期アンパッカーを具備する。非同期パッカーは、非同期ブリッジ及びアップサイジングに共通で用いられ、ライトチャンネルデータをバッファリングするライトバッファと、バーストライト時に前記ライトバッファに入出力される前記ライトチャンネルデータに対するチャンネル圧縮を第1及び第2クロックによって各々制御する第1及び第2非同期パッキング制御器を含む。また、非同期アンパッカーは、前記非同期ブリッジ及びアップサイジングに共通で用いられ、リードチャンネルデータをバッファリングするリードバッファと、バーストリード時に前記リードバッファに入出力される前記リードチャンネルデータに対するチャンネル圧縮を前記第1及び第2クロックによって各々制御する第1及び2非同期アンパッキング制御器を含む。 (もっと読む)


【解決手段】
異なるクロック速度で動作中の多重リンクのためにクロック速度を切り換えるように構成されるデバイス及びクロック信号を切り換えるための方法が開示される。周波数ディバイダは、ソースクロック信号から複数のクロック信号を異なる周波数で分周する。クロック切り換え制御器は、複数のリンクのポートによって要求されるデータ速度のうちの最大データ速度を選択すると共に選択された最大データ速度で送信クロック信号をポートの各々のためのクロック有効化信号と共にポートへ出力する。クロック有効化信号の各々は、各ポートによって要求されるデータ速度に整合するための送信クロック信号を選択的に有効化する。クロック速度は、任意の他のポートでのデータ転送を遮断することなしに、既知の時間の間、ポートの要求に応じてグリッチなしに選択されそして更新され得る。 (もっと読む)


【課題】本発明は動的バスクロックを制御するための装置及び方法に関する。
【解決手段】本発明による動作バスクロックを制御するための装置は、少なくとも一つのマスターモジュールと、少なくとも一つのスレーブモジュールと、前記少なくとも一つのマスターモジュールと前記少なくとも一つのスレーブモジュールが送受信するデータを媒介するバスと、前記少なくとも一つのマスターモジュールの動作情報(Activity)を考慮してバスクロックの周波数を決定するバス周波数制御機と、前記バス周波数制御機で決定した周波数を発生させて生成したクロックを前記少なくとも一つのマスターモジュールと前記少なくとも一つのスレーブモジュール及び前記バスに提供するクロック発生器と、を含む。 (もっと読む)


【課題】クレジットベース設計によるフロー制御において、データ転送速度と回路動作の最適化を行って消費電力を節約するデータ送信装置、情報処理装置、及び動作周波数制御方法を提供すること。
【解決手段】本発明に係るデータ送信装置は、データ受信装置にデータを送信する送信手段と、データ受信装置から送信され、データ受信装置の受信可能なデータ量に係わる情報を受信する受信手段と、送信手段によるデータ送信の転送レートに対応する動作周波数を制御する周波数制御手段と、を具備し、周波数制御手段は、データ受信装置の受信可能なデータ量を有するデータを送信手段が送信するのに要する送信時間が、データ送信を開始してから受信手段が情報を受信するまでの受信時間よりも小さい場合、送信時間と受信時間との値が等しくなるまで動作周波数値を低下させる。 (もっと読む)


1 - 20 / 56