説明

Fターム[5C006AF75]の内容

液晶表示装置の制御 (150,375) | 処理内容 (44,629) | トランジスタバイアス (88)

Fターム[5C006AF75]に分類される特許

41 - 60 / 88


【課題】システムのパワー消費を増加させることなしにデータドライバのサイズとチップ面積とコストとを低減することができるデータドライバを提供する。
【解決手段】データドライバは、第1および第2画素データに基づいてそれぞれ正および負の画素電圧を提供する2個のデータ処理回路と、マルチプレクサユニットを含んでいるマルチプレクサ回路とを含んでいる。各マルチプレクサユニットは、それぞれ正および負の画素電圧を受け取る第1および第2入力端子と、データラインに連結された出力端子とを有している。第1スイッチング装置は、第1入力および出力端子間に直列に連結された第1および第2スイッチを有している。第1および第2スイッチ間のノードは、第3スイッチを介して選択的に接地されている。第2スイッチング装置は、第2入力および出力端子間に直列に連結された第4および第5スイッチを有している。 (もっと読む)


【課題】光照射による光センサの劣化を適性に補正して光検出精度を向上させた光量検出
回路及び電気光学装置を提供すること。
【解決手段】本発明の光量検出回路は、a−Siを用いた2個のTFT光センサTFTc
とTFTsを備え、TFTcは、ダイオード接続され、ゲート電極と接続された一方の電
極がノードAで抵抗Rcを介して電圧Vg1を供給する第1の電圧源11に、他方の電極
が電圧Vg0を供給する第2の電圧源12に接続され、TFTsは、ソース電極が接地さ
れ、ゲート電極がノードAに、ドレイン電極が光検知部に接続され、抵抗RcはTFTc
のオン時の抵抗よりも高く、オフ時の抵抗よりも小さくされ、TFTsの閾電圧をVth
としたときVg1>Vg0+Vthとなるようにして、光量検出時には、TFTsのゲー
ト電極に正バイアス電圧Vg0+Vthが印加されるようにし、TFTcには調光手段1
5によって外光が遮光されるようにする。 (もっと読む)


【課題】立ち上がりと立ち下がりのスルーレートを対称とすることができ、2H反転駆動時の駆動電流を確保すること。
【解決手段】本発明の一態様に係る演算増幅器は、第1電源及び第2電源との間に直列に接続された第1出力トランジスタ及び第2出力トランジスタと、前記第1出力トランジスタ及び第2出力トランジスタの間のノードに接続された出力端子と、前記第1出力トランジスタのゲートと前記出力端子との間、及び、前記第2出力トランジスタのゲートと前記出力端子との間の一方のみに設けられた位相補償素子と、記第1出力トランジスタのゲート及び前記第2出力トランジスタのゲートとの間に接続された浮遊電流源とを備えたものである。 (もっと読む)


【課題】 本発明は低パワーソース駆動装置であって、液晶駆動装置に応用される低パワーソース駆動技術を新規に提案するものである。
【解決手段】 本発明はタイミング制御デジタル回路が異なるデジタル信号の組合わせを生じることにより、ダイナミック調整のソース駆動装置バイアス回路が前記デジタル信号の組合わせによりブロック毎にソース駆動装置のバイアス電流を調整することで、同時にガンマ電圧レベルの出力とパワー消耗の低下を達成し、またバイアス電流のブロック数の増加に伴い、パワー消耗を更に低下させることができる。 (もっと読む)


【課題】 外部光の強さをリアルタイムで正確に測定できる光測定回路とこれを含む液晶表示装置およびその駆動方法が提供される。
【解決手段】 光測定回路は、第1基準光に対応する第1基準電流を出力する第1光センサ、第2基準光に対応する第2基準電流を出力する第2光センサ、外部光に対応する外部光電流を出力する第3光センサ、第1基準電流を感知して再生する第1電流メモリ、第2基準電流と第1基準電流との差電流を感知して再生する第2電流メモリおよび第2基準電流と第1基準電流の差電流が第1時間の間に流入されて充電され、外部光電流と第1基準電流の差電流が第2時間の間に流出して放電されるストレージキャパシタを含むリードアウト回路と、第1および第2基準光の強度と第1および第2時間とを利用して、外部光の強度を算出する決定部とを含む。 (もっと読む)


【課題】簡易な構成でインバータ回路の動作を高速化する。
【解決手段】インバータ回路Qは、電源線L1と電源線L2との間に直列に接続されたPチャネル型のトランジスタTR1とNチャネル型のトランジスタTR2とを含む。トランジスタTR1およびトランジスタTR2の各々のバックゲートBには共通の閾値制御信号SAが供給される。閾値制御信号SAは、インバータ回路Qに対する入力信号SINがハイレベルから立下がり始める時点からインバータ回路Qの出力信号SOUTがハイレベルに到達する時点までの期間TAを含んでローレベルを維持し、入力信号SINがローレベルから立上がり始める時点から出力信号SOUTがローレベルに到達する時点までの期間TBを含んでハイレベルを維持する。 (もっと読む)


【課題】ポリシリコン薄膜トランジスターにふさわしいA/D変換回路を提供する。
【解決手段】アクティブマトリクス基板101上に薄膜ポリシリコンを能動層に用いたト
ランジスターを備えた電子回路であって、測定量を電流量に変換するセンサー1と、前記
電流量に応じた電圧に変換する電流電圧変換回路(コンデンサー12、コンデンサー14
、トランジスター11、トランジスター15)と、変換された電圧を検出し、所定の信号
を出力する電圧検出回路(コンパレーター回路3)とを備え、前記電圧検出回路は、複数
のCMOSクロックド・インバーター(クロックド・インバーター370、380)で構
成され、前記CMOSクロックド・インバーターを構成するNチャネル型トランジスター
のチャネル幅とPチャネル型トランジスターのチャネル幅の比が異なる。 (もっと読む)


【課題】 回路規模の増大を招くことなく高精細な画像表示が可能なソースドライバ、電気光学装置、投写型表示装置及び電子機器を提供する。
【解決手段】 (j+k)(j、kは自然数)ビットの階調データに基づいて電気光学装置のソース線を駆動するためのソースドライバ30は、2本の階調信号線と、2本の階調信号線により供給される2種類の階調電圧のうち2つの階調電圧を出力する階調電圧選択回路と、階調電圧選択回路からの低電位側階調電圧及び高電位側階調電圧を含む両電圧間の電圧のうち階調データの下位kビットのデータに対応した階調電圧をソース線に出力するソース線駆動回路60とを含む。 (もっと読む)


【課題】表示ドライバ回路において、DA変換回路のレイアウトサイズの増大を抑制しつつ、そのDA変換回路が扱い得る電位範囲を拡張すること。
【解決手段】本発明に係る表示ドライバ回路10は、デジタルデータを第1電位範囲RP中の階調電位VPに変換する第1DA変換回路31と、デジタルデータを第2電位範囲RN中の階調電位VNに変換する第2DA変換回路32と、を備える。第1DA変換回路31は、コモン電位VCOM以上の階調電位を出力する第1PMOSトランジスタMp5〜Mp7を有する。一方、第2DA変換回路32は、コモン電位VCOM以下の階調電位を出力するNMOSトランジスタに加えて、コモン電位VCOM以上の階調電位VN4を出力する第2PMOSトランジスタMp10を有する。第2PMOSトランジスタMp10のバックゲートに印加される基板電位は、第1PMOSトランジスタMp5〜Mp7のバックゲートに印加される基板電位より低い。 (もっと読む)


【課題】本発明は、電力消費を低減できる画像表示装置及びそれに用いる駆動回路を提供することを目的とする。
【解決手段】本発明は、信号線と、走査線と、配線と、トランジスタと、容量と、駆動回路とを備えた画像表示装置である。そして、当該画像表示装置の駆動回路は、構成する能動素子が同一の導電型で、且つ能動素子がトランジスタと同一基板上に同時に形成され、所定の信号に基づき、駆動信号の電圧レベルを切り換える第1切換信号及び第2切換信号を生成し、出力する切換え回路1,7と、第1切換信号及び第2切換信号の電圧レベルを繰り返し信号に基づき所定期間保持する出力レベル保持回路2と、第1切換信号及び第2切換信号に基づいて駆動信号を生成し、駆動信号を配線に出力する出力回路3とを備える。 (もっと読む)


【課題】駆動電圧の精度を高く保ちつつ、表示装置の駆動回路の消費電力を低減する。
【解決手段】
正極性の駆動信号(OUT)が出力される場合には、スイッチ3、6がONになり、負極性の駆動信号(OUT)が出力される場合には、スイッチ4、5がONになる。このときに消費される電力は、駆動信号(OUT)と共通電極電圧(Vcom)との差と、充放電電流(I)との積、または共通電極電圧(Vcom)と駆動信号(OUT)との差と、充放電電流(I)との積になり、トランジスタ12のソースが低電圧(Vss)に接続されている場合や、トランジスタ11のソースが高電圧(Vdd)に接続されている場合に比べて、消費電力が低減される。また、駆動信号(OUT)の極性に応じて差動段回路102の出力を切り替えたりする必要はないので、そのような切り替えによる駆動電圧の精度の低下を招くこともない。 (もっと読む)


【課題】自励式インバータ回路において、発振開始時における電源供給の立ち上がりに起因する突入電流(サージ)の発生を抑制し、インバータトランスの唸り音を無くすことを可能とする。
【解決手段】供給された直流電圧に基づいて自励発振する自励発振回路26bと、入力されたPWM信号に基づいて自励発振回路26bに入力する直流電圧を制御する調光制御回路26aと、を備えて、供給された直流電圧をもとに自励発振して交流電圧を生成し、該交流電圧にて放電灯を点灯させる自励式インバータ回路26において、調光制御回路26aは、自励発振回路26bに入力される直流電圧を、自励発振回路26bが自励発振可能且つ放電灯が安定して点灯可能な電圧以上に維持する電圧維持回路26a1を備えさせる。 (もっと読む)


【課題】チャージトラップによる電流の減衰を防ぐことが可能な有機トランジスタの駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器を提供すること。
【解決手段】チャネル領域の電気抵抗を減少させる極性の電圧をゲート電極に印加する期間(走査期間)内に、チャネル領域の電気抵抗を減少させる極性の電圧を対向電極に印加することとしたので、有機トランジスタにおいてチャージトラップによる電流の減衰を防ぐことが可能となる。これにより、当該有機トランジスタをスイッチング素子として用いた電気泳動表示装置の表示不良や残像の発生を防ぐことが可能となる。 (もっと読む)


【課題】双方向シフトレジスタを構成するトランジスタのしきい値電圧シフトを抑制し、当該シフトレジスタの誤動作を防止する。
【解決手段】双方向単位シフトレジスタは、クロック信号CLKを出力端子OUTに供給するトランジスタQ1のゲートに接続する第1および第2プルダウン回路41,42を備える。第1プルダウン回路41は、トランジスタQ1のゲートを入力端とし、上記クロック信号CLKにより活性化されるインバータ、およびその出力に応じてトランジスタQ1のゲートを放電するトランジスタQ5Aを含む。第2プルダウン回路42は、第1トランジスタQ1のゲートを入力端とし、上記第1クロック信号CLKとは位相の異なるクロック信号/CLKにより活性化されるインバータの出力に応じて第1ノードを放電するトランジスタQ5Aとを含む。 (もっと読む)


【課題】しきい値電圧の負方向シフト(マイナスシフト)を抑制することが可能なトランジスタを提供し、シフトレジスタをはじめとする半導体装置の誤動作を防止する。
【解決手段】単位シフトレジスタの、出力端子OUTをプルアップするトランジスタQ1のゲートノード(ノードN1)を充電する充電回路として、第1電源端子S1とノードN1との間に直列に接続した2つのトランジスタから成るデュアルゲートトランジスタQ3Dを用いる。デュアルゲートトランジスタQ3Dは、それを構成する2つのトランジスタ間の接続ノード(ノードN3)が、当該ゲートとノードN3との間の容量結合により、ゲートがHレベルからLレベルに変化するのに応じてLレベルに引き下げられるよう構成されている。 (もっと読む)


【課題】回路面積を抑制しつつ、ブースト可能なソースドライバ回路を提供する。
【解決手段】複数のバッファ回路BUF1〜BUFnは、複数のデータラインDL1〜BLnごとに設けられる。奇数用バイアスラインBL_Oは、奇数番目の各バッファ回路BUF(2i+1)に対して共通のバイアス電圧Vb_Oを供給する。偶数用バイアスラインBL_Eは、偶数番目の各バッファ回路BUF(2i)に対して共通のバイアス電圧Vb_Eを供給する。第1容量Coは、奇数番目の各バッファ回路BUF(2i+1)の出力配線OL(2i+1)と、偶数用バイアスラインBL_Eとの間に設けられる。第2容量Ceは、偶数番目の各バッファ回路BUF(2i)の出力配線OL(2i)と、奇数用バイアスラインBL_Oとの間に設けられる。 (もっと読む)


【課題】
パーシャル表示や少階調表示での画質の劣化を抑制しつつ、駆動回路の消費電力を低減する。
【解決手段】
パーシャル表示又は少階調表示)では、1フレーム期間の前半の2値書き込み領域の期間で表示パネルを2ライン毎に走査し、1フレーム期間の後半の非走査期間で表示パネルへ供給する階調信号をバッファリングする出力アンプの定常電流を下げる。 (もっと読む)


【課題】アナログインタフェース仕様の液晶表示装置において、低コスト化を図り、スループットを向上させる。
【解決手段】映像線駆動回路は、外部から入力されるk個の階調電圧をサンプリングして、1番目ないし(n/k)番目のグループのk個の映像線に順次供給するn個のスイッチング素子と、1番目から(n/k)番目のグループのk個のスイッチング素子に順次サンプリング電圧を入力し、各グループのk個のスイッチング素子を順次オンとするシフトレジスタ回路とを有し、走査線駆動回路は、m個の走査線に順次選択走査電圧を供給し、映像線駆動回路と走査線駆動回路とは、第1の基板上に実装される半導体チップ内に内蔵された回路であり、薄膜トランジスタは、半導体層としてアモルファスシリコンを有し、外部から入力されるk個の階調電圧の電圧レベルが、0〜5Vの時に、薄膜トランジスタのゲートに入力される選択走査電圧が20V以上である。 (もっと読む)


本書には、低消費電力液晶ディスプレイ(LCD)におけるストレス回避およびストレス補償のシステムおよび方法が記載されている。典型的な実施形態では、直列の2個以上のトランジスタがLCD画素の電荷を保持するため使用される。トランジスタ上の負ストレスを回避するため、トランジスタは、何れのトランジスタにおいても長い「オフ」時間が経過しないように、「オフ」状態へ交互に駆動される。別の実施形態では、ディスプレイ回路のトランジスタ上のストレスが測定され、制御された負ストレスが測定されたストレスを補償するためにトランジスタに加えられる。
(もっと読む)


【課題】 高精度に設定可能なプリチャージ電圧でソース線のプリチャージを実現するソースドライバ、電気光学装置及び電子機器を提供する。
【解決手段】 LCDパネル20のソース線を駆動するためのソースドライバは、各ソース出力ブロックがソース線を駆動する出力回路を有し第1の方向に配列される第1〜第pのソース出力ブロックを含む第1のドライバブロックと、各ソース出力ブロックがソース線を駆動する出力回路を有し第1の方向に配列される第(p+1)〜第qのソース出力ブロックとを含む第2のドライバブロックと、出力回路の出力をプリチャージするためのプリチャージ電圧を供給するプリチャージ線とを含む。第pのソース出力ブロック端までの負荷と第(p+1)のソース出力ブロック端までの負荷とが等しくなるように設けられたプリチャージ線の電圧供給点に、プリチャージ電圧が供給される。 (もっと読む)


41 - 60 / 88