説明

Fターム[5C006AF75]の内容

液晶表示装置の制御 (150,375) | 処理内容 (44,629) | トランジスタバイアス (88)

Fターム[5C006AF75]に分類される特許

21 - 40 / 88


【課題】チャネルが非晶質半導体によって構成される薄膜トランジスタを単極性の駆動回路に用いる際、しきい値電圧の変動の程度に応じてしきい値電圧を補正する駆動回路を提供することを課題の一とする。
【解決手段】半導体層の上下に絶縁層を介して配置された第1のゲート及び第2のゲートを有する単極性のトランジスタで構成される駆動回路において、第1のゲートには、トランジスタのスイッチングを制御するための第1の信号が入力され、第2のゲートには、トランジスタのしきい値電圧を制御するための第2の信号が入力され、第2の信号は、トランジスタのソースとドレインとの間を流れる電流を含む、駆動回路の消費電流の値に応じて制御されるものとする。 (もっと読む)


【課題】適応的PWM制御を含む多チャンネルLEDドライバを提供する。
【解決手段】多チャンネルLEDドライバは個別のチャンネルにそれぞれ関連した複数のLEDストリングからなる。電圧調整器は、入力電圧及びPWM制御信号に応答して複数のLEDストリングに出力電圧を生成する。第1の制御ロジックは、複数のLEDストリングの各々の最下部の電圧に応答してPWM制御信号を生成する。複数の調光回路はそれぞれ、複数のLEDストリングの複数の最下部のうちの1つに接続され、調光制御信号に応答して複数のLEDストリングの各々の光強度を制御する。第2の制御ロジックは、複数のLEDストリングの各々でモニタされた順方向電流及び調光データに応答して調光制御信号を生成する。 (もっと読む)


【課題】本発明は、シフト・レジスタ及びゲートライン駆動装置を開示し、液晶ディスプレーの技術分野に係わり、ゲートラインのオンエラーを低減して画像品質を改善するためのものである。
【解決手段】前記シフト・レジスタは、第1の薄膜トランジスタと、第2の薄膜トランジスタと、第3の薄膜トランジスタと、コンデンサと、フィードバックモジュールと、オン/オフモジュールと、を備える。前記フィードバックモジュールは上段のフィードバックモジュールのトリガー信号とクロック信号を受信して、プルアップノードとなる第1のノードのレベルをプルアップし、且つ上段のシフト・レジスタにフィードバック信号を出力し、下段のフィードバックモジュールにトリガー信号を出力する。前記オン/オフモジュールは、本段のシフト・レジスタが動作しない時に、本段のシフト・レジスタの出力端子をローレベルに保持する。本発明は液晶パネルに適用することができる。 (もっと読む)


【課題】高温環境で安定的に動作可能な駆動回路を提供する。
【解決手段】本発明のシフトレジスタを含む駆動回路は、複数のステージを含み、少なくとも1つのステージは第1ノードの電位によって出力信号を生成する第1回路と、第1ノードの電位によってキャリー信号を生成する第2回路と、第1ノードの電位及び出力信号を制御する制御回路と、所定の電位に到達する第2ノードに応答して出力信号及びキャリー信号をロー電圧状態に維持させる第1ホールディング回路と、第2ノードの電位を制御する第2ホールディング回路とを含む。第2ホールディング回路はキャリー信号に応答して第2ノードの電位を低下する第1トランジスタを含む。 (もっと読む)


【課題】横電界の影響による表示品位の低下を抑える。
【解決手段】走査線112とデータ線114との交差に対応して設けられた画素を複数有し、各画素は、それぞれ画素電極118とコモン電極108とにより液晶105が挟持された液晶素子120を有する。走査線駆動回路130は、走査線112を、時間的に間隔をおいた水平有効走査期間で選択し、一の走査線を、水平有効走査期間で選択するタイミングよりも時間ΔTだけ前のセット期間で選択する。データ線駆動回路140は、水平有効走査期間では、映像信号に応じた電圧のデータ信号を供給し、セット期間では、液晶素子にセット電圧を印加するためのセット信号をデータ線に供給する。時間ΔTは、液晶素子の応答時間Trよりも短く、または、セット電圧は、液晶素子の光学的飽和電圧以上の電圧である。 (もっと読む)


【課題】回路サイズを抑えつつ、出力段に内蔵されるトランジスタに対して十分なゲート電圧を印加できる共通電極駆動回路及び同回路を用いた液晶表示装置を提供すること。
【解決手段】出力段トランジスタT3のゲートにその一方電極が接続される保持容量C1と、互いに重複しないハイ期間がこの順で順に到来する第1、第2及び第3ゲート信号Gn−2,Gn−1,Gnのうち、前記第1ゲート信号Gn−2に応じて保持容量C1を放電させる放電回路(T5,T6)と、前記第2ゲート信号Gn−1に応じて保持容量C1を充電する充電回路(T1,T2,T7)と、保持容量C1の前記他方電極と昇圧用電源VGHとの間に設けられ、前記第3ゲート信号Gnに応じてオン/オフされる昇圧用トランジスタT13と、前記ブート用ストラップトランジスタT13のゲート電圧を保持するとともに前記第1又は第2ゲート信号に応じて放電される保持容量C11と、を含む昇圧回路と、を含む。 (もっと読む)


【課題】単チャンネル薄膜トランジスタのみを使用する表示パネルにおいて、画素に光センサを組み込む場合に、光センサとしてPIN型ホトダイオードを使用せずに、コストを低減する。
【解決手段】複数の画素を有する表示パネルを有し、複数の画素の中の少なくとも1つの画素は光センサを有する表示装置であって、前記光センサは、受光部と、容量素子とを有し、前記受光部の前記表示パネルの観察者側と反対に、自表示パネルから発光する光を遮光する遮光膜を有し、前記受光部は、n型の薄膜トランジスタで構成され、Vg、Vs、Vthを、それぞれ前記薄膜トランジスタのゲート電圧、ソース電圧、しきい値電圧とするとき、センサ受光期間内に、前記薄膜トランジスタのゲートに、Vg≦(Vth−2.0V+Vs)の逆バイアス電圧を入力し、前記センサ受光期間内に前記薄膜トランジスタを流れる電流により充電された前記容量素子の電圧を、前記光センサの出力として取り出す。 (もっと読む)


【課題】回路によりトランジスタの高耐圧化を図り、信頼性の向上、あるいは設計・プロセス裕度の拡大を図った表示装置を提供する。
【解決手段】単チャネルシフトレジスタを有し、前記単チャネルシフトレジスタは、多段に縦続接続されるn(n≧2)個の基本回路を有し、前記基本回路は、V1の基準電圧が印加される電源線に第1の電極が接続される第1のトランジスタと、第1の電極が、前記第1のトランジスタの第2の電極に接続され、制御電極に、Vcのバイアス電圧が印加される第2のトランジスタとを有し、前記第1のトランジスタがオフ状態のときに、前記第2のトランジスタの第2の電極に印加される最大電圧をV2とするとき、V1<Vc<V2を満たし、前記基本回路は、制御電極が、前記第2のトランジスタの第2電極に接続されるセット用トランジスタと、前記セット用トランジスタの第2電極と制御電極との間に接続される容量素子とを有する。 (もっと読む)


【課題】表示パネルと同じ基板上に形成された走査信号線駆動回路のシフトレジスタを構成するトランジスタのしきい値電圧のシフト量を緩和させ、正常な走査信号を得ることが可能な表示装置を提供する。
【解決手段】各シフトレジスタ回路は、第1電位ノードN1により制御されるトランジスタT5を安定して制御するために、第1電位ノードN1と第2電位ノードN2との電位が互いに相反するように制御するトランジスタT4のゲート端子の印加電圧をA、ソース端子の印加電圧をB、ドレイン端子の印加電圧をCとした場合に、A>B且つA>Cの状態とA<B且つA<Cの状態、または、A>B且つA<Cの状態とA<B且つA>Cの状態、または、A<B且つA>Cの状態とA>B且つA<Cの状態と、が交互に切り替わる電圧が印可されるように、トランジスタT4のドレイン端子に配線803を接続しクロック電位信号を入力する。 (もっと読む)


【課題】ゲート信号におけるノイズを抑制するゲート信号線駆動回路、及び、それを用いた表示装置の提供。
【解決手段】ゲート信号線駆動回路に備えられた第1の基本回路は、信号ハイ期間に応じてゲート信号線にハイ電圧を印加するハイ電圧印加スイッチング素子と、信号ロー期間に応じてゲート信号線にロー電圧を印加するロー電圧印加スイッチング素子とを備え、信号ハイ期間に応じて、第1の基本回路のロー電圧印加スイッチング素子のスイッチが、第1の基本回路より前に信号ハイ期間となる第2の基本回路のハイ電圧印加スイッチング素子のスイッチに印加される信号によって、オフされる。 (もっと読む)


【課題】少ない階調の信号値出力で、より多段階の階調表現を行うことができるようにする。
【解決手段】信号線駆動部(11)は、画素回路に入力する信号値として、1水平期間内に複数の信号値Vsig1,Vsig2を信号線DTLに出力する。走査線駆動部(12,13)は、1水平期間内に信号線に出力される複数の各信号値を、それぞれ画素回路10に順次導入させる。画素回路10では、順次導入された複数の信号値を合成して表示用信号値を生成し、その表示用信号値に応じた階調の表示を行う。 (もっと読む)


【課題】同一導電型のトランジスタで構成され、走査線を浮遊状態にすることが可能であって、出力パルス立ち上がり、立下り時間を短くする。
【解決手段】ソース電極を電源VDDに接続し、ドレイン電極を走査用配線SLに接続する第1のトランジスタTFT1と、ソース電極を走査用配線SLに接続し、ドレイン電極をクロック信号線CLKに接続する、第1のトランジスタTFT1と同一の導電型の第2のトランジスタTFT2と、を備え、第1および第2のトランジスタを同時にオフ状態となるバイアスを供給可能とするように構成する。ここでは、TFT1、TFT2共にNチャネルTFTとし、それぞれのゲート電極をハイ(H)レベルとすることで、TFT1、TFT2をオフ状態とする。 (もっと読む)


【課題】駆動信頼性を向上させることのできるゲート駆動回路及びその駆動方法を提供する。
【解決手段】複数のステージが互いに従属的に接続して複数のゲート信号を出力するゲート駆動回路において、各ステージは、垂直開始信号又は前記各ステージの前段ステージのキャリー信号に応答してハイ電圧に転換される電圧を有する第1ノードと、前記第1ノードのハイ電圧に応答して第1クロック信号をゲート信号として出力端子に出力する出力部と、前記各ステージの次段ステージから出力されたゲート信号に応答して前記出力端子に第1ロー電圧を印加する第1ホールディング部と、前記各ステージの前記次段ステージの後段ステージのうちのいずれか一つのステージから出力されたゲート信号に応答して前記第1ノードに前記第1ロー電圧より低い第2ロー電圧を印加する第2ホールディング部とを有する。 (もっと読む)


【課題】大画面、高解像度のa−Si TFT LCDに適用可能にする。
【解決手段】シフトレジスタ270は、縦続接続された複数のステージにより構成され、各ステージのキャリー電圧を発生するキャリーバッファ部を内蔵する。各ステージのプルダウントランジスタを所定のサイズ比を有する第1及び第2プルダウントランジスタ2個に分離する。また、シフトレジスタにクロック発生器に提供された電圧源(Von)よりさらに大きい電圧源(Vona)を提供する。大画面、高解像度のa−Si TFT LCDに適用時にRC遅延を最少化することができ、臨界電圧に鋭敏ではないシフトレジスタを提供することができ、その結果、画面表示不良が発生されない高解像度の大画面ディスプレイを具現することができる。 (もっと読む)


【課題】外部からの制御を必要とすることなく、表示パネルのサイズの変更に応じて動作バイアス電流を調整することができるソースドライバ回路を提供する。
【解決手段】本発明の一態様に係るソースドライバ回路は、表示パネルの表示に用いられる表示信号により当該表示パネルの垂直方向の画素数を検出する垂直ラインカウンタ回路25と、垂直ラインカウンタ回路25により検出された画素数に応じて、バイアス電流を調整するバイアス回路22と、バイアス回路22により調整されたバイアス電流が供給され、表示パネルに電圧を出力するソースアンプ回路24とを備える。 (もっと読む)


【課題】パネルへの接続のための信号線引き回しが少なく、かつチップサイズの縮小を図ったドライバIC等を提供する。
【解決手段】ドライバIC100の長手方向にて三分割し、中央の第1領域100Aにはデータ線ドライバ130を、第2領域100Bには第1走査線ドライバ142Aを、第3領域100Cには第2走査線ドライバ142Bを、それぞれドライバICの長辺100Dに沿って配置し、他の長辺100Eに沿ってインターフェース領域102を配置する。第1領域には、昇圧回路140AとRAM110とを配置する。第2領域には、第1電源回路140Bを配置する。第3領域には、第2電源回路140Cを配置する。第1領域に配置した第1電源回路からの内部基準電位Vrefを、第2領域を経由して、第3領域に配置した第2電源回路内の内部電源電位生成回路140Fに伝送する。内部基準電位は、ボルテージフォロアを介して電源配線層に供給する。 (もっと読む)


【課題】シフトレジスタ回路の駆動能力の向上、および動作の高速化を図る。
【解決手段】単位シフトレジスタSRは、クロック信号CLKを出力端子OUTに供給するトランジスタQ1と、前段の出力信号Gk-1の活性化に応じてトランジスタQ1のゲート(ノードN1)を充電するトランジスタQ3と、トランジスタQ8を介してノードN1に接続したゲートを有するトランジスタQ7とを備える。トランジスタQ8のゲートには、一定のハイ側電源電位VDD3が供給されている。 (もっと読む)


【課題】表示装置及びこれの駆動方法を提供する。
【解決手段】表示装置及びこれの駆動方法において、複数のゲートラインと複数のデータラインとが交差する領域に形成された複数の画素を駆動するために、データラインに映像データに対応するデータ電圧を提供し、ゲートラインにゲート信号を順次に提供する。ゲート信号は、スキャン期間の間、データラインのデータ電圧が対応する画素に提供されるようにゲートオン電圧を維持して、非スキャン期間の間は共通電圧に同期して、第1電圧レベルと第2電圧レベルとの間をスイングする。したがって、ライン反転駆動時にゲートラインに接続された薄膜トランジスタへのストレスを減少させることができ、その結果、薄膜トランジスタの信頼性を向上させることができる。 (もっと読む)


【課題】パルス出力回路内のノイズを低減し、より確実な動作を保証する半導体装置を提供する。
【解決手段】クロック信号等の振幅を有する信号に接続されたTFTが、パルス出力が無い期間にもON、OFFが確定する構成とする。具体的には、第1の振幅補償回路110の有する二つの入力部のうち一つを、トランジスタ106のゲート電極と電気的に接続させ、且つ第2の振幅補償回路120の出力部とも電気的に接続させる。また、第3の入力端子は、第1の振幅補償回路110には入力されず、第2の振幅補償回路120のみに入力される。この構成により、TFT105のゲート電極はTFT102,106を介してLレベルに確定され、従来例のようなノイズが発生することもない。 (もっと読む)


【課題】階調電圧を供給する際の低電位側の階調電圧の到達時間を短縮する。
【解決手段】ラダー抵抗回路112と、ラダー抵抗回路からの複数の分割電圧をサンプリングしてホールドする複数の階調電圧生成用サンプルホールド回路を有し、ホールドした複数の分割電圧を複数の階調電圧として出力するサンプルホールド部114とを含む階調電圧生成回路110であって、各階調電圧生成用サンプルホールド回路SH1〜SH32は、差動部と出力部を有する演算増幅器OPS1を含み、演算増幅器の出力部は、高電位側電源VDDと演算増幅器の出力ノードNSH1との間に設けられ、そのゲートが差動部の出力により制御される駆動トランジスタTS6と、出力ノードと低電位側電源VSSとの間に設けられ、階調電圧生成用サンプリング期間から階調電圧生成用ホールド期間への移行の際に、流れる電流が増加する低電位側トランジスタ部TSUを含む。 (もっと読む)


21 - 40 / 88