説明

Fターム[5J500AF00]の内容

増幅器一般 (93,357) | 解決手段、解決思想 (8,039)

Fターム[5J500AF00]の下位に属するFターム

Fターム[5J500AF00]に分類される特許

481 - 489 / 489


【課題】電源のオフ→オン時及びオン→オフ時のボツ音を抑えるためのミュートトランジスタを半導体集積回路に内蔵し、減衰回路がオフした時にミュートトランジスタのエミッタ−コレクタ間に逆バイアスがかかることがなく、減衰回路オン時の減衰量を確保する。
【解決手段】第1トランジスタ11はベース端子をミュートオン時にはハイ電圧、ミュートオフ時にはロー電圧となるミュート制御信号線(ミュート制御信号14)に接続し、エミッタ端子を音声増幅器2の出力端子Aに一方が接続された容量3の他方に接続しており、また、第2トランジスタ12はベース端子をミュート制御信号線に接続し、エミッタ端子をGNDに接続し、コレクタ端子を第1トランジスタ11のコレクタ端子に接続し構成する。 (もっと読む)


【課題】 定常的な強い光と信号光とを同時に受光して生成された入力信号から、定常的な強い光による直流成分を除去して信号光による交流成分を抽出し、幅広いダイナミックレンジで出力の飽和を防止しながら位相変動を抑えて増幅する。
【解決手段】 受光装置1は、帰還増幅回路2と受光素子3と直流成分除去回路4とを備えている。直流成分除去回路4の積分器41は、受光素子3で光を受けて生成された入力電流Ipのうち、太陽光等から生成される直流成分を直流成分除去回路4に流し、信号光を受けて受光素子3から生成される高周波の交流成分のみを帰還回路22に流す。ショットキーダイオード23は、出力電圧Voの飽和を防止するとともに、位相変動を小さく抑える。 (もっと読む)


本発明は、ベクトル格子符号器の助けを借りた変調が関わる段階を含むデジタル信号を変換するための方法およびデバイスに関する。本発明の方法は、濾波すること(<i>Hx</i>、<i>Hq</i>)、濾波された信号(Ref3、Ref6)間の差を算出すること、前記オプションに関する2つの可能な展開を計算すること、差を最小にする候補を事前選択すること(<i>PRESEL</i>)、費用関数(<i>W</i>)を使用して、差に重みを付けること、後続の反復に関して排除される候補にマークを付けること、および履歴判定ディメンションによって決まる期間にわたる最良候補を選択すること(<i>SEL</i>)に存する、N個の出力候補に対して実行される繰り返しステップを含む。また、本発明は、デジタルオーディオ信号増幅器に関連して、この方法を使用することにも関する。
(もっと読む)


本発明は、増幅の必要がないくらい十分に大きな値のΔVbeを供給するように適合された、したがって、オフセット成分が生じないバンドギャップ電圧基準回路を抵抗する。本発明では、トランジスタの3つのペアの積層された配列を使用することで、回路内の複数の抵抗器に対する要件を低減するので、抵抗器の整合および値による誤差を最小にすることができる。電圧曲率(curvature)を低減するための内蔵回路は、低いオフセット感度を有する回路と、曲率(curvature)補正が提供されるという効果を備えて提供される。
(もっと読む)


1次側及び2次側を有する変圧器を含み、加算されるべき第1の電圧が1次側に接続され、加算されるべき第2の電圧が2次側に接続される、電圧加算器が開示される。1次巻線及び2次巻線を備え、1次巻線対2次巻線のx:yの巻数比を有し、1次巻線内に直列のx回の巻を設け、2次巻線内に直列のy回の巻を設け、1次巻線と2次巻線に等しい回数の巻を設け、1次巻線の各巻を2次巻線の巻と密接に結合する、変圧器がさらに開示される。
(もっと読む)


光学的受信パルス列を電気的出力パルス列に変換する方法および装置に関する本発明は、光学的受信パルス列を電気的出力パルス列に変換する方法および関連する回路装置をもたらすという課題に基づく。これにより、伝送品質の改善と待ち時間の短縮が達成される。本発明によると、この課題は、方法に関して、電圧パルス列を制御して第1の電圧パルス列に変換することと、第1の電圧パルス列の振幅が制御可能に制限されることによって第2の電圧パルス列に変換されることと、第1の振幅値よりも小さい第2の電圧パルス列の振幅に依存して、第2の電圧パルス列の静的オフセットがなく、かつ、第1の振幅値よりも大きい第2の振幅値よりも大きい第3の電圧パルス列が生成され、動的オフセットがない第3の電圧パルス列が生成されることと、パケットポーズの出現時、第3の電圧パルス列の振幅がゼロにセットされることと、第3の電圧パルス列から出力パルス列が生成されることとによって解決される。
(もっと読む)


【課題】 小型化および低コスト化を図る上で有利なデジタルアンプを提供する。
【解決手段】 スイッチング回路16は、入力信号Spwmの「L」、「H」に対応してオン、オフすることにより出力端1602から振幅が動作電圧Vregと等しい駆動信号Sdを出力する。ミュート手段18はスイッチング回路16の出力端1602とローパスフィルタ20の入力端2002との間に並列接続された複数のNチャンネル型電界効果型トランジスタTRと、各トランジスタTRのオン、オフを独立して制御するコントローラ19とを含んで構成されている。各トランジスタTRは供給される制御信号CNT1乃至CNT9の「H」、「L」に基づいて独立してオン、オフ制御され出力端1602と入力端2002との間の抵抗値がステップ状に増減可能となっている。 (もっと読む)


電力を配電し、かつバイアスするRFPAのための方法および装置である。配電回路網は最終より前の増幅段の配電回路網と最終増幅段の配電回路網とを含む。最終より前の増幅段の配電回路網は1つまたは複数の最終より前の増幅段の配電分岐を含み、これらは1つまたは複数の最終より前の増幅段の電源から1つまたは複数の最終より前の増幅段へ電力を配電するように構成することが可能である。各々の最終より前の増幅段の配電分岐は誘導負荷に接続されたπC−R−C回路網を具備する。最終増幅段の配電回路網は最終増幅段の電源から増幅回路の最終段へ電力を配電するように構成される。 (もっと読む)


増幅器(20)は、主増幅器回路(22)および少なくとも1つの補助増幅器回路(24)を含む。増幅されるRF信号(26)の一部が、主増幅器(22)および補助増幅器(24)に送られる。補助増幅器回路(24)は、選択的に動作可能であり、RF信号(26)のレベルに基づくなどして、主増幅器回路(22)と組み合わせて動作する。少なくとも1つのハイブリッドカプラ回路(44)は、主増幅器回路(22)および補助増幅器回路(24)の出力と結合された入力ポートを備える。ハイブリッドカプラ回路(44)は、カプラ第1出力ポート(29)で増幅器回路出力信号を組み合わせるように動作可能である。カプラ第2出力ポート(28)は、短絡回路および開回路の一方で終端される。
(もっと読む)


481 - 489 / 489