説明

国際特許分類[G06T1/20]の内容

物理学 (1,541,580) | 計算;計数 (381,677) | イメージデータ処理または発生一般 (58,387) | 汎用イメージデータ処理 (27,485) | プロセッサアーキテクチャ;プロセッサ構成,例.パイプライン (990)

国際特許分類[G06T1/20]の下位に属する分類

国際特許分類[G06T1/20]に分類される特許

171 - 180 / 951


パターン認識プロセッサのための多重階層ルーティングマトリクスが提供される。一つのこのようなルーティングマトリクスは、マトリクスのレベルにおけるまたはレベル間における一つ以上のプログラマブル及び/または非プログラマブル接続を含んでもよい。接続は、フィーチャセル、グループ、行、ブロック、または、パターン認識プロセッサのコンポーネントの任意の他の配列にルーティングラインを結合してもよい。 (もっと読む)


【課題】記憶資源を効率的に使用する。
【解決手段】各々が転送されたデータを転送された順に処理する画像処理部(第1〜第4画像処理部11〜14)の各々に対応させて設けられデータを一時的に記憶するための複数の中間バッファ32と、各々が画像処理部の各々に対応するように定められた互いに重複しない複数の記憶領域を備えた単一の記憶装置50の記憶領域から予め定められた順にデータを読み出し上記対応させて設けられた中間バッファ32に書き込む複数のDMA制御部33と、各々が画像処理部の各々に対応させて設けられ対応する画像処理部からの要求に応じて該画像処理部に対応する中間バッファ32に書き込まれたデータを書き込まれた順に読み出して対応する画像処理部に転送する複数の画像処理部I/F31と、複数のDMA制御部33の各々に対して排他的に記憶装置50からデータを読み出す権利を付与して排他制御を行う排他制御部40とを設ける。 (もっと読む)


【課題】画像データに対してより効率的に複数の画像処理をマルチコアCPUまたはGPUが施す技術を提供する。
【解決手段】入力される画像フレームを複数のブロックに分割し、この分割したブロックごとに一つ以上の画像処理を記述する画像データ形式に基づいて動作するマルチコアCPUとGPUのいずれか又は双方から成るプロセッサを備え、前記プロセッサは前記画像データ形式に基づく画像処理を並列して実施することを特徴とする画像処理装置。 (もっと読む)


【課題】画像データに対する補正処理を実行する際にメモリへのクロックの供給を制御することで消費電力の削減が可能な画像処理装置を提供する。
【解決手段】複数のラインメモリを備え、該ラインメモリに画像データを1ラインずつ保持して画像データに対する補正処理を実行する画像補正部と、画像補正部での補正処理の際に必要なラインメモリの数を検出するラインメモリ数検出部と、ラインメモリ数検出部で検出したラインメモリの数に基づいて、画像補正部における補正処理に用いられるラインメモリに対してのみクロックを供給し、画像補正部における補正処理に用いられないラインメモリに対してはクロックの供給を停止するラインメモリ制御部と、を含むことを特徴とする、画像処理装置が提供される。 (もっと読む)


【課題】バーチャル鏡検法デジタル画像(「バーチャルスライド」)を処理及び解析するシステムと方法を提供する。
【解決手段】システムは、複数の画像処理及び画像解析用ルーチンに対するアクセスを維持又は有するアルゴリズムサーバーを備える。アルゴリズムサーバーは、更に、複数のバーチャルスライドに対するアクセスを有する。アルゴリズムサーバーは、識別されたバーチャルスライド上で選択されたルーチンを実行すると共に、結果データを供給する。バーチャルスライドは、ネットワークを介して遠隔的又は局所的にアクセスすることができる。同様に、画像処理ルーチンは、局所記憶装置から又はネットワークを介して又はその両方により得ることができる。好都合に、ある共通サブルーチンが、他の局所的又は遠隔的に得られたルーチンに含まれるように局所的に記憶される。画像処理及び画像解析へのアクセスはモニタープロセスにより制限される。 (もっと読む)


【課題】フレームメモリを利用するように記述されたソースファイルから処理遅延量及び必要なラインメモリのサイズ抽出することで開発効率を向上することができるコンパイル装置を提供する。
【解決手段】コンパイル装置1は、ソースファイル107に記述されている複数の処理タスク21a〜21d間の処理遅延量を各処理タスク21a〜21dが処理する各画素の処理状態に応じて算出する処理遅延量解析部16と、各処理タスク21a〜21dの読み込み先のフレームメモリのアクセス範囲に基づいて、各処理タスク21a〜21d毎に必要となるラインメモリのサイズを算出するラインメモリ量判定部17とを有する。そして、コンパイル装置1は、処理遅延量及び必要となるラインメモリのサイズに基づいて、複数の処理タスク21a〜21dをパイプライン実行可能な命令コードに変換するパイプライン化部18を有する。 (もっと読む)


【課題】画像データを複数の画像処理手段で並行して処理し、その処理結果を結合して出力する場合、シフト処理を含む画像処理を行う場合であっても、簡単な構成で、低コストな装置を提供する。
【解決手段】画像データを格納するメモリから、画像データを複数の画像データに分割して読み出し、その読み出された画像データに対して複数の画像処理部202,203により並行して画像処理を行い、画像結合処理部204は、複数の画像処理部202,203により処理された複数の処理済の画像データを受け取って不要画素を削除して結合する。メインLSI201は、複数の画像処理部202,203による画像処理がシフト処理を含む場合、複数の画像データを当該シフト処理に対応してシフトさせ、かつ複数の画像データの一部を重複させた重複領域を含んで読み出すように指示し、そのシフト処理に応じて画像結合処理部204に不要画素を削除するように指示する。 (もっと読む)


【課題】複数の画像処理手段の画像処理が並列に実行される時間を長くする。
【解決手段】待機状態から起動した後は前段のモジュールから単位データ量ずつ画像データを取得して画像処理を行い、画像処理後の画像データ又は処理結果を後段のモジュールへ出力する機能を備え、前段から単位データ量の画像データの取得に失敗した場合は待機状態となり、実行する画像処理の種類又は内容が互いに異なる複数の画像処理モジュール38と、前段のモジュールからの画像データが書き込まれ、該書き込まれた画像データが後段のモジュールによって読み出されるバッファ40Aを備えたバッファモジュール40とが連結された画像処理部において、バッファ40Aに書込まれた画像データのデータ量がバッファモジュール40に連結された画像処理モジュール38の各々に応じて定まるデータ量となった場合に後段の像処理モジュール38を起動する。 (もっと読む)


【課題】仮想マシン間のRMI通信対応における通信I/Fの追加・変更の作業負荷を軽減できる画像処理装置、仮想マシン間の動作モジュール実行制御方法、及び動作モジュール実行制御プログラムを提供する。
【解決手段】画像処理装置100は、標準機能と標準機能を利用した拡張機能とが異なる仮想マシン21,21上で動作する装置であって、標準機能を実現する複数の動作モジュール30と、各仮想マシン21上で動作し、複数の動作モジュール30に対して共通の仮想マシン間通信を行う通信インタフェース部41,41と、を有し、通信インタフェース部40が、動作モジュールインタフェース実現部52を生成する生成手段51を有し、仮想マシン21,21それぞれに生成された一対の動作モジュールインタフェース実現部52,52を介して、仮想マシン間通信により、仮想マシン21上の動作モジュール30の実行を制御し、拡張機能を実現することを特徴とする。 (もっと読む)


【課題】画像処理に関する技術を提供する。
【解決手段】画像処理装置であって、画像データに対応した表示画像を分割した各部分画像に対応して設けられ、部分画像を構成する各画素のデータを画素の周辺画素のデータを参照して処理する複数の画像処理ユニットを備え、複数の画像処理ユニットには、少なくとも、第1の部分画像の一つについて画像処理を行う際、第1の部分画像と隣り合った他の部分画像を構成する画素のうち、少なくとも第1の部分画像に隣接する領域の画素のデータを取得して、周辺画素のデータとして画像処理に用いる第1の画像処理ユニットと、第2の部分画像について画像処理を行うと共に、第1の画像処理ユニットが周辺画素として扱う画素の少なくとも一部のデータを、第1の画像処理ユニットが扱う部分画像に隣り合った部分画像を処理する画像処理ユニットから、第1の画像処理ユニットへ仲介する第2の画像処理ユニットとを備える。 (もっと読む)


171 - 180 / 951