説明

国際特許分類[H04N5/04]の内容

国際特許分類[H04N5/04]の下位に属する分類

国際特許分類[H04N5/04]に分類される特許

21 - 30 / 65


【課題】クロック生成回路が、ロック状態とは180°位相のずれた状態(擬似ロック状態)の出力クロックを出力する可能性がある。
【解決手段】遅延同期ループ型のクロック信号生成回路として、(a)第1のクロック信号を遅延して第2のクロック信号を生成する遅延線路と、(b)第2のクロック信号が第1のクロック信号に位相同期するように、遅延線路における遅延量を可変制御する遅延量制御部と、(c)第1のクロック信号と第2のクロック信号との擬似ロック状態を検出する擬似ロック検出部と、(d)擬似ロック状態の検出時、遅延線路の遅延量を変更する擬似ロック状態解除部とを有するものを提案する。 (もっと読む)


【課題】コンピュータ装置を映像信号源として使用する場合の外部同期処理が簡単にできるようにする。
【解決手段】映像信号生成部を備えたコンピュータ装置と、コンピュータ装置に接続される同期信号処理装置とで構成される映像信号処理システムに適用される。同期信号処理装置は、外部から基準同期信号が供給される外部基準同期信号入力部21を備え、基準同期信号の位相と、コンピュータ装置内で生成させた映像信号の位相とを、位相比較部30で比較して、位相差を検出する。そして、映像信号のサブキャリア周波数に対応したクロックを発生させる場合に、位相比較部30で検出された位相差に基づいて、サブキャリア周波数のクロックの位相を調整する。また、位相差情報生成部25で、位相比較部での位相差の情報を生成させる。その位相差の情報を使用して、ロックするまでの時間などを判断して表示を行う。 (もっと読む)


【課題】デジタル放送を再生する際に、同期外れから同期状態に補正する処理に伴ってスキップやリピート処理などの不具合が発生するという問題があった。
【解決手段】音声あるいは画像などのストリーム情報を同期再生する同期再生装置は、予測処理部10と再生部20とを備える。予測処理部10は、同期状態を外れる同期外れを予測し、ストリーム情報が同期外れになる前に、再生部20に同期状態の補正を指示する。再生部20は、ストリーム情報を再生し、前記予測処理部から同期状態の補正指示に基づいて、同期状態を補正する。 (もっと読む)


【課題】入力される水平同期信号に対して、サンプリングクロックの周期の値に制約されることなく、位相誤差量を低減することができるフェーズロックドループ回路を提供する。
【解決手段】入力される水平同期信号(H-sync)は、逓倍PLL回路2から出力される、周期が等しく、1/4周期分づつずれた位相関係の4種の第1〜第4サンプリングクロックによりサンプリング回路でそれぞれサンプリングされ、各サンプリングクロックに位相同期した4種の水平同期出力データが生成され、これらはさらに加算回路6で加算されて加算水平同期出力データが生成された後、位相比較器13に入力され、分周器14で分周されたシステムクロック(第1サンプリングクロック)と位相比較される。 (もっと読む)


【課題】端子数を増加させることなく、同期処理の同期を取ることができる同期処理システム及び半導体集積回路を提供する。
【解決手段】マスタIC12が、同期タイミング信号を同期をとって実行する処理内容に応じて信号状態を変えて生成し、生成した同期タイミング信号を出力すると共に、当該同期タイミング信号の信号状態に応じた処理内容の処理を当該同期タイミング信号により示されるタイミングで実行し、スレーブIC14が、マスタIC12より出力された同期タイミング信号の信号状態に応じた処理内容の処理を当該同期タイミング信号により示されるタイミングで実行する。 (もっと読む)


【課題】良好な映像を再生可能な出力信号を出力する映像再生装置を提供する。
【解決手段】映像再生装置のTBC回路4は、入力Vsyncの周期である入力V周期を計数する入力V周期クロックカウンタ41および第一ラッチ回路42と、入力V周期に基づいて基準V周期を算出する基準V周期算出部43と、基準V周期に基づいて、ロックレンジの最小周期及び最大周期を演算するロックレンジ算出部45と、クロックをカウントする出力V周期クロックカウンタ46と、カウントされたクロックに基づいて、最小周期及び最大周期に対応する第一タイミング信号および第二タイミング信号を出力するロックレンジタイミング決定部47と、第一タイミング信号の出力タイミング、第二タイミング信号の出力タイミング、及び入力Vsyncの入力タイミングに基づいて、ロックレンジの期間内に出力Vsyncを出力する出力V周期信号出力部48とを具備した。 (もっと読む)


【課題】 端子に入力される信号の有無又は端子に入力される信号の状態に応じて、当該端子の入出力の切換を実行することができる信号入出力装置を提供する。
【解決手段】 信号入出力装置1は、映像同期信号を入出力するナビボードと接続可能であって、映像同期信号の入出力兼用の端子Y0と、当該端子Y0に入力される映像同期信号の有無又は当該端子Y0に入力される映像同期信号の状態に応じて、当該端子Y0を信号入力用又は信号出力用のいずれかに設定するASIC2とを備える。 (もっと読む)


【課題】撮像装置から出力されるフレームを外部から入力される外部フレーム同期信号に同期させるに当たり、同期乱れの発生を抑え映像の歪みも極力抑えること。
【解決手段】撮像装置2bから出力されるフレームを外部から入力される外部フレーム同期信号S2と同期させる方法であって、撮像装置2bで生成される内部フレーム同期信号S18と外部フレーム同期信号S2との位相差を検出し、検出された位相差に相当する時間を、1つのフレームを構成する各ラインの走査時間に対して一様に配分されるように振り分け、可変分周器22の分周比を可変することにより各ラインの走査時間を調整する。 (もっと読む)


【課題】設計が容易且つ低コストの映像信号処理ユニット、および、映像信号ユニットで用いられる新たなタイミング信号生成方法を提供する。
【解決手段】映像信号処理ユニット1は、サンプリング装置10と、タイミング信号生成装置20と、基準信号可変手段50とを有する。タイミング信号生成装置20は、発振周波数制御信号に応じて発振する発振手段22と、発振手段22の出力信号Fbと原信号Frとの位相比較信号Vpcを出力する位相比較手段24と、位相比較信号Vpcと基準信号Vcとの差分信号Iを出力する差分検出手段と、差分信号Iを積分して発振周波数制御信号を出力する信号積分手段27と、を有する。そして、基準信号可変手段50により、基準信号Vcが変化すると、タイミング信号生成装置20は、タイミング信号の同期を変化させる。 (もっと読む)


【課題】映像乱れを抑えたサンプリングクロック制御を可能とすること。
【解決手段】この水平同期回路は、映像信号に含まれる第1の水平同期信号と同期した第2の水平同期信号を生成する水平同期回路であって、ピクセルクロック信号を生成するPLL発振部と、第1の水平同期信号および第2の水平同期信号の差分信号を出力する位相比較部と、差分信号を所定の時定数でフィルタリングし、PLL発振部の補正信号としてPLL発振部に出力するフィルタと、PLL発振部が生成したピクセルクロック信号をカウントし、所定のカウント数ごとにパルス信号を出力することで第2の水平同期信号を生成するカウンター分周器と、ユーザからの指示に基づき、フィルタの時定数を一時的に変更するとともに、該時定数が変更されている間にカウンター分周器のカウント数を制御するカウント制御部とを具備する。 (もっと読む)


21 - 30 / 65