説明

Fターム[5C051DB08]の内容

ファクシミリ用ヘッド (33,712) | ヘッドの構成要素 (10,809) | 電子的駆動手段;画信号処理手段 (1,675) | スイッチング回路、走査回路 (827)

Fターム[5C051DB08]に分類される特許

201 - 220 / 827


【課題】発光素子間における露光量の差を軽減できる発光装置、並びにこれを用いたプリントヘッドおよび画像形成装置を提供する。
【解決手段】点灯制御信号供給部203は、同時に点灯させる発光点(発光サイリスタL)の数(発光点数)を設定する発光点数設定信号Lcntを受信する。これにより、発光点数に応じて、使用する電流源ユニットU(U1〜U8)が設定される。そして、点灯期間信号Perが「H」である期間において、使用するように設定された電流源ユニットUから電流が供給され、それらが重畳されて点灯制御信号φJとなって、点灯信号供給回路101に供給される。このようにすることで、同時に点灯させる発光点(発光サイリスタL)の数に応じて、点灯信号φIの電流を変化させる。 (もっと読む)


【課題】パワーMOSトランジスタの搭載を不要とし、光プリントヘッドの小型化、低コスト化を図る発光素子アレイ、駆動装置、画像形成装置を提供する。
【解決手段】本発明の光プリントヘッドは、第1端子と、第2端子と、前記第1端子と前記第2端子との間の導通を制御するための制御端子とを各々有し、前記第1端子と前記第2端子との間に電流が流れることにより発光する複数の発光素子と、前記複数の発光素子の各々に対応して設けられ、前記発光素子の前記第1端子と前記第2端子との間に電流を流すことにより発光させる駆動回路と、前記複数の発光素子の各々に対応して設けられ、前記発光素子の前記制御端子と一端が接続され、双方向に電圧降下を発生させる双方向電圧降下発生回路と、複数の前記双方向電圧降下発生回路の他端を共通に接続する共通母線と、前記共通母線に対して、前記発光素子の制御端子に与える制御信号を出力するバッファ回路とを備えたことを特徴とするものである。 (もっと読む)


【課題】
複雑な制御機構を用いることなく、描画における歪みを抑制できる描画制御装置、レーザ照射装置、描画制御方法、描画制御プログラム、及びこれを記録した記録媒体を提供すること。
【解決手段】
媒体に描画対象を描画する描画装置を制御する描画制御装置であって、前記描画対象を描画するための描画情報に基づき、前記媒体に前記描画対象を描画する描画位置を決定する描画位置決定手段と、前記描画情報又は前記描画位置に基づき、前記描画対象に含まれる相連続する線分同士の方向変化度合を演算する方向変化度合演算手段と、前記方向変化度合演算手段によって演算される前記方向変化度合が大きいほど、前記媒体に前記描画対象を描画する速度を低く演算する描画速度演算手段と、前記描画位置及び前記描画速度を反映した描画命令を生成する描画命令生成手段とを含む。 (もっと読む)


【課題】幅方向にずれた位置に配置された複数の画像書込装置を使用して画像を書き込む場合に、繋ぎ目のズレを抑えること。
【解決手段】像保持体(Py)表面の一部の第1の書込可能領域(L2)に画像を書き込む第1の書込部材(1)で繋ぎ目領域(L4)に調整画像(11)を書き込むと共に、第1の書込部材(1)が書き込んだ画像に繋がるように書込時間だけずらして画像を書き込む第2の書込部材(2)で書込時間を変更しながら第1の書込可能領域(L2)と重複する繋ぎ目領域(L4)に調整画像(12)を書き込む調整画像書込手段(C6D)と、繋ぎ目領域(L4)の濃度に基づいて繋ぎ目のズレが最小の書込時間を設定する書込時間設定手段(C6H)と、を備えた画像書込装置(U)。 (もっと読む)


【課題】
複雑な制御機構を用いることなく、描画における歪みを目立たなくした描画制御装置、レーザ照射装置、描画制御方法、描画制御プログラム、及びこれを記録した記録媒体を提供すること。
【解決手段】
媒体に描画対象を描画する描画装置を制御する描画制御装置であって、前記描画対象を描画するための描画情報に基づき、前記媒体に前記描画対象を描画する描画位置を決定する描画位置決定手段と、前記描画対象に含まれる線分の描画順を決定する描画順決定手段と、前記描画位置及び前記描画順を反映した描画命令を生成する描画命令生成手段とを含み、前記描画順決定手段は、前記描画命令に含まれる描画順のうち、同一の描画対象についての前記描画順を揃える、描画制御装置。 (もっと読む)


【課題】複数の発光素子を有する画像書込装置において、分布情報に基づいて設定しない場合に比べて、簡便な方法で濃度ムラを抑えること。
【解決手段】複数の発光素子を有し、像保持体(Py)表面に潜像を書き込む書込部材(1〜3)と、前記書込部材(1〜3)毎に予め測定された前記発光素子の光量分布(6)を特定する分布情報を取得する分布情報取得手段(C4C)と、分布情報(6)に基づいて、前記書込部材(1〜3)で書き込まれる画像濃度を均一化させる補正情報(7)を設定する補正情報設定手段(C4F)と、前記補正情報設定手段(C4F)で設定された補正情報(7)に基づいて、前記書込部材(1〜3)を作動させて潜像の書込を制御する書込制御手段(C6)と、を備えた画像書込装置(LHy)。 (もっと読む)


【課題】複数の処理を並列に実行可能なデバイスを用いて、複数の短尺ヘッドから構成されるラインヘッドの印刷データを高速に作成するための画像処理装置および画像処理方法を提供すること。
【解決手段】多数のノズル62を具備する複数の印刷ヘッド群61がライン方向およびそれとは直交する直交方向に沿って周期的にずれる状態で配置されると共に、隣り合う印刷ヘッド群61のノズル62のうちの一部が、それぞれライン方向の同一の座標上に存在する重複領域を有するラインヘッド60を備え、このラインヘッド60での液体の噴射に供するヘッド用画像データを形成するための画像処理装置であって、複数の処理を並列に実行可能なデバイス22と、このデバイス22との間でデータの授受を行うホストHとを有し、ホストHは、デバイス22にて処理を行わせるための第1の画像データを印刷ヘッド群61単位にて送信する。 (もっと読む)


【課題】発光素子間の発光光量のばらつきを低減することが可能な発光素子アレイ及びこれを用いた画像形成装置を提供する。
【解決手段】半導体基板と、前記半導体基板上に予め定められた間隔で設けられる複数の発光素子と、前記半導体基板上に前記発光素子に対応して複数設けられ、前記複数の発光素子の点滅を切り替える切替素子と、前記切替素子を第1の状態と第2の状態との間で切り替える切替用の信号線と、前記半導体基板上に前記切替用の信号線と層を異ならせて当該切替用の信号線よりも広い幅で設けられ、前記複数の発光素子に通電して発光させるための発光用信号線とを備えるように構成する。 (もっと読む)


【課題】光源チップ間の位置ずれ及び発光体アレイの傾きを簡易な構成で補正可能な光書き込み装置を提供すること。
【解決手段】LPH250における光源チップ502の配置誤差に関する情報を記憶しているチップ誤差記憶部230と、配置誤差に基づいて補正値を算出する補正値算出部223と、補正値に基づいてLPH250に含まれるLED素子を駆動するための画素の副走査方向の位置を調整するドットデータ転送部221とを含み、光源チップ502において端に配置されたLED素子に対応する画素の位置を、他のLED素子に対応する画素の位置よりも大きく調整可能である。 (もっと読む)


【課題】同期クロックと,画像データの有効画素のタイミングを示す有効画素信号及び画像データによるインターフェースに於いて,従来必要であった1ラインバッファをなくして,クロック信号と有効画素信号による画像データの伝送を可能とする。
【解決手段】第1の画像処理部から第2の画像処理部に、クロック信号と画像データ信号と前記画像データ信号の有効画素を示す有効画素信号を送信する画像処理装置で、有効画素信号と当該有効画素信号に同期して出力される有効画素の数に基づいて、1ライン内の画像データ信号の伝送タイミングかどうかを判定し(S400)、1ライン内の画像データ信号の伝送タイミングであれば、有効画素信号に同期して第1の画像処理部のクロック信号を第2の画像処理部に出力し(S402)、1ライン内の画像データ信号の伝送タイミングでないときは第1の画像処理部のクロック信号を第2の画像処理部に出力する(S404)。 (もっと読む)


【課題】配線部材を削減して、コストを低減するとともにシステムの小型化を実現するデータ通信システムおよび当該データ通信システムを搭載した液滴ジェット塗布装置を提供する。
【解決手段】制御基板CB1〜CBnは、上位層デバイスからの制御を受ける下位層デバイスであるFPGA1〜FPGAmを搭載しており、下位層デバイスの1つのグループで構成され、何れも同じ構成を有している。制御基板CBは、シリーズに接続されたFPGA1〜FPGAmと、シリーズの先頭段に相当するFPGA1に各制御基板CBに固有のグループアドレスを設定するスイッチ手段SWとを有している。 (もっと読む)


【課題】同時に点灯させる複数の発光素子の間の光量のばらつきを抑制できる発光装置、並びにこれを用いたプリントヘッドおよび画像形成装置を提供する。
【解決手段】複数の発光サイリスタLがブロック#A、#B、…に分けられ、ブロックを単位として同時に点灯制御される。点灯信号線75は、メイン配線750およびブロック配線75A、75B、…を備えている。ブロック#Aに属する発光サイリスタL(L1〜L8)のカソード端子がブロック配線75Aで接続され、同様に、ブロック#Bに属する発光サイリスタL(L9〜L16)のカソード端子がブロック配線75Bで接続されている。そして、ブロック配線75A、75B、…が、それぞれの接続点Sにてメイン配線750に接続されている。点灯信号線75は、メイン配線750を幹とし、ブロック配線75A、75B、…を枝とするツリー(木)構造を構成している。 (もっと読む)


【課題】
画像読取装置の最大消費電流を抑え、高画質な画像読取装置を提供する。
【解決手段】
画像読取装置(100)は、列状に並べられた複数センサICチップ(122a〜122l)を備え、それらは2以上のブロックに区切られている。各センサICチップ(122a〜122l)には共通のクロックパルス信号(CLK)が入力され、各ブロック毎にアナログ出力信号(A1〜A6)が個別に出力される。スタートパルス信号(SP1〜SP6)は各ブロック毎に個別に入力され、スタートパルス信号(SP1〜SP6)は同じブロック内のセンサICチップに共通に入力される。スタートパルス信号(SP1)に対しスタートパルス信号(SP2)は遅れ入力される。以下同様の条件で各スタートパルス信号(SP2〜SP6)の間で遅れたスタートパルス信号が入力される。 (もっと読む)


【課題】オフセット変動がデバイス毎にばらついた場合においても補正できることができる画像読取装置および画像形成装置を提供する。
【解決手段】 タイミングジェネレータ105から出力されるSSCG変調の交流成分であるアナログ信号SSに基づいて、SSCG補正信号生成回路108にてSSCG変調の影響を除去するための補正信号HS1〜HSnを生成し、AFE102の各アナログ処理ユニット103_1〜103_nのクランプ電位入力端に入力することで、読取アナログ画信号AV1〜AVnに現われるSSCG変調によるオフセット変動を補正し、SSCG変調の影響により読取画像に現われるスジの発生を防止する。 (もっと読む)


【課題】光量補正の分解能を高めて光量ムラを無くし、画像品質を向上させる。
【解決手段】複数個の記録素子が配列された記録素子アレイを有する記録ヘッドと、画像データに基づいて複数個の記録素子それぞれを基準駆動時間駆動する記録素子駆動手段と、基準駆動時間を補正するために、複数個の記録素子それぞれの記録駆動特性に基づいて設定される補正データを記憶する記憶手段と、基本クロックを出力するクロック発生手段とを有し、記録素子駆動手段は、
基準駆動時間と記憶手段に記憶される補正データとに基づいて複数個の記録素子毎の駆動時間を算出し、算出された駆動時間と画像データとに基づいて記録素子を駆動し、駆動時間基準値、補正データ、及び基本クロックに基づいて駆動時間を算出し、駆動時間基準値から補正データを減算し、減算された値と基本クロックとの積に基づいて駆動時間を算出する。 (もっと読む)


【課題】異なるエッジを持つ信号間におけるスキューの影響を抑制する。
【解決手段】原稿からの反射光を光電変換するイメージセンサ(CCD2)を駆動する駆動ドライバ回路として、DRV4の前段にpreーDRV10を設ける。また、TG1’は、イメージセンサ(CCD2)の入力信号極性と同極性のタイミング信号を出力する。DRV4での立ち上がり/立ち下がり遅延時間やドライバのHigh/Lowスレッシュレベルのバラツキを、pre−DRV10のバラツキで相殺する構成にしたので、同じエッジをもつ信号間だけでなく、異なるエッジをもつ信号間でもスキューを低減することができる。 (もっと読む)


【課題】データの補正処理の負荷を抑えながら、前回の読み取りで蓄積された残留電荷の影響を受けない画像データを出力することのできる画像読取装置を提供する。
【解決手段】フィルタ切替部がカラーフィルタを切り替えた後、単色画像データを取得するためのダミー読み取り動作に続いて、再度単色画像データを取得するための正規の読み取り動作を行い、正規の読み取り動作にて取得した単色画像データを正規の単色画像データとし、当該正規の単色画像データに基づいて出力用カラー画像データを生成する。 (もっと読む)


【課題】オフセット変動がデバイス毎にばらついた場合においても補正できることができる画像読取装置および画像形成装置を提供する。
【解決手段】 SSCG機能部107によりSSCG変調周期を設定するSSCG変調信号GGを生成してタイミングジェネレータ105に入力し、タイミングジェネレータ105から出力されるアナログ信号SSに基づいて、SSCG補正信号生成回路108にてSSCG変調の影響を除去するための補正信号HS1〜HSnを生成し、AFE102の各アナログ処理ユニット103_1〜103_nのクランプ電位入力端に入力することで、読取アナログ画信号AV1〜AVnに現われるSSCG変調によるオフセット変動を補正し、SSCG変調の影響により読取画像に現われるスジの発生を防止する。 (もっと読む)


【課題】製造工程を簡略化して低コスト化を図る。
【解決手段】半導体複合装置は、シフトレジスタと、これにより時分割駆動される半導体薄膜からなる発光サイリスタアレイとにより構成されている。この製造方法は、例えば、シフトレジスタを構成する複数の回路構成素子243が形成されたシリコン基板241を用意する。シフトレジスタにより駆動される複数の発光サイリスタ261〜264が配列された結晶構造を持った半導体薄膜からなる発光サイリスタアレイを、パッシベーション膜242を介してシリコン基板241上に貼着する。フォトリソグラフィ法により、複数の回路構成素子243間を電気的に接続してシフトレジスタを形成すると共に、そのシフトレジスタ及び複数の発光サイリスタ261〜264間を電気的に接続するメタル配線265〜267を形成する。 (もっと読む)


【課題】露光ムラを目立たせずに、良好な露光を実現する。
【解決手段】仮想直線を中心とするレンズアレイ、および、仮想直線の一方側でレンズアレイに対向する一方側発光素子と仮想直線の他方側でレンズアレイに対向する他方側発光素子とを同じ第1の方向の位置に配設した発光素子対を第1の方向に配設した発光素子アレイを有し、潜像担持体の移動に応じた発光タイミングで一方側発光素子および他方側発光素子のいずれか一方を発光させる動作を各発光素子対について行って、1ライン分のライン潜像を並べて形成するとともに、Lライン分(Lは1以上の整数)のライン潜像毎に当該ライン潜像の形成に供するために発光する発光素子を一方側発光素子と他方側発光素子との間で切り換える動作を、各発光素子対について行なう。 (もっと読む)


201 - 220 / 827