説明

Fターム[5E034AA09]の内容

サーミスタ、バリスタ (5,260) | PTCの目的、機能 (309) | センサー用 (141)

Fターム[5E034AA09]に分類される特許

1 - 20 / 141


【課題】電池における端子の端子突出部に確実に装着することができる外付けPTC素子ユニットを提供すること。
【解決手段】外付けPTC素子ユニット20は、キャップ状支持体21とPTC素子22と外部接続用端子板23とを備える。キャップ状支持体21は、天板26と側壁部27とからなり、導電性材料を用いて形成される。PTC素子22は、素子裏面34側が天板26の第1主面24上に接合固定されている。外部接続用端子板23は、PTC素子22を覆うべくその素子表面33上に接合固定されている。外部接続用端子板23は、外径D3がキャップ状支持体21の側壁部26の外径D2及びPTC素子22の外径D1よりも大きく、平面視で外部接続用端子板23の外縁部36がキャップ状支持体21の側壁部26及びPTC素子22の外側に張り出すように設けられている。 (もっと読む)


【課題】 極力少ない半導体化元素を添加し、経時変化が小さく、上記PTC特性が実用レベルで満足するPTCサーミスタ用磁器組成物、及びPTCサーミスタを提供する。
【解決手段】 組成式が、(Ba1-x-yA1 x A2y)Tiz O3 (但し、A1はLa、Dy、Eu、Gdの一種又は二種以上の元素、A2はY、Ho、Er、Ybの一種又は二種以上の元素)で表され、
前記x、y、zが、0.0005≦x≦0.0045、0.0005≦y≦0.0045、1.00<z≦1.05であり、かつx+y≦0.005の範囲に有るPTCサーミスタ用磁器組成物。 (もっと読む)


【課題】正特性サーミスタ本来の機能に加えて、ダイオードとしての機能をも備える、正特性サーミスタを提供する。
【解決手段】正の温度係数を有するサーミスタ特性を示す半導体セラミックからなるサーミスタ素体2と、サーミスタ素体2の各端部にそれぞれ互いに対向するように形成される第1および第2の電極3および4と、を備える、正特性サーミスタ1において、第1の電極3は、サーミスタ素体2に対してオーミック性を有し、他方、第2の電極4は、サーミスタ素体2に対して非オーミック性を有する。第1および第2の電極3および4間に順方向電圧を印加するときには、通常の正特性サーミスタのような抵抗−温度特性が得られ、逆方向電圧を印加するときには、ダイオードと正特性サーミスタとを合わせたような抵抗−温度特性が得られる。 (もっと読む)


【課題】パッケージ封入型サーミスタの熱伝導を抑制して、許容動作特性を付与する。
【解決手段】
温度依存性のサーミスタ素子(2)を電気絶縁性のパッケージ(1)内に配置し、パッケージ(1)内の上間隙(9)、下間隙(7)、周間隙(8)及び上間隙(9)内に保持される各空気層により、発熱するサーミスタ素子(2)からパッケージ(1)を通じ基板に伝導する熱伝達を十分に抑制する。 (もっと読む)


【課題】Pbを使用することなく、キュリー温度を正の方向へシフトすることができ、室温における抵抗率を大幅に低下させた半導体磁器組成物を得る製造方法、及び複雑な熱処理を行うことなく、比較的大きな厚みのある形状の材料においても、材料内部にまで均一な特性を付与することができる半導体磁器組成物の製造方法の提供。
【解決手段】組成式を[(Bi0.5Na0.5)x(Ba1-yRy)1-x]TiO3(但し、RはLa、Dy、Eu、Gd、Yの少なくとも一種)と表し、前記x、yが、0<x≦0.14、0.002<y≦0.02を満足する半導体磁器組成物の製造方法において、焼結を酸素濃度1%以下の不活性ガス雰囲気で行うことにより、室温における抵抗率を大幅に低下させかつ材料内部にまで均一な特性を付与する。 (もっと読む)


【課題】フラックスが付着しても抵抗値が減少しにくく、所望の特性が得られるチップPTCサーミスタを提供する。
【解決手段】チップPTCサーミスタ1は、直方体状のセラミック素体2と、セラミック素体2の端面5、6に形成されている第1の外部電極13、14と、第1の外部電極13、14の表面と、セラミック素体2の側面3、4の一部と、を覆うように形成されている第2の外部電極15、16と、を備え、セラミック素体2は、端面5、6とそれぞれ接する2つの外側領域2b、2cと、2つの外側領域2b、2cに挟まれている内側領域2aと、を有し、外側領域2b、2cの抵抗率が内側領域2aの抵抗率よりも高いことを特徴とする。 (もっと読む)


【課題】長時間通電してもサーミスタ特性を損なうことなく抵抗値の経時劣化を抑制できる信頼性の良好な非鉛系の正特性サーミスタを実現する。
【解決手段】正特性サーミスタは、実質的に鉛を含まない非鉛系の半導体セラミックを部品素体1とし、該部品素体1の両端部に外部電極2a、2bが形成されている。半導体セラミックは、BaTiO系組成物を主成分とし、Baの一部が、アルカリ金属及びBiで置換されている。半導体セラミックの理論焼結密度に対する実測焼結密度が、70〜90%である。半導体セラミックは、前記Baの一部が希土類元素で置換されているのも好ましく、アルカリ金属は、Na、K、及びLiのうちの少なくとも1種を使用することができる。 (もっと読む)


【課題】複雑な製造工程を必要とせずに低抵抗および高耐電圧を高水準で両立可能な積層型PTCサーミスタを提供すること。
【解決手段】半導体セラミック層2と内部電極層3とが交互に積層されている素子本体10と、内部電極層3と電気的に接続され、素子本体10の相互に向き合う両端面10dにそれぞれ設けられている外部端子電極4と、を備える積層型PTCサーミスタである。素子本体10の側面にはガラス膜5が形成され、かつ素子本体10の実装基板側の少なくとも1つの側面10bに放熱用端子電極6が設けられている。 (もっと読む)


【課題】電池における端子の端子突出部に確実に装着することができる外付けPTC素子ユニットを提供すること。
【解決手段】外付けPTC素子ユニット20は、キャップ状支持体21とPTC素子22と外部接続用端子板23とを備える。キャップ状支持体21は、天板26と側壁部27とからなり、導電性材料を用いて形成される。PTC素子22は、素子裏面34側が天板26の第1主面24上に接合固定されている。外部接続用端子板23は、PTC素子22を覆うべくその素子表面33上に接合固定されている。外付けPTC素子ユニット20は、キャップ状支持体21の天板26の第2主面25側を端子突出部12の上端面に対向配置した状態で、側壁部27が端子突出部12の側面に接続される。 (もっと読む)


【課題】 複合ポリマー回路保護デバイスを製造する方法であって、ポリマーアセンブリを供給した後、個々のデバイスへ更に分割する方法を提供する。
【解決手段】 少なくとも1つの導電性表面を有し、それぞれ層状ポリマー素子を有する第1及び第2のラミネート(7、8)を供給すること、1つのラミネートの少なくとも1つの導電性表面にパターン形成を施すこと、少なくとも1つのラミネートの少なくとも1つの導電性表面がスタックの外側導電性表面(3)を形成して、ラミネートを所望する構成にてスタック(1)に取り付けること、並びに第1のラミネートの導電性表面と、第2のラミネートの導電性表面との間に複数の電気的接続(31、51)を形成することによってアセンブリを形成する。層状ポリマー素子は、PTC導電性ポリマー組成物であってよく、本発明の方法によって形成される個々のデバイスはPTC特性を示す。 (もっと読む)


【課題】高抵抗化するのを回避し、信頼性に優れた半導体セラミックを得ることができる半導体セラミックの製造方法、半導体セラミック、及びPTCサーミスタを実現する。
【解決手段】Ba化合物、Ti化合物、希土類化合物、更にはCa化合物又は/及びSr化合物を混合して熱処理し、BaTiO系組成物からなる第1の熱処理粉を作製する。また、アルカリ金属M(例えば、Na、Li)を含有したアルカリ金属化合物、Bi化合物、Ba化合物、及びTi化合物を混合して熱処理し、一般式(M,Bi)1-xBaTiO(ただし、xは0.025≦x≦0.15)で表わされる第2の熱処理粉を作製する。そして、第1の熱処理粉と第2の熱処理粉とを混合して成形加工し、成形体を作製し、焼成し、半導体セラミックを製造する。部品素体1は、この半導体セラミックで形成されている。 (もっと読む)


【課題】製造コストが低く、優れたPTC特性と高い信頼性を有するセラミック積層PTCサーミスタを提供すること。
【解決手段】複数のセラミック層12と、隣接するセラミック層12の間に内部電極14と、を備えるセラミック素体10、及び、セラミック素体10の端面10a,10bに外部電極30、を備えるセラミック積層PTCサーミスタ100であって、セラミック素体10の表面10c,10dの上にガラス層20を有し、ガラス層20は、亜鉛及びビスマスから選ばれる少なくとも一種の元素の酸化物を主成分として含有し、ガラス層におけるアルカリ酸化物の含有量が0.8質量%以下である。 (もっと読む)


【課題】本発明は、端子と極板との間のケース空間にPTCサーミスタを配置する構造を用い、PTCサーミスタの膨張変化を妨げずに、ケース空間内のガス雰囲気(酸素成分、アルカリ成分を含む)によるPTCサーミスタの劣化を防げるアルカリ蓄電池を提供する。
【解決手段】本発明は、少なくとも一方の端子5と同端子5と対応する極板6とを導通する導電部材5aのうちケース空間2aに露出する部分にPTCサーミスタ20を介在し、PTCサーミスタを、ケース空間内のガス雰囲気に含まれる酸素成分とアルカリ成分から保護する柔軟性の有る保護層25で被膜した。これで、PTCサーミスタ自身やPTCサーミスタと導電部材とを接着している接着部は、周囲の柔軟性の有る保護層により、ガス雰囲気に含まれる酸素成分、アルカリ成分から防御される。しかも、PTCサーミスタの膨張変化は妨げられずにすむ。そのうえ、PTC物性や作動に影響を与えることはない。 (もっと読む)


【課題】通常の使用性能を低下させることなく、外部短絡時における発熱を抑制して安全性の向上を図った電池を提供する。
【解決手段】電池の内部抵抗を70mΩ以下に抑え、周辺温度23±2℃での電池の外部短絡時の温度上昇が45℃を越えないように構成したPTCサーミスタ20を備えるニッケル水素電池である。前記PTCサーミスタ20は柔軟な保護層25を表面に備えており、電池ケース内に満たされる酸素成分とアルカリ成分より保護されている。 (もっと読む)


【課題】ピンホールを生じること無くガラス層を形成することができるセラミック積層電子部品の製造方法を提供する。
【解決手段】本実施形態に係るセラミック積層電子部品の製造方法は、主としてセラミックスからなる焼結した素体の表面にガラス粉体層を形成する工程と、焼成炉内において所定の焼成温度でガラス粉体層を焼成する焼成工程とを有し、焼成工程においては、所定の焼成温度における焼成炉内の圧力を、室温における焼成炉内の圧力の2.2倍以上にして、ガラス粉体層を焼成する。 (もっと読む)


【課題】素体の還元によるPTC特性の変動を抑制することができる積層型セラミックPTC素子およびその製造方法を提供する。
【解決手段】本実施形態に係る積層型セラミックPTC素子1は、主としてセラミックスからなる多孔質の素体2と、素体2の表層に形成された無機コーティング層5とを有し、素体の内部の空隙部に酸化性ガスが封入されているものである。 (もっと読む)


【解決手段】電気デバイス(1)は2つの電極(7、9)と、電極を隔て、ポリマーおよび導電性フィラーの混合物を含んで成る導電性ポリマー層(5)とを含む。熱硬化性ポリマー成分を含む酸素バリア材料が、層状電極と接触してない導電性ポリマー層の露出面に存在する。酸素バリア材料はポリアミン−ポリエポキシド材料であってよい。
【効果】酸素バリア材料により、許容可能なバリア特性を広範な湿度レベルに亘って提供し得る。 (もっと読む)


【課題】層状PTC抵抗要素を含む表面実装回路保護デバイスを提供する。
【解決手段】第1および第2主面ならびにそれらの間に厚さを有する層状PTC抵抗要素(12)を含む表面実装回路保護デバイス(10)。第1主面と実質的に同じ広さを有する第1電極層が、プリント回路基板にはんだ付けするのに適したタイプの第1金属材料から形成される。第2主面に形成される第2電極層は溶接板(18)を形成または規定する構造を含む。この金属溶接板は、デバイスに著しい損傷を与えることなくストラップ相互接続(34)の抵抗マイクロスポット溶接に耐え得る熱質量および厚さを有する。デバイスは好ましくはプリント回路基板アセンブリ(20)に表面実装されて、バッテリストラップ相互接続によってバッテリ/セルに接続されるバッテリ保護回路を形成し、このバッテリストラップ相互接続の1つはデバイスの溶接板にマイクロスポット溶接される。 (もっと読む)


【課題】低い抵抗値及び従来と同等の抵抗温度特性を維持しつつ、かつ、耐電圧を向上することができる積層正特性サーミスタ及び積層正特性サーミスタの製造方法を提供することを目的とする。
【解決手段】正の抵抗温度係数を有する半導体セラミック材料からなり、複数の空隙を有する複数のセラミック層が積層されてなるセラミック素体と、セラミック素体の外表面上の互いに異なる位置に形成される第1及び第2の外部電極と、
セラミック素体の内部であって、第1及び第2の外部電極に電気的に接続されるように形成されており、セラミック層を挟んで互いに重なり合った状態で形成された第1の内部電極及び第2の内部電極と、を有し、前記セラミック素体の空隙率が6%以上35%以下であり、前記空隙に、前記半導体セラミック材料とオーミック接触を有しない金属材料が存在しており、前記金属材料の前記空隙に対する存在比率が0.2vol%以上40vol%以下であることを特徴とする請求項1に記載の積層正特性サーミスタ。 (もっと読む)


【課題】耐電圧が高く、かつ動作時間を短い積層正特性サーミスタを提供する。
【解決手段】第1及び第2の外部電極のそれぞれに電気的に接続されるように形成されており、少なくともその一部がセラミック層を挟んで互いに重なり合った状態で形成された第1の内部電極及び第2の内部電極と、を有する積層正特性サーミスタであって、第1の内部電極及び前記第2の内部電極との組み合わせが、セラミック素体の厚み方向の最外層側から、順に、第1のグループと、第2のグループと、第3のグループと、からなり、第2のグループでは、第1の内部電極層及び第2の内部電極層により、サーミスタとして機能するサーミスタ有効部が形成され、第1のグループ及び第3のグループでは、第1の内部電極層及び第2の内部電極層のいずれか一方が形成されることで、サーミスタとして機能しないサーミスタ無効部が形成されている。 (もっと読む)


1 - 20 / 141