説明

Fターム[5F140CC20]の内容

絶縁ゲート型電界効果トランジスタ (137,078) | 層間膜、保護膜 (4,863) | 熱処理 (124) | レジスト、ガラスの軟化 (35)

Fターム[5F140CC20]に分類される特許

1 - 20 / 35


【課題】素子分離用ゲート電極のみのしきい値電圧を高くすることができ、素子分離用ゲート電極の底部にチャネルが形成されない半導体装置を提供する。
【解決手段】半導体基板1に形成された複数の活性領域と、これら活性領域同士を区画する素子分離領域と、活性領域内を複数の素子領域に区画する第1素子分離用トレンチ32Aと、隣接する第1素子分離用トレンチ32A間に設けられ、第1素子分離用トレンチ32Aの深さよりも浅く形成されたゲートトレンチ31Aと、絶縁膜25を介して第1素子分離用トレンチ32A内に形成された素子分離用電極32と、ゲート絶縁膜26Aを介してゲートトレンチ31A内に形成されたゲート電極31と、を具備してなり、素子分離用電極32底部に成膜されている絶縁膜25の膜厚が、ゲート電極31の底部に成膜されているゲート絶縁膜26Aの膜厚よりも厚いことを特徴とする。 (もっと読む)


【課題】接合リーク電流が低減されるとともに、セル容量への書き込み・読み出しに十分な電流駆動能力を確保することが可能な半導体装置及びその製造方法を提供する。
【解決手段】半導体基板1に形成された複数の埋め込みゲート型MOSトランジスタ2を有し、半導体基板1には素子分離領域と活性領域とが形成されており、ゲートトレンチの内部に形成され、少なくとも一部がワード線として設けられるとともに、その他の残部が、活性領域を複数の素子領域に分離する素子分離として設けられる埋め込みゲート電極31A、31Bと、ソース・ドレイン拡散層15、45とが備えられ、埋め込みゲート電極31A、31Bは、上部電極31aと下部電極31bとの積層構造とされ、且つ、半導体基板1の上面側のソース・ドレイン拡散層15、45側に配置される上部電極31aが、下部電極31bに比べて、仕事関数の低いゲート材料からなる。 (もっと読む)


【目的】コンタクト領域を確保し、ドレイン接合容量とリーク電流を減少させることができる半導体装置およびその製造方法を提供する。
【解決手段】ゲート電極5上のシリコン酸化膜6をマスクにドレイン領域7に斜めトレンチ10を形成して、ドレイン領域7の幅をコンタクト領域を形成できる最小幅にすることで、ドレイン接合容量とリーク電流を減少させる。 (もっと読む)


【課題】トレンチゲート型FIN−FETにおいて、微細化に対してもFIN型トランジスタの利点を十分に発揮し、また、活性領域において十分なコンタクト面積を確保し、オン電流の低下を抑制したトレンチゲート型FIN−FETを提供する。
【解決手段】チャネル領域のFIN幅(162)を活性領域の幅(161)よりも狭くする。 (もっと読む)


【課題】低オン抵抗かつ高耐圧で高速スイッチング可能な半導体装置をキャリアのライフタイムコントロールの為の格子欠陥を形成していない半導体基板で実現する。
【解決手段】P型Siからなる基板1の表面部に形成されたN型不純物層であるリサーフ領域2と、P型不純物層であるベース領域3と、高濃度のN型不純物層であるエミッタ/ソース領域8と、リサーフ領域2内に形成された低濃度のP型不純物層であるコレクタ領域4と、コレクタ領域4に隣接して形成され別断面に位置する高濃度のN型不純物層であるドレイン領域と、高濃度のP型不純物層であるベース接続領域10と、ゲート絶縁膜6と、ゲート電極7とからなる横型ハイブリットIGBTにおいて、コレクタ領域4が別断面に位置するドレイン領域よりも浅く形成されている。 (もっと読む)


【課題】ポリシリコン・ゲート電極作成のためのエッチング処理時に、クランプによって覆われていたポリサイド層上の層間絶縁膜の膜剥がれが起こりにくい半導体装置の製造方法を提供する。
【解決手段】半導体基板110上に、ポリシリコン膜220及びタングステン・シリサイド膜210をこの順に積層してポリサイド・ゲート電極230を形成する。ポリサイド・ゲート電極230を含む半導体基板110上に、B濃度が高濃度の下層BPSG膜140を第1の成膜速度v1で形成する。下層BPSG膜140の上に、B濃度が下層BPSG膜140より低い低濃度の上層BPSG膜120を第2の成膜速度v2で形成する。第2の成膜速度は前記第1の成膜速度未満である。 (もっと読む)


【課題】 低いオン抵抗を維持しつつ、従来構成よりも更に耐圧低下を抑制したLDMOSトランジスタ及びその製造方法を提供する。
【解決手段】 P型基板1上に形成された、N型ウェル2と、ウェル2内に形成されたP型ボディ領域6と、ウェル2内においてボディ領域6よりも深い位置に形成されたP型の埋め込み拡散領域4と、ボディ領域6内に形成されたN型のソース領域9と、ウェル2内において、素子分離領域を介してボディ領域6と離間して形成したN型のドリフト領域7と、ドリフト領域7内に形成されたN型のドレイン領域10と、少なくとも前記ボディ領域9の一部上方、及びボディ領域9とドレイン領域10に挟まれた位置におけるウェル領域2の上方にわたってゲート絶縁膜を介して形成されたゲート電極7と、有し、ドリフト領域7並びにドレイン領域10が、ボディ領域6を取り囲むようにリング状に形成されている。 (もっと読む)


【課題】従来の光学素子に電界効果トランジスタを適用するとき、PN接合部の光リークを抑えるために、トランジスタの周囲に遮光領域を設定する必要が有り、回路面積が大きくなるという課題があった。また、反射光に対して遮光性が十分でないという問題があった。
【解決手段】本発明の電界効果トランジスタは、ゲート電極上に、PN接合部に平面的に重なるように遮光部材を有する。この遮光部材により、PN接合部を遮光することができる。また、電界効果トランジスタ面積が増大しないため、回路の面積を小さく設定できる。 (もっと読む)


【課題】温度が上昇するほどキャリアの移動度を向上できる半導体装置を提供する。
【解決手段】半導体装置は、素子形成面が(110)面方位の半導体基板上にチャネル長方向が<−110>方向に沿って配置される第1絶縁ゲート型電界効果トランジスタpMOS1と、前記半導体基板上にチャネル長方向が<−110>方向に沿って配置され、前記第1絶縁ゲート型電界効果トランジスタと前記チャネル長方向に隣接する第2絶縁ゲート型電界効果トランジスタnMOS1と、前記第1,第2絶縁ゲート型電界効果トランジスタ上を覆うように設けられ、正の膨張係数を有し、前記第1,第2絶縁ゲート型電界効果トランジスタに、動作熱によりチャネル長方向に沿って圧縮応力を加えピエゾ材料を含む第1ライナー絶縁膜11−1とを具備する。 (もっと読む)


【課題】本発明は、半導体装置及びその製造方法に関し、特に非シリサイド領域において接合リークを抑制することにより、歩留まりの向上を図る半導体装置及びその製造方法を提供する。
【解決手段】本発明に係る半導体装置は、半導体基板上に形成されたゲート絶縁膜と、前記ゲート絶縁膜上に形成されたゲート電極11と、半導体基板に形成されたソース領域8b及びドレイン領域8aとを有する半導体装置において、ドレイン領域8aの表面は、シリサイド膜が形成されたシリサイド領域20と、シリサイド領域20に隣接して形成されたシリサイド膜が形成されていない非シリサイド領域21とを具備し、シリサイド領域20は、100μm以上の面積を有し、非シリサイド領域21は、シリサイド領域20の面積以上の面積を有することを特徴とする。 (もっと読む)


【課題】電力用半導体装置において十分な基板強度を確保しつつ低オン抵抗且つ高耐圧でスイッチング速度を向上できるようにする。
【解決手段】P型の半導体基板1に形成されたN型のリサーフ領域2と、半導体基板1の上部にリサーフ領域2と隣接したP型のベース領域3と、ベース領域3にリサーフ領域2と離隔したN型のエミッタ/ソース領域8と、ベース領域3にエミッタ/ソース領域8と隣接したP型のベース接続領域10と、エミッタ/ソース領域8の上からベース領域3の上及びリサーフ領域2の上に形成されたゲート絶縁膜6並びにゲート電極7と、リサーフ領域2にベース領域3と離隔したP型のコレクタ領域4とを有している。半導体基板1は、その抵抗値が半導体基板1に添加された不純物濃度で決まる抵抗値の2倍以上となるように結晶欠陥が導入されている。 (もっと読む)


【課題】改良された縦型のMOSトランジスタを備える半導体装置及びその製造方法を提供する。
【解決手段】半導体装置は、半導体基板10の主面に対してほぼ垂直に延在するチャネル領域22と、チャネル領域22の下部に設けられた第1の拡散層領域22aと、チャネル領域の上部に設けられた第2の拡散層領域22bと、半導体基板10の主面に対してほぼ垂直に延在し、ゲート絶縁膜30を介してチャネル領域22の側面に設けられた第1のゲート電極34と、半導体基板10の主面とほぼ平行に延在し、第1のゲート電極34の上部に接続された第2のゲート電極35aと、第1の拡散層領域22aに接続され、第2のゲート電極と交差する埋め込み配線21を備えている。第2のゲート電極35aの平面的な位置は、第1のゲート電極34の平面的な位置に対してオフセットされている。 (もっと読む)


【課題】 NBTI劣化を抑制することのできるトランジスタ構造を有する半導体装置を提供する。
【解決手段】 半導体装置は、n型領域を有するシリコン基板と、前記n型領域上に、窒素を含む酸化シリコンを用いて形成されたゲート絶縁膜と、ホウ素を含むシリコンを用いて、前記ゲート絶縁膜上に形成されたゲート電極と、前記ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、酸化シリコンを用いて、前記ゲート電極の側壁上に形成されたサイドウォールスペーサと、前記ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜と、前記層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、前記凹部を埋める、下地のバリア層とその上の銅領域を含む銅配線と、前記銅配線を覆って、前記層間絶縁膜上に形成された炭化シリコン層と、を有する。 (もっと読む)


【課題】電気的特性を向上させたトレンチ型素子分離構造を有する半導体装置と、その製造方法を提供する。
【解決手段】溝4を第1のシリコン酸化膜6で埋めて熱処理を行い、第1のシリコン酸化膜6上に形成された合わせ目7を第2のシリコン酸化膜8で埋めて再度熱処理を行う。これにより、第1のシリコン酸化膜6及び第2のシリコン酸化膜8を高密度化し、均一なエッチングレートを持つ強固な素子分離酸化膜9として溝4内を充填する。 (もっと読む)


【課題】STI領域の絶縁膜掘り下げにより形成される幅30nm以下の拡散層が配されているFinFETにおいて、寄生抵抗を低減した構造及びその製造方法を提供する。
【解決手段】STI領域105に挟まれ、素子分離領域上方に突き出た幅30nm以下の半導体層にソース及びドレイン領域となる拡散層104が形成されており、ソース及びドレイン領域間のチャネル領域を跨ぐゲート電極を有する凸型Fin構造の電界効果トランジスタであって、前記ソース及びドレイン領域となる拡散層側壁にサイドウォール110b、該サイドウォールに挟まれた拡散層上面に選択エピタキシャル成長シリコン層111、及び該選択エピタキシャル成長シリコン層に接続されるコンタクトプラグ115を有することを特徴とする半導体装置。 (もっと読む)


【課題】製造時における半導体素子へのプラズマダメージの影響を小さくすることができる半導体装置の製造方法を提供する。
【解決手段】半導体基板上に半導体素子を形成する工程と、マイクロ波をプラズマ源とし、半導体基板の表面近傍において、プラズマの電子温度が1.5eVよりも低く、かつプラズマの電子密度が1×1011cm−3よりも高いマイクロ波プラズマを用いたCVD処理によって半導体素子上に膜を形成する工程とを含む。 (もっと読む)


【課題】拡散層領域を細く形成する場合でも、拡散層領域の縮みによるコンタクト抵抗の増大を抑えることを可能とした半導体装置の製造方法を提供する。
【解決手段】素子分離領域によって分離された拡散層領域5を形成する際に、2重露光技術を用いて拡散層領域5を2段階に分けて形成する。これにより、拡散層領域5を細く形成する場合でも、拡散層領域5の長手方向の両端における縮みを抑制することができ、拡散層領域5の長手方向における両端と、コンタクトホール12に埋め込まれたコンタクトプラグ13との接続面積を確保しながら、コンタクト抵抗の上昇を抑えることが可能である。 (もっと読む)


【課題】FinFETを用いた半導体装置において、GIDL低減を低減し、一方でコンタクト抵抗の上昇を抑えることができるコンタクト形状を有する半導体装置を提供する。
【解決手段】Fin構造電界効果トランジスタのソース及びドレイン領域を、コンタクトホール13形成後の不純物注入とポリシリコンコンタクトプラグ14からの不純物染み出しを積極的に利用し、固相拡散により形成する。また、コンタクトプラグ14を凸状半導体層101aの側面に延ばし、側壁部14aを形成して、コンタクト面積を増加させる。 (もっと読む)


【課題】ラッチアップが発生しにくく、しきい値電圧の変動がなく、且つスイッチング速度の速いLIGBTとして動作する半導体装置及びその製造方法を提供する。
【解決手段】p型シリコン基板100の表面部にn型ドリフト領域101が形成されている。n型ドリフト領域101の表面部にp型コレクタ領域103が形成されている。p型シリコン基板100の表面部にn型ソース領域105がn型ドリフト領域101から離隔して形成されている。p型シリコン基板100の表面部に、n型ソース領域105と隣接するようにp型コレクタ領域103よりも深くまでp型高濃度エミッタ領域106が形成されている。 (もっと読む)


【課題】トレンチゲート構造の半導体装置及びその製造方法の提供を課題とする。
【解決手段】本発明の半導体装置は、半導体基板に形成された溝と、前記溝の内部側にゲート絶縁膜を介して形成されたゲート電極と、前記ゲート電極の近傍に前記ゲート絶縁膜を介して配置されたソース及びドレインとを具備してなるトレンチゲートトランジスタを備え、該トレンチゲートトランジスタが半導体基板に複数整列形成されてなり、前記トレンチゲートトランジスタが複数整列形成された半導体基板に、前記各トレンチゲートトランジスタの個々の活性領域のみに対応するように前記溝が単独穴型に形成されている。 (もっと読む)


1 - 20 / 35