説明

Fターム[5J022CF05]の内容

アナログ←→デジタル変換 (13,545) | 周辺・部分回路構成 (2,714) | インピーダンス変換(電流・電圧変換) (72)

Fターム[5J022CF05]に分類される特許

1 - 20 / 72


【課題】アナログ入力信号をデジタル出力信号に変換するためのシステム及び方法を提供する。
【解決手段】システムは、DAC電流を供給するための電流モード(CM)デジタル・アナログ変換器(DAC)回路210を含む。比較器回路250は、DAC電流及びアナログ入力信号に基づいて決定されたエラー信号に応答して比較器信号を発生する。逐次近似レジスタ回路270は、比較器信号に応答して、DACコード信号274又はデジタル出力信号272のうちの少なくとも1つを発生する。DACコード信号をCM DAC回路によって用いて、DAC電流を制御する。 (もっと読む)


【課題】適切にオフセット電圧をキャンセルすることが可能な増幅装置、増幅システムおよびこれを用いた電流電圧変換装置を提供する。
【解決手段】実施形態によれば、増幅装置は、メインアンプと、第1のサブアンプと、第2のサブアンプとを備える。前記メインアンプは、第1の入力電圧と第2の入力電圧との差を増幅した電圧を出力する。前記第1のサブアンプは、入力端子同士を短絡したときの出力電圧に基づいて自身のオフセットキャンセルを行い、前記第1の入力電圧および前記第2の入力電圧が入力されたときの出力電圧に基づいて前記メインアンプのオフセットキャンセルを行う。前記第2のサブアンプは、入力端子同士を短絡したときの出力電圧に基づいて自身のオフセットキャンセルを行い、前記第1の入力電圧および前記第2の入力電圧が入力されたときの出力電圧に基づいて前記メインアンプのオフセットキャンセルを行う。 (もっと読む)


【課題】ゲインa、およびオフセットbの変動を動的に補正することで、1チップのIC内で高精度な電流検出が可能な電流制御用半導体素子、およびそれを用いた制御装置を提供することにある。
【解決手段】
同一半導体チップ上に、トランジスタ4と、電流−電圧変換回路22とADコンバータ23とを有する。参照電流生成回路6,6’は、負荷2の電流に電流パルスIcを重畳して、ADコンバータが出力する電圧デジタル値を変動させる。ゲインオフセット補正部8は、参照電流生成回路6,6’による電圧デジタル値の変動を信号処理して、ADコンバータ23が出力する電圧デジタル値と負荷の電流デジタル値の線形関係式におけるゲインa,a’及びオフセットb,b’を動的に取得する。電流デジタル値演算部12は、ゲインオフセット補正部8により取得されたゲイン及びオフセットを用いて、ADコンバータが出力する電圧値を補正する。 (もっと読む)


【課題】リニアリティ補正回路を設けなくてもA/D変換特性のリニアリティを向上することができるA/D変換回路を提供する。
【解決手段】V/I変換回路101は、アナログ入力電圧Vinを、アナログ入力電圧Vinに正比例する動作電流Irefに変換する。パルス走行回路102は、動作電流Irefが供給され、入力されるパルス信号の走行時間がアナログ入力電圧Vinに反比例する複数のトランスコンダクタンス回路が連結されて構成されている。パルスセレクタ103及びエンコーダ104は、パルス走行回路102を走行するパルス信号の走行位置を検出し、走行位置に応じた第1の論理信号を生成する。信号処理回路107は、第1の論理信号に基づいて、アナログ入力電圧Vinの大きさに応じたデジタル信号を生成する。 (もっと読む)


【課題】ポテンショメータの抵抗値や電流源による電流が変化した場合でも、製造バラツキや使用環境等の影響を受けないデジタル出力を得ることができるAD変換器を提供する。
【解決手段】被第1積分電圧Vinが入力されているときに被第1積分電圧Vinと基準電圧Vcomとの差分の電圧を積分する第1積分を行い、第1積分の実行後、被第2積分電圧Vrefが入力されているときに被第2積分電圧Vrefと基準電圧Vcomとの差分の電圧を積分する第2積分を行い、少なくとも第2積分に応じた積分電圧を出力する積分器12と、第2積分を開始してから積分電圧と基準電圧Vcomとが等しくなるまでの時間を計測して出力するコンパレータ13及びLOGIC14と、を備えた2重積分型ADコンバータ10と、被第1積分電圧Vinを変化させるとともに、被第2積分電圧Vref及び基準電圧Vcomを変化させる抵抗−電圧変換回路30と、を備える。 (もっと読む)


【課題】加熱部に流れるPWM制御された交流電流の振幅および実効値を正確に測定する。
【解決手段】加熱部3に流れるPWM制御された交流電流を電圧信号に変換する電流電圧変換部101と、電流電圧変換部101により変換された電圧信号を、当該電圧信号の波形を再現可能なサンプリング周期で、デジタル信号に変換するA/D変換器103と、A/D変換器103により変換されたデジタル信号に基づいて、交流電流の振幅および実効値を算出する測定部105とを備えた。 (もっと読む)


【課題】小面積で、かつ、正電流と負電流とのマッチングの取れた精度のよいD/A変換回路を提供する。
【解決手段】バイアス回路によってバイアス電圧が与えられる第1導電型電流源トランジスタと、第2導電型電流源トランジスタと、を含み、制御信号の論理に応じて電流出力端子に正電流を流すか、負電流を流すか、電流を流さないかのいずれかの状態に設定される電流セルと、第2導電型電流源トランジスタにバイアス制御電圧を与えるバイアス電圧制御回路と、を含み、電流セルは、電流出力端子に電流を流さないときに、電流出力端子をバイパスして第1導電型電流源トランジスタと第2導電型電流源トランジスタとの間に電流を流すバイパス回路が設けられ、バイアス電圧制御回路は、バイパス回路の中間ノードの電圧が一定電圧となるようにバイアス制御電圧を制御する。 (もっと読む)


【課題】
電流モード入力を有するアナログ−デジタル変換器(ADC)を備えた受信器が提供される。
【解決手段】
受信器は、変調された無線信号を復調して電流モードベースバンド信号を生成するように構成されたダウンコンバータ228と、該電流モードベースバンド信号をデジタル出力信号に変換するように構成されたアナログ−デジタル変換器(ADC)224とを有する。ダウンコンバータ228は介在フィルタ素子なくADC224に接続される。 (もっと読む)


【課題】製造ばらつきによる出力電圧の精度劣化の補正のため、従来技術ではテストコストの増大や回路規模の増大化を招く問題が発生していた。
【解決手段】n(2以上の正の整数)桁のデジタル信号を電圧信号に変換するDAコンバータを有する半導体集積回路装置であって、それぞれが前記デジタル信号の各ビット桁に対応し、前記デジタル信号に応じて前記電圧信号を生成するn個の電圧生成素子を有し、前記n個の電圧生成素子のうちビット桁が最下位からk(k≦n)番目に対応する電圧生成素子の生成する電圧は、ビット桁が最下位からk−1番目に対応するk−1個の電圧生成素子の生成する電圧に第1の所定の値を足した電圧よりも低くなることを特徴とする半導体集積回路装置。 (もっと読む)


【課題】低消費電流のDA変換器を提供すること。
【解決手段】本発明にかかるDA変換器では、セグメント型DA変換器11及びR−2R抵抗ラダー型DA変換器21を有する。セグメント型DA変換器11は、電源電圧VDDと接続され、入力される上位ビットD[7:5]に応じて段階的に変化する電流信号を出力する。R−2R抵抗ラダー型DA変換器21は、電源電圧VDDと接地電圧GNDとの間に、セグメント型DA変換器11に対して直列に接続され、段階的に変化する出力電圧Voutを出力する。R−2R抵抗ラダー型DA変換器21は、基準電圧Vrefを、下位ビットD[4:0]及びセグメント型DA変換器11からの電流信号に応じて昇圧又は降圧することにより出力電圧Voutを変化させる。 (もっと読む)


【課題】超高精度を決める基本項目を、計測制御システムを用いることなく、自律的に校正できるD/A変換技術を提供する。
【解決手段】周辺回路は、D/A変換器の出力を所望のアナログ量に変換するA/A(アナログ/アナログ)変換回路と、A/A変換回路の出力を減衰する減衰回路と、標準信号源とを備えている。D/A変換器は、nビットのD/A変換を行う上位D/A変換回路、及びmビットのD/A変換を行う下位D/A変換回路を有するD/A変換基本部と、その出力信号を調整する補正用D/A変換器、及び補正用D/A変換器の出力を所望のアナログ信号に変換する回路から構成する補正部と、A/A変換回路の出力と、減衰回路の出力と、標準信号源の出力の中から2つの信号を時分割制御にて選択し、選択した2信号の差を交流増幅して大小判定する判定部と、判定部の差信号を極小にする制御部とを備えている。 (もっと読む)


【課題】DACの微分直線性精度の誤差に起因して出力電流特性のズレや電流とびが発生しても、簡単な回路構成で、高分解能と高安定性の電流制御を実現する荷電粒子線装置を提供する。
【解決手段】入力データを格納する入力用レジスタと、入力データのうち、上位DACに振り分けられるデータをシフトさせるためのシフト量データを格納するシフト量レジスタと、入力用レジスタに格納されたデータとシフト量レジスタに格納されたデータとを加算するデジタル加算器と、デジタル加算器からのデータを上位DAC用データおよび下位DAC用データとして生成するデータ振り分け器と、下位DAC用データから前記シフト量レジスタに格納されたデータを減算するデジタル減算器と、を備える。 (もっと読む)


【課題】入力信号の種別にかかわらず容易に対応することができる抵抗モジュール、及びA/D変換装置を提供する。
【解決手段】この発明による抵抗モジュールは、抵抗器と、抵抗器の両端子に夫々接続された入力側コネクタと、抵抗器の両端子に夫々接続された出力側コネクタとを備え、入力側コネクタは、外線コネクタケーブルに直接若しくは間接的に着脱自在に接続可能に構成され、出力側コネクタは、A/D変換装置の入力側コネクタに直接若しくは間接的に着脱自在に接続可能に構成され、この発明によるA/D変換装置は、前記抵抗モジュールの出力側コネクタに直接若しくは間接的に接続可能に構成された入力側コネクタ備えたものである。 (もっと読む)


【課題】信号を精度良く出力する。
【解決手段】複数の電流源と、複数の電流源のそれぞれに対応して設けられ、入力データに応じて対応する電流源に流れる電流を出力端に流すか否かを切り替える複数の切替部と、複数の電流源のそれぞれに対応して設けられ、対応する電流源に流れる電流を指定する指定電圧を保持する複数の保持部と、複数の保持部のそれぞれが保持すべき指定電圧を順次に発生する設定用DACと、設定用DACにより順次に発生される指定電圧を複数の保持部のうち対応する保持部に順次に切り替えて供給する供給部と、を備える出力装置を提供する。 (もっと読む)


【課題】負帰還回路を用いずにDAコンバーターの電流出力を電圧出力に高精度で変換しプッシュプル合成して高品質の信号出力を得る、構成簡易で安価な電流電圧変換合成出力装置。
【解決手段】々エミッタ入力・ベース電圧固定(接地)・コレクタ出力動作の第1、第2のトランジスタQ10、Q11と、第1〜第3のカレントミラー回路CM1〜CM3を組み合わせて用いる。 カレントミラー回路CM1、CM2は夫々トランジスタQ10、Q11の各コレクタ出力をカレントミラー電流出力する。カレントミラー回路CM3はカレントミラー回路CM1の出力をカレントミラー電流出力する。カレントミラー回路CM2、CM3の各出力の共通接続点とGND間に、抵抗とコンデンサの並列回路が接続される。DAコンバーターからの互いに極性が逆の電流出力信号を、各トランジスタQ10、Q11のエミッタに入力し、カレントミラー回路CM2、CM3の各出力の共通接続点に電流電圧変換された電圧出力信号を得る。 (もっと読む)


【課題】入力レンジを大きすぎて設定すると、測定機器が小さな信号を測定できないかもしれない。入力レンジを小さすぎて設定すると、測定機器が大きな入力信号により過負荷になるかもしれない。
【解決手段】振動分析信号用のデータ取込みシステムは、広ダイナミック・レンジ信号を圧縮する対数増幅器を含む。対数増幅器は、従来システムに用いる減衰器、利得増幅器及び利得スイッチに取って代わる。更に、低ビット・カウントのアナログ・デジタル変換器のみが対数増幅器との組合せで必要となる。よって、システムの設置面積及びシステム・コストを低減する。 (もっと読む)


【課題】SNDR特性の劣化を防止する事が可能なD/Aコンバータを提供すること。
【解決手段】D/Aコンバータ回路1は、サーモメータデコーダ11と、複数の電流セルと、負荷抵抗R1およびR2を備える。各々の電流セルは、所定の電流Ioを供給する電流源Cur1ないしCurnと、電流Ioの出力先を制御するトランジスタS1およびS2と、下側オフセット電圧VN2および上側オフセット電圧VN3を生成するオフセット電圧生成回路13と、コード化信号T1ないしTnをトランジスタS1およびS2のゲート端子へ供給するドライバDrv1およびDrv2と、オフセット生成回路13からスイッチドライバ12への電源供給経路に対して補充電荷を供給する電荷補充回路14とを備える。電荷補充回路14は、トランジスタS1およびS2の切り替わり時における、ゲート容量の充放電による電荷移動を緩和するように、補充電荷を供給する。 (もっと読む)


【課題】安定性と高速動作を維持し、デジタル入力信号のビット数が多くなっても比較的小さい面積で集積化可能なD/A変換回路及び圧電発振器を提供すること。
【解決手段】D/A変換回路1Aは、n個のクランプ電圧生成手段(クランプ回路12a〜12h)と、n個のクランプ電圧生成手段が生成するnビットのデジタル信号の電圧を加算する電圧加算手段(加算器20)と、を含む。n個のクランプ電圧生成手段の各々は、デジタル入力信号2の対応するビットの電圧に応じて、ハイレベル又はローレベルを出力するCMOSインバーター(PMOS15aとNMOS17aによるインバーター等)と、電源電位とグランド電位をそれぞれクリップして第1の電位と第2の電位を生成し、第1の電位と第2の電位をCMOSインバーターの出力のハイレベル及びローレベルとして供給する電圧クリップ手段(PMOS14a、NMOS18a等)と、を備える。 (もっと読む)


集積回路は、少なくとも一つのディファレンシャル電圧を生成する閾値発生回路を有する。閾値発生回路は、少なくとも一つのコモンモード電流信号を生成するように構成された少なくとも一つのコモンモード電流発生回路を有し、それにより、前記少なくとも一つのコモンモード電流信号は、結合信号コモンモード構成成分を含む結合電流信号を生成するように、少なくとも一つの入力電流信号と結合される。変換回路は、結合電流信号を受け取り、結合電流信号を比較器回路の内部で使用される少なくとも一つのディファレンシャル電圧信号へ変換するように構成される。閾値発生回路は、更に、結合信号コモンモード構成成分に係る指標を受け取り、受け取った指標をリファレンス値と比較し、少なくとも部分的に比較の結果に基づいて、少なくとも一つのコモンモード電流を調整する。
(もっと読む)


【課題】シングルスロープ積分型AD変換用の参照信号の傾きを高精度に制御できるDA変換装置を提供する。
【解決手段】参照信号を得る第1DA変換部302に対して、第2DA変換部304で得られたDA出力電流Igainに基づいてゲイン制御を加える。電流源セル部350内の各電流源セル353,355は、DA出力電流Igainに応じたバイアス電圧Vbaisでその動作電流が規定される。第1DA変換部302において、下位ビット制御部330は、分周動作を行ない1/2^k分周クロックを使用して重付け電流値の下位電流源セル533を選択する。上位ビット制御部340は、下位ビット制御部330の分周動作で生成される所定分周クロックをシフトクロックとして使用してシフトレジスタ部342内の各シフトレジスタのシフト出力を順次Hにし、このシフト出力を使用して同一重付け電流の上位電流源セル355を順次選択する。 (もっと読む)


1 - 20 / 72