説明

Fターム[5J500AC26]の内容

増幅器一般 (93,357) | 目的、効果 (9,357) | 歪低減(直線性改善を含む) (1,554) | 位相歪の低減(位相補償を含む) (154)

Fターム[5J500AC26]に分類される特許

141 - 154 / 154


【課題】通信システムにおいて電力増幅器と組み合わせるプリディストータを提供する。電力増幅器の目的は、この高電力増幅器が通信システムに送り出す直交周波数分割多重(OFDM)信号に、できるだけ高い電力を供給することである。プリディストータは、この増幅器の非線形性を反転させて、プリディストータと高電力増幅器との組合せで高電力増幅器の通常の線形範囲を超えた線形特性を示すようにする。
【解決手段】このプリディストータは、電力増幅器についての解析モデルに基づいたプリディストータの入出力特性を記述する正確な解析式に基づいている。計算・解析混成手法により、高電力増幅器が時変特性を持っていたとしても、その非線形歪みが補償される。これにより、時間に伴って高速に変化する電力増幅器のいかなる挙動をも効率的に追跡する能力を持つ、疎ではあるが正確なプリディストータの表現が得られる。 (もっと読む)


【課題】 入力電力の増加に対して、利得が圧縮し位相が遅れる特性を有する増幅器の非線形性を補償することができる歪補償回路を提供する。
【解決手段】 歪補償回路100のダイオード105にインダクタ112を直列に接続する。入力電力の増加と共にダイオード105の抵抗成分が低下するため、ダイオード105に直列に接続されているインダクタ112のインピーダンスの効果が現れ、歪補償回路100のインピーダンスがインダクティブになり位相が進む特性が得られる。同時に、入力電力の増加と共にダイオード105の抵抗成分が低下するため、損失が低減されて、利得が増加する特性が得られる。 (もっと読む)


【課題】 カーテシアン型負帰還増幅器のフォワード側RF部回路のゲインを調整する方法を容易にし、常にフォワード側RF部回路のゲインを所定とするカーテシアン型負帰還増幅器を使用した電力増幅器を提供する。
【解決手段】 電力増幅器12の出力に第1の検波器23を設け、変調器21の出力に第2の検波器28を設け、変調器21と電力増幅器12の間に第1の可変減衰器26を設け、電力増幅器12の出力信号の一部を帰還変調信号として取り出す帰還路と復調器22の間に第2の可変減衰器27を設けたことを特徴とする。 (もっと読む)


多段チョッパー増幅器でミラーキャパシタに基づく補償を実施するための回路構成(200)では、補償フィードバック(118,120)経路に付加的なチョッパー(206)が挿入されている。そのような補償により、フィードバック補償(並列補償)よりも有効面積が増大するとともに、多段増幅器の帯域幅を高くすることができる。ミラーキャパシタンスフィードバックループ内にチョッパーを挿入すると、フィードバックの位相を選択的に180度調整するための手段が与えられる。
(もっと読む)


ポーラ変調送信機における電力増幅器の供給信号と入力信号との間の遅延不整合を動的に補償するための方法および装置。本発明による一つの例示的なポーラ変調送信機には、電力増幅器、位相変調器、レギュレータ、遅延追跡回路、および遅延回路が含まれる。位相変調器が、1つまたは複数の位相信号に応じて増幅器入力信号を導き出すのに対して、レギュレータは、振幅信号に応じて増幅器供給信号を導き出す。遅延追跡回路は、振幅信号および増幅器供給信号に基づいて、観察された振幅経路遅延を追跡する。遅延回路は、観察された振幅経路遅延に応じて、位相信号に関連する経路遅延を調整し、遅延不整合を補償する。
(もっと読む)


本発明は、経年変化等よる素子の特性変動があったとしても、送信入力信号および送信出力信号間の遅延量を一定に維持する歪み補償増幅装置に関する。ディジタルプレディストーション型歪み補償増幅装置は、送信入力信号を遅延させる第2遅延回路と、該遅延された信号に対して、歪み補償パラメータを利用して、前置歪み補償処理を施す歪み補償回路と、該歪み補償処理後の信号の増幅を行う増幅器と、該第2遅延回路で遅延させた信号を更に遅延させる第1遅延回路と、該第1遅延回路からの信号と前記増幅後の信号との差分に基づいて、前記歪み補償処理に用いる歪み補償パラメータを算出する算出部を備える。
(もっと読む)


【課題】 帰還信号の分布(サンプル数)が少なく、算出した誤差データの精度が低くなる場合にも、歪補償データが劣化するのを抑圧し、歪補償特性を向上させることが可能な歪補償回路の提供。
【解決手段】 誤差演算部21は、誤差演算時の平均化処理の際に算出した入力振幅rに応じた帰還信号のサンプル数の計算結果P(r)をステップ係数計算部22に出力する(S4)。ステップ係数計算部22は帰還信号のサンプル数の計算結果P(r)に応じてステップ係数を計算する(S5)。そのステップ係数を基に振幅補償データと位相補償データとが計算され(S6)、それらデータを基に歪補償演算部2にて複素乗算が行われる(S8)。 (もっと読む)


【課題】微少レベルの歪成分を精度よく検出する。
【解決手段】歪発生器65は、カプラ15により取り出された主信号を基に、主増幅器5にて発生する歪成分と同一周波数の歪成分を含む参照歪信号を発生させる。この参照歪信号は、方向性結合器18にて主信号と逆相結合されてから歪検出同期検波回路75に供給される。カプラ13により取り出された低歪出力信号は、方向性結合器17にて主信号と逆相結合されてから歪検出同期検波回路75に供給される。歪検出同期検波回路75は、参照歪信号を用いて低歪出力信号を同相及び直交位相で同期検波することで、低歪出力信号中に含まれる歪成分を示す直流電圧を発生させる。 (もっと読む)


レールツーレール同相モード電圧を有する小さな差動電圧を受けて増幅するための新たな方法および装置を提供する、新規な高速差動レシーバ(100)が開示される。レシーバの出力信号は、低いスキューと高い対称性を有する差動信号である。この高速差動レシーバ(100)は、結果として生じる信号が再結合され、標準化され、増幅される前の、差動位相分割方法論に基づく同相モード電圧の標準化に基づいている。方法は、差動信号分割ステージ(110)、これに続く同相モード電圧標準化ステージ(130)、そして制御された利得のトランスインピーダンスステージ(150)の使用と、次いで、対称であり性質的にバランスの取れた1つまたは2つのレールツーレール増幅ステージ(170)を用いた増幅と、を含む。
(もっと読む)


新規な高速分相回路(100)及び動作方法が開示されている。この高速分相器(100)は、単一のシングルエンド入力信号から、固有の低いスキュー及び対称出力を伴う差動レイル・トゥ・レイル出力信号を生成する。回路(100)は、分相入力ステージ(110,130)と、その後に続く本質的に対称で且つ釣り合いがとれたいくつかの増幅ステージ(150,170)とを使用する。
(もっと読む)


【課題】増幅器予歪および自動較正の方法および装置。
【解決手段】増幅器のAMならびにPM予歪および自動較正のための方法および装置。予歪を用いて増幅器のAMおよびPM歪を修正することができる。増幅器のAMおよびPM歪特性は、自動較正手法を用いて決定される。増幅器の特性は別々の参照表(526、712)に格納されるかもしれない。代替的に、別々の参照表に増幅器の逆特性が格納されるかもしれない。増幅される信号は、正規化された振幅を持つ位相成分および振幅成分とを有する極形式で特性化される。位相成分は、PM歪特性の逆を信号に適用することにより、予歪されるかもしれない。同様に、振幅成分は、AM歪特性の逆を信号に適用することにより、予歪されるかもしれない。予歪された位相成分は、予め特性化された増幅器を用いて増幅されるかもしれない。 (もっと読む)


本発明は、非線形的要素の入力信号の少なくとも1つのプロパティを調整するための電子回路に係る。検出器は、入力信号の強度を検出する。アナログコントローラは、検出器により検出された入力信号の強度と少なくとも1つのプロパティとの間の非線形的依存性の区分的近似として少なくとも1つの制御信号を形成する。調整回路は、少なくとも1つのコントローラからの少なくとも1つの制御信号に基づき入力信号の少なくとも1つのプロパティを調整する。
(もっと読む)


本発明は、電力増幅器に適切な可変電圧供給を決定し、提供するシステムと方法を提供する。電力増幅器は、入力信号を増幅するために、動作する。デジタルバッファは、事前に決定された時間インターバルを示す入力信号のコピーを格納する。エンベローブプロファイラは、入力信号のバッファされたインターバルを分析し、事前に決定された時間インターバルにわたって、増幅器に適切な供給信号プロファイルを決定する。供給プロファイルは、決定されたプロファイルに従って、供給信号を提供する。
(もっと読む)


本願発明は、広い周波数範囲にわたる入力電気信号をFM一括変換回路により周波数変調する場合であっても、当該FM一括変換回路の歪みとほぼ等しい歪みを発生する歪み発生回路を提供することを目的とする。また、この歪み発生回路を用いたFM一括変換回路の歪みを補償するプリディストーション回路、歪みの少ない光信号送信機、および光信号伝送システムを提供することを目的とする。本願発明の歪み発生回路は、入力する電気信号を2つの電気信号に分配する分配回路(21)と、分配回路からの一方の出力を周波数変調して出力するFM一括変換回路(12)と、FM一括変換回路の出力を周波数復調して出力するFM復調回路(92)と、分配回路からの他方の出力を振幅調整及びおよび遅延調整して出力する振幅遅延調整回路(38,39)と、FM復調回路からの出力と前記振幅遅延調整回路からの出力とを合成して出力する合成回路(37)とを備える。 (もっと読む)


141 - 154 / 154