説明

Fターム[5J500AK42]の内容

増幅器一般 (93,357) | 回路要素 (18,409) | フィルタ (1,427) | LPF、高域遮断フィルタ、平滑回路 (793)

Fターム[5J500AK42]の下位に属するFターム

Fターム[5J500AK42]に分類される特許

101 - 120 / 792


【課題】 圧電アクチュエータの駆動用途などに用いられる、高電圧出力が要求されるBTL方式を用いた増幅回路において、より容易にポップノイズの発生を抑制することができる増幅回路を提供する。
【解決手段】 前段に低電圧で動作するBTL方式のシングル差動変換回路A1、後段にシングル差動変換回路A1の出力信号VOT、VOBを増幅する増幅器A2a、A2bとを備えた増幅回路を構成する。シングル差動変換回路A0のパワーオン時の遷移状態においては、後段の増幅器A2a、A2bのミュート機能を起動することで出力信号OUTP、OUTNを0Vに固定し、出力ノイズの発生をマスクする。信号VOT、VOBが安定した後、ミュート機能を解除する。 (もっと読む)


【課題】ダイオードに印加するバイアス電圧を自動的に制御して超高周波入力信号平均電力における広い範囲に渡って低歪化を行う歪補償回路を提供する。
【解決手段】入力信号の一部を対数検波して入力信号の平均電力を得る。入力信号の平均電力に応じてバイアス電圧をアナログ回路で生成する。バイアス電圧に応じて歪発生ダイオード回路部が生成する歪を入力信号に加える。歪発生ダイオード回路部は、歪補償回路に接続された増幅器の歪を補償するように予め設計されている。 (もっと読む)


【課題】線形動作範囲の劣化を抑制することができる増幅回路を提供する。
【解決手段】増幅回路は、一対の相補信号がそれぞれ入力する入力端子であるエミッタEと、制御端子であるベースBと、出力端子であるコレクタCと、を具備する一対のトランジスタQ5及びQ6を有するコモンベース回路30と、一対のトランジスタQ5及びQ6が出力する一対の相補信号を差動増幅する差動増幅回路32と、差動増幅回路32が出力する一対の相補信号から、差動増幅回路32が出力する一対の相補信号間のオフセットを調整するためのオフセット信号を生成し、オフセット信号を一対のトランジスタQ5及びQ6の制御端子Bにそれぞれ出力するオフセット信号生成回路40と、を備える。 (もっと読む)


【課題】通信システムの送信機の動作を制御し、応答時間の迅速化、出力電力の調整における線形性の向上、干渉の低減、電力消費量の低減、回路の複雑性の緩和、およびコストの低減を図った制御装置回路を提供する。
【解決手段】可変利得素子は、特定の利得範囲をカバーする可変利得をもつ。電力増幅器部は、可変利得素子に接続され、多数の個別の利得設定を含み、利得設定の1つはバイパス設定である。制御装置回路は、可変利得素子および電力増幅器部への制御信号を供給する。可変利得素子および電力増幅器部の利得は、出力伝送電力における過渡電流(transient)を低減し、出力伝送電力レベルの線形調節を行うように更新される。可変利得素子および電力増幅器部は、例えば、必要がないときは電力増幅器部の電源を切ることによって、電力消費量を低減するように制御される。 (もっと読む)


【課題】高効率オーディオ増幅器システムを提供すること。
【解決手段】高効率増幅器システムであって、第1出力ステージによって増幅される第1の増幅された信号を出力するように構成される、第1出力ステージと、第1出力ステージと並列に連結される第2出力ステージであって、第2出力ステージによって増幅される第2の増幅された信号を出力するように構成される、第2出力ステージと、第1および第2出力ステージに含まれる複数のスイッチをコントロールするように動作可能なパルス幅変調器であって、パルス幅変調器が、さらに、第1および第2出力ステージから出力される電流を表す信号に基づいて、第1および第2出力ステージの出力電力のバランスを保つように動作可能である、パルス幅変調器とを含む、高効率増幅器システム。 (もっと読む)


【課題】オーバーシュート/アンダーシュートを低減することで、デバイスサイズの拡大を抑えるとともに、エラーアンプの効率を改善し高効率な変調電源回路を提供すること。
【解決手段】変調電源回路100は、入力されるエンベロープ信号と閾値テーブル160の閾値とを比較器150で比較して、スイッチ部120の各スイッチ121〜123を切替える切替信号を生成する制御部140と、スイッチ部120に入力される切替信号を監視し、スイッチ部120の各スイッチ121〜123が同時にオン/オフしないようにタイミングをずらす遅延を切替信号に挿入する遅延挿入部200とを備える。 (もっと読む)


【課題】ダイレクトディジタルシンセサイザを用いてディジタル的位相制御を行うポーラ変調器において電圧制御発信機による回路規模増大、周波数帯域の制限を受けずに、変調サンプリング周波数に起因するエイリアスを抑圧した、ポーラ変調器を得る。
【解決手段】変調波生成部10において変調波のキャリア周波数、位相、振幅成分を生成し、変調波生成部のサンプリング周波数により発生するエイリアスを抑圧する帯域可変なディジタルBPFを内蔵したDDS20においてキャリア信号を位相変調し、同エイリアスを抑圧するディジタルローパスフィルタ(LPF)50及びディジタルアナログ変換器(DAC)60で振幅成分を生成し、それぞれの信号のDACのサンプリング周波数に起因するエイリアスを除去するLPF30及びLPF70を介して乗算器40にて位相成分と振幅成分を合成することで小型で自由度の高いポーラ変調器を実現する。 (もっと読む)


【課題】高周波増幅装置のダイナミック利得特性を一定にし、高効率に動作させ高周波増幅装置の非線形歪みを低減した高周波増幅装置を提供する。
【解決手段】印加される電源電圧に基づき入力信号を増幅するソース接地又はエミッタ接地された高周波電力増幅器7、入力信号の包絡線成分を検出する第1の包絡線検出手段3、第1の包絡線検出手段で検出された包絡線成分に従った電源電圧を生成して高周波電力増幅器のドレイン電圧又はコレクタ電圧供給端子に印加するドレイン電圧又はコレクタ電圧生成手段4〜6、高周波増幅装置の瞬時入力信号に対する瞬時出力信号のダイナミック利得特性が一定となるように、入力信号の包絡線成分に従って高周波電力増幅器へのゲート電圧又はベース電圧を生成し高周波電力増幅器の入力信号も入力されるゲート電圧又はベース電圧供給端子に印加するゲート電圧又はベース電圧調整手段8〜11、を備えた。 (もっと読む)


【課題】高効率オーディオ増幅器システムを提供すること。
【解決手段】高効率増幅器システムであって、該高効率増幅器システムは、デューティーサイクルの50%より大きい間に連続的に伝導するように動作可能な少なくとも2つの伝導性デバイスを有する第1出力ステージと、該第1出力ステージと並列に連結される第2出力ステージとを含み、該第2出力ステージが、インターリーブスイッチングによって動作可能なスイッチングモード出力ステージとして動作可能であり、該第1出力ステージおよび第2出力ステージが、負荷を供給するように協働的に動作可能であり、該第1出力ステージが、決定された閾値に従って、該第2出力ステージの動作を選択的に有効にし、そして、無効にするように構成される、高効率増幅器システム。 (もっと読む)


【課題】スイッチング制御時の電圧幅を小さくすることができ、変調電源の最大出力電圧よりも低い耐電圧のスイッチング素子を採用することができる変調電源を提供すること。
【解決手段】大電圧高速変調電源100は、DC電圧切換部112の出力に接続され、広帯域増幅部120の動作電流に応じてDC電圧切換部112の出力電圧をスイッチング制御するスイッチング部114を備える。スイッチング部114は、DC電圧切換部112の出力電圧に対して、特定のDC電圧値(Vdc0)を加算/非加算制御する電圧シフト機能を備える。スイッチング部114は、広帯域増幅部120の動作電流が閾値以上の場合、DC電圧切換部112の出力電圧に特定のDC電圧値(Vdc0)を加算して出力電圧をシフトし、広帯域増幅部120の動作電流が閾値より小さい場合はDC電圧切換部112の出力電圧に特定のDC電圧値(Vdc0)を非加算とする。 (もっと読む)


【課題】小さな回路面積で安定した出力電流が得られる電流源回路を提供する。
【解決手段】入力側トランジスタに流れる入力電流に比例する出力電流が流れるように複数の入力側トランジスタMiと複数の出力側トランジスタMoとがカレントミラー接続されている電流源回路11にて、切り替え制御部13が、活性化する入力側トランジスタを順次切り替えて複数の入力トランジスタの一部を活性化し、かつ常に一定数の入力側トランジスタを活性化するようにして、各入力側トランジスタがもつ特性ばらつきを平均化し、プロセス相対ばらつきによる入力側トランジスタの特性ばらつきを低減し、出力電流の安定性を向上させる。 (もっと読む)


【課題】送信出力の電力可変範囲を改善する送信装置を提供する。
【解決手段】ベースバンド信号に含まれる位相信号を高周波に変換して位相変調信号を生成する位相信号変換部と、前記ベースバンド信号に含まれる振幅信号の振幅値を所定の量子化ステップで量子化し、量子化値を出力する量子化部と、前記振幅信号の振幅値を前記振幅値が量子化された量子化値で除算する除算部と、前記量子化部の出力に応じたパルス幅のパルス信号を生成するパルス生成部と、前記位相変調信号に前記パルス信号を乗算する乗算部と、前記乗算部の出力を前記除算部の出力に応じた電源電圧で増幅する電力増幅部と、を備える送信装置とする。 (もっと読む)


【課題】A/D変換器を構成するサンプル/ホールド回路、コンパレータを低消費電力化すること。
【解決手段】アナログ入力信号をクロック信号に応答してサンプルしてホールドするサンプル/ホールド回路(SHC)とその回路からのホールド出力信号の信号レベルを弁別するコンパレータ(COP)を含む。コンパレータは、サンプル/ホールド回路からのホールド出力信号を増幅するプリアンプ(AMP)、プリアンプから生成される差動出力信号をラッチするラッチ回路(LCH)、プリアンプから生成される差動出力信号のレベル差に応答してプリアンプのバイアス電流の電流値を制御するバイアス制御回路(BCC)を含む。差動出力信号のレベル差が小さい時にはバイアス制御回路はプリアンプのバイアス電流を大きな電流値に制御して、差動出力信号のレベル差が大きい時にはバイアス制御回路はプリアンプのバイアス電流を小さな電流値に制御する。 (もっと読む)


【課題】エンベロープトラッキング法を用いる場合において、出力信号の線形性が劣化するのを回避し、歪みの発生を抑圧して、高効率に動作すること。
【解決手段】オフセット制御部160は、補正エンベロープ信号のレベルを、遅延エンベロープ信号のレベル以上とする電圧をオフセット電圧として設定する。これにより、補正エンベロープ信号が、遅延エンベロープ信号のレベル以上となるので、電源電圧が最適な電源電圧を下回るのが回避され、電力増幅器130において、出力信号の線形性が劣化するのを回避することができる。 (もっと読む)


【課題】負帰還ループを有するバイアス制御増幅器において、従来の1重ループで構成される負帰還ループで補償しきれない各種劣化を抑圧し、バイアス制御増幅器全体として線形性とバックオフ効率の向上を図る。
【解決手段】入力信号を増幅する高出力増幅器4と、入力信号の包絡線成分に応じて高出力増幅器4へ供給される電源電圧を制御するエンベロープ増幅器5,6,7と、エンベロープ増幅器の出力をエンベロープ増幅器の入力に負帰還する第一の負帰還ループ8,9と、第一の負帰還ループの外側に設けられ、エンベロープ増幅器の出力を第一の負帰還ループの入力に負帰還する第二の負帰還ループ10,11,12とを備えている。 (もっと読む)


【課題】小型な装置構成で、入力信号がそのまま増幅器に入力される第1信号経路の遅延時間と、入力信号から分岐したエンベロープ信号が電源電圧として増幅器に印加される第2信号経路の遅延時間とを一致させることができる増幅装置を得る。
【解決手段】入力信号を増幅して出力する増幅装置であって、印加される電源電圧に基づいて入力信号を増幅するRF増幅器4と、入力信号の包絡線成分を検出して、エンベロープ信号を出力する包絡線検出器5と、エンベロープ信号に対して位相進みを与え、位相進み信号を出力する位相進み回路6と、位相進み信号に応じた電源電圧をRF増幅器4に印加する電圧印加手段とを備えたものである。 (もっと読む)


【課題】デジタルアンプ10において、出力LCフィルタのコンデンサを介してGNDに流れ込む高周波ノイズ電流成分を低減するとともに、各FETがオンした期間のノイズ電流の交流ループをバランス化して、音質を改善する。
【解決手段】この例では、デジタルアンプ10はスピーカSPに対してダブルエンド出力となっており、直流電源回路18の出力端子はそれぞれ+BとGNDとなっている。デジタルアンプ10の一方のローパスフィルタはコンデンサC1,C3を有し、他方のローパスフィルタはコンデンサC2,C4を有している。コンデンサC1,C2はスピーカSPとGNDパタンとの間に介在し、コンデンサC3,C4はスピーカSPと+Bパタンとの間に介在する。 (もっと読む)


【課題】高速な大電力スイッチングアンプ及びDC電圧切換装置において、ガードタイムにより生じるパルス変調信号の入出力間の歪を低減することができるスイッチングアンプ及びDC電圧切換装置を提供すること。
【解決手段】スイッチングアンプ100は、DC供給電源の極間に挿入され、排他的にオン/オフ動作するハイサイドスイッチ131とローサイドスイッチ132とからなるメインスイッチ部130と、ハイサイドスイッチ131を駆動する第1ドライブ部110と、第1ドライブ部110と排他的に動作してローサイドスイッチ132を駆動する第2ドライブ部120と、入力パルス信号を補正し、補正後のパルス信号を第1及び第2ドライブ部110,120に出力するパルス信号補正部140と、を備える。パルス信号補正部140は、入力されたパルス信号を補正して、ガードタイムによるパルス信号の入出力間歪を補正する。 (もっと読む)


【課題】高RF妨害波耐性の半導体集積回路及びそれを備えたコンデンサマイクロフォンを提供すること。
【解決手段】本発明にかかる半導体集積回路は、端子Bと端子Cとの間に設けられた出力トランジスタMN1と、端子Bと端子Cとの間に設けられたローパスフィルタ100と、出力トランジスタMN1のゲートと端子Cとの間に設けられたプルダウン用抵抗R3と、プルダウン用抵抗R3と端子Cとの間に設けられたインダクタL1と、を備える。 (もっと読む)


【課題】バースト動作と連続動作に対応しつつ出力電力が低くても高効率かつ回路サイズが小型な高周波増幅装置を得る。
【解決手段】本装置に入力されるRF信号の包絡線信号とバースト信号を切り替える切替装置5と、切替装置5からの包絡線信号、バースト信号のいずれかに基づいて、パルス幅変調波を生成するパルス幅変調器1と、パルス幅変調波を増幅するスイッチングアンプ2と、スイッチングアンプ2の出力信号の低域を通過させる低域通過型フィルタ3と、入力端子4a、出力端子4b及び電源端子を有し、低域通過型フィルタ3からの出力を電源バイアスとして電源端子から入力し、入力端子4aに入力されたRF信号を増幅して、出力端子4bから出力するRF増幅器4とを設ける。 (もっと読む)


101 - 120 / 792