説明

Fターム[5K029AA11]の内容

直流方式デジタル伝送 (8,390) | 目的、効果 (1,587) | 高速動作化;伝送速度の向上 (263)

Fターム[5K029AA11]に分類される特許

181 - 200 / 263


【課題】 SBTLにおいて、信号におけるウインドウ期間を広げるよう調整でき、信号に対する認識精度を向上させる。
【解決手段】 送信部18は、調整時、送信側調整制御部16から受け取った調整パターンをSBTL信号線36に送信する。送信側調整制御部16は、送信側の可変ディレイヤ20にディレイ設定値を与え、そのディレイ設定値を段階的に変化させることにより、送信側ディレイの調整を行う。この調整により、送信信号の位相を受信信号の位相と一致させ、SBTL信号のウインドウ期間を最大にする。 (もっと読む)


【課題】市販のレーザを10Gb/秒イーサネット(R)で使用するための、低オーバヘッドの符号化方法を提供すること。
【解決手段】情報ワードのパケットを送信用のフレームとして符号化する方法。この方法は、制御ワードと、情報ワードのパケットを含む入力データのブロックを受信することを含む。ブロックが情報ワードだけから構成されている場合、第1の意味を有するマスター・トランジションをスクランブルしてをブロックに付加し、フレームの1つを形成する。ブロックが情報ワードだけから構成されるものでない場合、そのブロックを圧縮してTYPEワードが入るようにし、そのブロックの構造的特性を示す値を有するTYPEワードを生成し、そのブロックに挿入する。そして第1の意味とは逆の意味である第2の意味を有するマスター・トランジションをスクランブルしてそのブロックに付加し、フレームの1つを形成する。 (もっと読む)


【課題】単一の通信線を介してデータ通信する通信システムにおいて、送信器と受信器との間のデータ通信を高速で行う。
【解決手段】データをパルス間隔の時間長として重畳してなるデータ信号を生成して送信する送信器1Aと、データ信号を受信する受信器1Bとを有する。送信器1Aと受信器1Bとは単一の通信線101で接続される。受信器1Bは、データ信号の計数基準となる基準パルスを発振する受信側発振回路2と、受信するデータ信号のパルス間隔を発振回路2の基準パルス数に換算して計数する計数回路3と、第一の基準値を記憶しており計数回路が計数したデータ信号のパルス間隔を第一の基準値と比較することで当該データ信号のデータを判断する比較回路4とを備える。 (もっと読む)


【課題】 効率的な省電力化を実現できるトランシーバ、表示ドライバ及び電子機器を提供すること。
【解決手段】 トランシーバは、差動データ信号線を介してデータを受信するデータ用レシーバ回路32と、クロック信号線を介してクロックを受信するクロック用レシーバ回路34と、クロックCLKに基づいて、データ用レシーバ回路32が受信したデータをサンプリングするためのサンプリングクロックSCKを生成するPLL回路42と、PLL回路42が含むVCO96に入力されるVCO用バイアス電圧VCINに基づいて、データ用レシーバ回路32が含むコンパレータ回路のバイアス電流を制御するためのバイアス電圧VBを出力するバイアス回路44を含む。 (もっと読む)


【課題】入力信号の通信速度に応じた最適な周波数でサンプリングしてフィルタリングする。
【解決手段】 周波数検出部2が通信用信号の通信速度を検出し、この検出した通信速度に応じたサンプリングクロックをクロック生成部3が生成し、クロック信号用のサンプリング部4とデータ信号用のサンプリング部5において、入力クロック信号と入力データ信号をこのサンプリングクロックでサンプリングしてフィルタリングする、周波数特性の異なる複数のサンプリングフィルタ回路から、検出した通信速度に応じて最適なサンプリングフィルタ回路を選択する。 (もっと読む)


【課題】 搬送波の発生や変復調のための回路等を不要としてシステムを簡易化し、製造コストおよび消費電力の低減を図るとともに、さらに送信信号スペクトルの単位周波数あたりの信号電力の低減を図る。
【解決手段】 送信するデータ信号をその論理値に対応して状態遷移する信号に変換する信号変換手段と、信号変換手段で変換された信号の状態遷移に同期した矩形波信号を生成する矩形波信号生成手段と、矩形波信号から位相が互いに 180度異なり、かつ直流成分をカットした信号を生成し、その各信号を矩形波信号に応じて生成される拡散符号系列の制御信号に従って切り替え、送信信号として出力する拡散処理手段と、拡散処理手段から出力される送信信号を入力し、RFパルス信号として送信する送信アンテナとを備える。 (もっと読む)


【課題】 通信装置において、高性能なCPUを使わずとも、通信開始時の通信速度を高速で解析・確認し、確認時間を短縮することにより、実際の通信時間を短縮する。
【解決手段】 本発明の通信装置11においては、パルス幅判定回路13が、複数の通信速度のパルス幅同士の中間の値を判定用パルス幅値として有し、受光装置12の受光素子に入射した光信号パルスに応じたデジタル受信信号のパルス幅を上記判定用パルス幅値と比較して、大小関係(比較結果)をパルス幅情報として求める。マイコン16が、パルス幅情報から、デジタル受信信号のパルス幅の範囲を特定し、それにより、そのデジタル受信信号がどの通信速度に則ったものかを判定し、判定結果である通信速度判定信号を、上記デジタル受信信号の復調回路14に出力する。 (もっと読む)


複数の独立した正弦波を、非直交多重変調シンボルである1つの複合波に結合する多重変調送信方法であって、前記の独立した正弦波のそれぞれがサブ波と呼ばれ、前記の独立した正弦波の振幅、周波数および位相がその値範囲内の任意の値となることがあり、かつ前記の独立した正弦波のそれぞれが互いに非直交であり、複合波が多点でサンプリングされ、前記の非直交多重変調シンボルの各サブ波がデータ通信を実現するために分解される方法。この方法は、周波数活用および信号-雑音比を大幅に改善することができ、その結果として送信速度を大幅に加速できる。
(もっと読む)


パルスは、通信型受信機において、複数個のサンプリング時点(58,60)から選択されたサンプリング時点と複数個の基準レベル(54,56)から選択された基準レベルとを用いて複数台のコンパレータ(44a,44b,...,44n)のそれぞれをプログラミングすることによって検出される。受信信号は、コンパレータのそれぞれが選択されたサンプリング時点での受信信号レベルと選択された基準レベルとの間の比較に基づいて対応する出力信号を生成するように、コンパレータのそれぞれに供給される。サンプリング時点と基準レベルの組み合わせは、パルスの予測到着時間に関する知識と前記パルスの可能な形状に関する知識とに基づいて選択可能であり、その結果、装置は、許容できる消費電力を有する装置内において、大量のハードウェアを必要とすることなく受信パルスを検出可能である。通信システムは、シグナリングシステム、または、レーダー若しくはポジショニングシステムである。
(もっと読む)


【課題】 ディエンファシスが連続する場合でも消費電力の小さい出力バッファ回路を提供する。
【解決手段】 プレエンファシス機能を有し、分布定数回路として振る舞う伝送線路に論理信号を送出するための出力バッファ回路であって、論理信号に論理値を与える第1の信号を入力して伝送線路を駆動するメインバッファ8と、第1の信号と所定の論理関係を有する第2の信号を入力し、第1のバッファと協働して伝送線路を駆動するプリバッファ9と、論理信号の論理値の変化を検出する手段とを備え、第2のバッファの出力インピーダンスは、伝送線路での信号の減衰量が改善される限度において第1のバッファの出力インピーダンスよりも高く設定されており、ディエンファシス状態が連続する場合には、第2のバッファを第1のバッファと協働させて伝送線路を駆動するようにデータ生成部1で制御信号を生成する。 (もっと読む)


【課題】電流を通じてデータを送/受信する電流モードバスインターフェースシステムの迅速なモード転換のための電流駆動回路及び電流ブースティング方法を提供する。
【解決手段】電流駆動回路は駆動ノードの電圧を感知し駆動ノードの電圧を基準電圧と比較して比較信号を生成する作動電圧感知回路、比較信号に応じて駆動ノードに電流を駆動するように制御信号を生成する制御回路、及び制御信号に基づいて駆動ノードに電流を提供するか駆動ノードから電流を提供するカレントドライバを含む。電流ブースティング方法は駆動ノードの電圧を感知し駆動ノードの電圧を基準電圧と比較して比較信号を生成する段階、比較信号に応じて駆動ノードに電流を駆動するように制御信号を生成する段階及び制御信号に応じて駆動ノードの電圧が動作点となるに必要な電流を駆動ノードに提供するか駆動ノードから提供する段階を含む。 (もっと読む)


【課題】マンチェスタデータのデューティ比が大きく変動しても、精度の良いクロック再生が可能なクロック再生方法と、ユニークワード等を用いないマンチェスタデータの復号が可能な、回路規模の小さいマンチェスタ復号方法とを提供する。
【解決手段】エッジ間隔カウント部101は、マンチェスタデータの立ち下がりエッジの間隔を、入力されるサンプルクロックでカウントした値を、エッジ間隔カウント信号として出力する。パタン判別部102は、エッジ間隔カウント信号と、マンチェスタデータの所定パタンの立ち下がりエッジ間隔をサンプルクロックでカウントした基準値とが一致するか否か判定する。パタン判別部102は、エッジ間隔検出信号と基準値とが一致した場合、パタン検出信号を出力する。クロック生成部103は、パタン検出信号の出力タイミングと同期した再生クロックを生成する。 (もっと読む)


【課題】受信部がデータ受信フェーズの同期の取れた状態を維持し、データ受信後速やかに信号を復調するパルス変調無線通信装置を提供すること。
【解決手段】送信部が、毎フレームタイミングを示すクロック信号を発生するクロック発生部101と、クロック信号のタイミングで生成されたパルス信号をRF変調してクロックRF信号を生成し、同期信号チャネルに送出する第1の送信RF部110と、クロック信号のタイミングに同期して送信データを発生する送信データ発生部103と、送信データをPPM変調してPPM変調信号を出力するPPM変調部104と、PPM変調信号をRF変調してデータRF信号を生成し、同期信号チャネルとは異なる信号チャネルであるデータ信号チャネルへ出力する第2の送信RF部107とを備え、受信部がPPM変調の基準同期情報を適宜受信する。 (もっと読む)


【課題】範囲、データ速度及び帯域幅の既存の制限を克服する新規な位相変調構造と位相変調法を提供する。
【解決手段】データエッジ又はクロックエッジを有する供給される入力信号に高性能の位相変調を加えるのに使用する方法及び装置を開示する。この方法及び装置は、並列に接続される装置を使用して、立上りエッジと立下りエッジとを個別にかつ十分に変調させかつそれらを再結合することにより、範囲と、帯域幅と、操作データ速度の制限を克服するものである。本発明の実施の形態では、T型(トグル型)フリップフロップと排他的ORゲートとを使用して、非常に高性能の結果を達成することができる。 (もっと読む)


【課題】ターミネーション抵抗値を調整する場合に、高周波領域においても、ターミネーション抵抗値を目標値に近い値に維持し、かつ寄生素子構成が異なることによりターミネーション抵抗値が変動することを抑制する。
【解決手段】本発明のオンダイターミネーション回路は主抵抗回路Aと調整回路Bとを有している。主抵抗回路Aは、オンダイターミネーション回路をオフ状態とする場合にオフされオン状態とする場合にオンされるトランジスタp1と、抵抗素子r0とを備える。調整回路Bは、オンダイターミネーション回路をオン状態として当該オンダイターミネーション回路全体のターミネーション抵抗値を調整する場合にオンまたはオフされ、主抵抗回路Aと並列に接続されるとともに互いに並列に接続されるトランジスタp2〜p5を備える。 (もっと読む)


【課題】 UWB伝送用パルス発生器における構成の簡易化、低消費電力化と、LO信号を使わないことによるLOリークの抑制。
【解決手段】 所定の周期のクロックを与えるクロック発生装置(CLK)と、遅延時間制御機能を持ち前記クロックを遅延させる遅延回路(DLY)と、前記遅延回路から出力される遅延時間の異なる信号同士を比較することで遅延回路一段分の遅延時間差に相当するパルス幅を持つ方形波パルスを、拡散符号により拡散された情報を受け取ることで位相を変調して出力する方形波パルス発生回路(SWPG)と、前記方形波パルス発生回路から異なるタイミングで出力される方形波パルス列を受け取ることにより、前記方形波のパルス幅を持ち所定の振幅でインパルス列を出力し、重ね合わせる振幅制御ユニット(AMPC)を有し、所定の包絡線形状を有するパルスを生成する。 (もっと読む)


【課題】 光入力信号の持つ消光比に対する信号再生能力を向上させるバースト信号再生方法を提供する。
【解決手段】 光モジュール10において光電気変換された出力信号をATC−IC20に入力し、インプットバッファ22でレベル調整され、ゲインバッファ(ローゲイン)24で正相に変換された信号を2分岐して、一方はピーク検出回路25に入力してそのピーク値を閾値としてゲインバッファ(ハイゲイン)26に入力し、2分岐したもう一方の信号をゲインバッファ(ハイゲイン)26に入力させて増幅させ、ゲインバッファ(ハイゲイン)26の正相出力と逆相出力をATC回路27にする。 (もっと読む)


【課題】外部より受信した符号化信号からクロック信号を適切に抽出する。
【解決手段】伝送対象のデジタル信号をクロック信号に基づいて符号化した符号化信号を受信して当該符号化信号から前記クロック信号を抽出するクロック抽出回路において、受信した前記符号化信号の立ち上がりエッジ及び立ち下がりエッジを検出して当該検出した旨を示すエッジ検出パルスを生成するエッジ検出部と、前記受信した符号化信号の一周期毎に生成される前記エッジ検出パルスに基づいて、前記一周期毎の前記エッジ検出パルスの生成を契機として位相反転されるマスク信号を生成するマスク信号生成部と、制御可能な遅延時間分、前記マスク信号を遅延させたマスク遅延信号を生成するマスク信号遅延部と、前記マスク遅延信号のエッジに基づいて前記クロック信号を生成するクロック生成部と、前記生成されたクロック信号のデューティ比を所定値に設定すべく、前記マスク信号遅延部の遅延時間を制御する遅延制御部と、を有する。 (もっと読む)


本発明の実施例は、高速シリアル受信器の自動分解度試験の技術に関する。送信マニピュレータは、シリアルインターフェース回路の送信器に結合する。送信器は、シリアルインターフェース回路の送信器に結合される。送信マニピュレータは、電流補償値又はインピーダンス補償値を保存する記憶装置、及び、電流補償値又はインピーダンス補償値の一つを送信器に動的に順序付ける順序論理を有する。電流又はインピーダンスの補償値の一つに応答する送信器は、受信器を試験するために、受信器に送信する低下したテストパターン信号を発生する。
(もっと読む)


本発明は、受信された信号の波形をサンプリングする少なくとも第1の組のサンプリングセルと;前記受信された信号の波形を所定の遅延δでサンプリングする少なくとも第2の組のサンプリングセルと;このようにしてサンプリングされた前記波形の間の相関に依存した情報を供給する少なくとも1つの相関器と;を有するような超広帯域信号受信機に関するものである。 (もっと読む)


181 - 200 / 263