説明

国際特許分類[H03H19/00]の内容

電気 (1,674,590) | 基本電子回路 (63,536) | インビーダンス回路網,例.共振回路;共振器 (15,336) | 時間変化要素を用いる回路網,例.N一路フィルター (94)

国際特許分類[H03H19/00]に分類される特許

41 - 50 / 94


【課題】広帯域信号の受信に適用できるだけでなく、異なる周波数帯の受信信号に関し、複数の制御信号によって周波数応答の帯域幅をプログラムすることが可能な回路を提供する。
【解決手段】回路は、第1の充放電デバイス803、第1のリセットデバイス804、および、第1の可変コンデンサデバイス805を含む。第1のリセットデバイス804は、第1の充放電デバイス803に結合され、第1の可変コンデンサデバイス805は、第1の充放電デバイス803に結合される。第1のリセットデバイス804は、放電イネーブル信号により制御され、第1の放電経路を提供する。放電イネーブル信号が第1のリセットデバイス804をオフにすると、第1の可変コンデンサデバイス805は、n個の基準信号に従い第1の充放電デバイス803に対し第1の総等価コンデンサを生成し、nは、0より大きい整数である。 (もっと読む)


【課題】少ないタップ数で急峻な特性を持つスイッチドキャパシタフィルタ装置を提供する。
【解決手段】正極性選択スイッチ1311−1354と、負極性選択スイッチ1411−1454と、正極性読み出しスイッチ1711−1754と、負極正読み出しスイッチ1811−1854と、タイミング制御部5とを備える。書き込み時の極性と読み出し時の極性を同一もしくは異なるように制御することによって、負の電荷を読み出すことを可能にし、フィルタの重み付け係数として負の係数を設定することを実現することによって、急峻な特性をもつFIRフィルタを提供する。 (もっと読む)


【課題】デシメーション数を小さくしても、高い周波数のREF信号を必要としない回路構成のサンプリングフィルタを提供すること。
【解決手段】4並列に構成されたCr7a〜7dを含んだスイッチドキャパシタ回路のそれぞれのローテートキャパシタが、同じタイミングでは互いに異なる積分、放出、リセット、フィードバックの4相で動作し、スイッチドキャパシタ回路を駆動する制御信号を共用化することで、DCU104の回路規模を削減し、デシメーション無しの動作においてもREF信号の周波数をLO信号と同じ周波数まで低くすることができる。 (もっと読む)


【課題】 電圧ゲインを得ることができ、かつ、低消費電力で高速動作が可能なスイッチトキャパシタ回路を提供すること。
【解決手段】サンプリングを行うキャパシタと、キャパシタと入力端との間に設けられる第1のスイッチと、キャパシタと出力端との間に設けられる第2のスイッチと、を含むスイッチトキャパシタ回路であって、第1のスイッチと第2のスイッチとは、クロック信号の入力を受けてオン・オフし、キャパシタは、容量値がクロック信号に同期して変化する可変容量素子であることを特徴とする、スイッチトキャパシタ回路が提供される。 (もっと読む)


【課題】 低消費電力で動作可能であり、かつ、フィルタ特性がリコンフィギュアラブルである、チャージドメインフィルタ回路を提供すること。
【解決手段】所定の間隔でサンプリングされる第1の信号を出力する第1の信号出力手段と、第1の信号と同間隔で、かつ異なるタイミングでサンプリングされる第2の信号を出力する第2の信号出力手段と、第1の信号と第2の信号とを加算して出力する加算手段と、を含み、第2の信号出力手段は、第2の信号のサンプリングのタイミングを複数の中から選択可能であることを特徴とする、チャージドメインフィルタ回路が提供される。 (もっと読む)


【課題】低消費電力で動作可能であり、フィルタ特性がリコンフィギュアラブルである、チャージドメインフィルタ回路を提供すること。
【解決手段】所定の間隔でサンプリングされる第1の信号を出力する第1の信号出力手段と、第1の信号からサンプリング間隔のn倍(nは自然数)遅れて、かつ連続したタイミングでサンプリングされる第2の信号を出力する少なくとも1つの第2の信号出力手段と、第2の信号出力手段において時間的に後にサンプリングが行われる一つの第2の信号からサンプリング間隔のn倍遅れたタイミングでサンプリングされる第3の信号を出力する第3の信号出力手段と、第1の信号、第2の信号、および第3の信号を加算して出力する加算手段と、を含み、第1の信号出力手段と第2の信号出力手段とに備えられるサンプリングキャパシタの容量比を連続的にまたは離散的に可変とするチャージドメインフィルタ回路が提供される。 (もっと読む)


フィルタリングされた入力信号の一連のサンプルを形成する方法及び装置に関する。複数のタップ電流セルは、夫々、入力信号からタップ電流を生成する。複数の分配手段はタップ電流セルを複数の積分手段に結合する。分配手段は、第1のクロック信号によって制御される。複数の積分手段は、それらが受け取るタップ電流を積分して、サンプルを形成する。生成されたタップ電流は、夫々、第1のクロック信号に従って所定のシーケンスで各積分手段へ送られる。積分手段は、夫々、第2のクロック信号によって制御される積分相及びサンプリング相を用いる。積分相の間、積分手段は順にタップ電流を受け取り、一方、休息相の間、タップ電流は受け取られず、回路のコンテンツはサンプリングされ、積分手段はリセットされる。
(もっと読む)


【課題】本発明は、所定の近傍妨害波除去比を確保しつつ、回路構成の規模を抑え占有面積を削減できるフィルタ回路及びこれを用いた通信用半導体装置を提供することを目的とする。
【解決手段】本発明は、アナログ信号をフィルタリングするフィルタ回路4である。そして、当該フィルタ回路4は、アナログ信号を電圧から電流に変換する電圧電流変換回路41と、電圧電流変換回路41で変換された電流を複数のキャパシタにチャージ又はディスチャージすることで信号処理を行うキャパシタアレイ43とを備えている。さらに、キャパシタアレイ43は、複数のキャパシタを複数段に分け、前段のキャパシタにおいて平均化した信号を次段のキャパシタに順次蓄積させる処理を行う。 (もっと読む)


【課題】フィルタ特性を柔軟に調整することができるサンプリングフィルタおよびこのサンプリングフィルタを備える無線通信装置を提供することすること。
【解決手段】サンプリングフィルタ装置100は、フィルタのタップ数に相当する4個の積分ユニット150−1〜4を具備し、積分ユニット150−1〜4のうちの一部の積分ユニットが、MEMS構造を有する積分器を含む。これにより、MEMS構造を持つ積分器の容量を調整して積分器で積分される受信信号の積分量(積分される電荷量)を調整することができる。受信信号の積分量の調整により、積分ユニットから放出される受信信号の量も調整されるため、サンプリングフィルタ装置100のフィルタ特性を柔軟に調整することができる。 (もっと読む)


【課題】サンプルホールド回路のオペアンプのオフセット電圧をキャンセルする。
【解決手段】第1のクロックで入力信号をサンプリングする第1の容量と、第2のクロックで第1の容量に蓄積された電荷が供給される第2の容量と、第2のクロックで帰還用スイッチを介して入力信号を上記第1と第2の容量比で増幅して出力する増幅器と、第1のクロックに対して所定の位相でリセットスイッチが駆動されリセットスイッチを介して増幅器の入出力間を容量接続する第3の容量と、第1のクロックで基準電圧を第1と第2の容量に供給し、上記第2のクロックで基準電圧を上記第3の容量に供給する基準電位発生回路と、第1のクロックで第2の容量にコモン電圧を供給するコモン電圧供給回路と、第1のクロックで増幅器から出力されたオフセットを含む信号を増幅し、第2の容量にプリチャージするオフセットキャンセル回路とを有する。 (もっと読む)


41 - 50 / 94