説明

Fターム[5B057CH02]の内容

画像処理 (340,757) | 処理部 処理装置、処理システム (15,018) | 演算器 (6,373) | マルチプロセサ (674)

Fターム[5B057CH02]の下位に属するFターム

Fターム[5B057CH02]に分類される特許

141 - 160 / 245


【課題】CPUあるいは専用処理装置による処理とパイプラインステージ間のデータ受け渡し処理の同期を効率的に取ることのできる画像処理技術を提供する。
【解決手段】主メモリ3に書き込まれた第1の画像を読み出して第1の処理を施して第2の画像として前記主メモリに書き込む第1の画像処理装置20と、前記主メモリに書き込まれた第2の画像を読み出して第2の処理を施して第3の画像として前記主メモリに書き込む第2の画像処理装置40と、前記主メモリに書き込まれる画像のアドレスを監視し、予め設定した第1の値になったとき前記第1の処理を開始し、予め設定した第2の値になったとき前記第2の処理を開始するアドレス監視装置10を備えた。 (もっと読む)


【課題】 色版別の画像処理パラメータを分割設定できるようにする。
【解決手段】 カラー画像処理制御装置103は、カラー画像データの全色版を1色版毎又は複数色版毎に分割し、その分割単位で画像処理パラメータを画像データ処理装置に設定する。このとき、カラー画像データの全色版にそれぞれ割り振られたチャンネルに従って色版別の画像処理パラメータの設定を行うようにすることもできる。また、画像データ処理装置104に設定するカラー画像データの全色版にそれぞれ対応する画像処理パラメータを計算することもできる。 (もっと読む)


【課題】数多くの画像処理工程を高速に処理する画像処理装置及び画像処理方法を提供することを目的とする。
【解決方法】多値画像2に対して処理を行う画像処理装置1であって、専用の演算処理デバイスにより演算処理を行う第1の処理部10と、汎用の演算処理プログラムにより演算処理を行う第2の処理部20とを有し、前記第1の処理部10は、前記多値画像2に対して二値画像を生成する二値化手段120と、前記多値画像2に対する演算処理を行う多値画像処理手段130とを備え、前記第2の処理部20は、前記二値化手段120により生成された二値画像に対する演算処理を行う二値画像処理手段220を備えたことを特徴とする画像処理装置1。 (もっと読む)


【課題】バンドインターリーブ形式の映像データをバンド分割形式の映像データに変換するフォーマット変換装置に関する。
【解決手段】バンドインターリーブ形式の映像データを保存するメモリと、前記メモリの読み出しアドレスをストライドずつ増加させて前記メモリを読み出し、前記バンドインターリーブ形式の映像データをバンド分割形式の映像データに変換する変換部とを含むフォーマット変換装置を提供する。 (もっと読む)


【課題】種類が異なる複数の画像データを並行して生成することができる画像処理装置を得ることを目的とする。
【解決手段】画像入力部1により入力された画像信号に対して画像認識用の画像処理を実施する認識用処理部4と、画像入力部1により入力された画像信号に対して画像表示用の画像処理を実施する表示用処理部8とを設け、プログラムコントローラ12が認識用処理部4及び表示用処理部8のうち、画像入力部1により入力された画像信号に対する画像処理を実施する対象の処理部を画像信号のフレーム単位で切り替える。 (もっと読む)


【課題】プログラムを並列に動作するタスクに分解するのは難しい。
【解決手段】制御用のプロセッサユニット(PU)10と、それぞれがローカルメモリ22a〜22hをもつ複数の演算用のサブプロセッサユニット(SPU)20a〜20hと、メインメモリ120とを含むマルチプロセッサシステムを提供する。複数のSPU上で動作するオペレーティングシステムは、各SPUの計算資源を時分割して複数のタスクに割り当てることにより、複数のタスクが並列に実行されるマルチタスク環境において、タスクの実行結果を別のタスクに与えることにより、負荷の異なる複数のタスクからなる特定処理を実行するためのパイプライン処理系を構築し、当該パイプライン処理系を複数動作させる機能と、メインメモリにコンテキストが退避されて実行可能状態にあるタスクをいずれのタスクも実行していないSPUのローカルメモリにロードして実行させる機能とを含む。 (もっと読む)


【課題】本発明は、複数のプロセッサを効率的に動作させて画像処理を行う画像処理装置及び画像処理方法を提供することを目的とする。
【解決手段】本発明によれば、複数の画像処理命令103aを記憶可能な記憶部103と、画像処理の対象となる画像データブロック毎に、該画像データブロックの画像処理と他の処理との間の依存関係を示す依存情報103bを作成する依存情報作成手段103gと、前記依存情報103bに基づいて実行可能な画像処理を判定し、該実行可能な画像処理の画像処理命令103aを前記記憶部103に書き込む依存関係解決手段103hと、前記記憶部103に記憶された画像処理命令103aを読み出し、該画像処理命令103aに基づいて画像データブロックに対する画像処理を行う複数の画像処理手段102a〜dと、を備えたことを特徴とする画像処理装置が提供される。 (もっと読む)


【課題】伝送するデータ量の軽減かつ演算負荷の抑制が可能な画像照合装置を提供する。
【解決手段】第1画像情報と比較対象となる第2画像情報とを入力する画像入力部2と、第1画像情報と第2画像情報のピクセルレベルの位置ずれ量をハードウェア処理により算出する第1照合部3と、第1画像情報と第2画像情報のサブピクセルレベルの位置ずれ量をソフトウェア処理により算出する第2照合部4と、ピクセルレベルの位置ずれ量とサブピクセルレベルの位置ずれ量に基づいて第1画像情報と第2画像情報の照合を行なう動作処理部5と、を備えている。 (もっと読む)


【課題】負の歪曲収差を有する対物レンズにより結像された被写体像を撮影し取得した画像に対し、高速に画像補正を施す。
【解決手段】負の歪曲収差を有する対物レンズ2により結像された被写体像を固体撮像素子3により撮影し全体画像Pが取得される。領域分割手段10において、全体画像Pが中心CPに所定の半径Rrefの円からなる境界線Bを描いたときの境界線Bの内側の円内領域Rcと、境界線B上にある境界画素Pixと、境界線の外側にある円外領域Rdとに領域分割される。そして、円内領域Rcへの画像補正と、円外画像Rdへの画像補正と、境界領域Rbへの画像補正とが並列して行われる。その後、領域合成手段50において、並列処理により得られた画像補正後の円内領域Rcと円外領域Rdとが合成される。 (もっと読む)


【課題】フレームバッファを介さずに、各映像処理部からの映像を合成処理することができ、映像入力から表示までの遅延を低減し、リアルタイム性を向上させることができる映像処理装置を提供する。
【解決手段】3入力映像処理システム100の映像処理メインチップ110は、記憶装置117〜119のフレームバッファに蓄積された映像データを、表示部114のライン周波数に合わせてライン単位で読み出すとともに、映像処理サブチップ111,112により処理された映像データをライン単位で集め、集めた映像データと自身が処理した映像データとをライン単位で合成処理して表示部114に出力し、映像処理サブチップ111,112は、映像処理メインチップ110に対し、処理した映像データをライン単位で転送する。 (もっと読む)


画像取得装置と記憶装置一式と計算区画と制御システムとを含む、形態学的マクロセルを用いる画像処理システム。計算区画は形態学的マクロセル(50)をk個有し、各該マクロセルは、並列なブランチ(f,g)に組織された基本形態学的セル一式(51,52,61,62)を含み、個々の該セル(51,52,61,62)は、線形構造要素の使用に基づく基本的な浸食、膨張、または恒等の関数を行い、当該各セルの機能と構造要素のサイズとは動的にプログラム可能であり、基本形態学的セルからの並列な流れは出力において演算論理機構(70)により結合される。複数の行と複数の列とを並行に処理するためにデータを並列化するための少なくとも1つのシステムは、一つの語をp個の並列なデータ流れに分解し、かつ、p個の形態学的マクロセルの入力につながっている。基本形態学的セル(51,52,61,62)と形態学的マクロセル(50)はデータの有用性の機能として、処理を選択的に停止し、後にパイプライン上のデータを失わずに処理を再開するための制御システムと通信可能な制御機構を有する。 (もっと読む)


【課題】 多くの種類の命令データを処理する場合でも、個々の命令データの処理の際のスイッチング電流が少なく、消費電力が低減されたデジタル信号処理装置を提供する。
【解決手段】 バンク0および1は、各々特定種類の命令データを分担して処理する回路であり、各々のレジスタ101に記憶された命令データを処理して各部を制御するための制御信号を発生する。命令データ振り分け部30は、プログラムメモリ10から読み出された命令データの処理を行うバンクを判定し、そのバンクのレジスタ101に当該命令データを書き込み、命令データの書き込みを行わないバンクのレジスタ101へのクロック供給の停止制御を行う。 (もっと読む)


【課題】水平方向に1/2倍に縮小し、とびとびのプロセッサエレメント(PE)に配置された入力画素データの連続PEへの移動、水平方向に2倍に拡大するため連続PEに配置された入力画素データのとびとびのPEへの移動は、夫々1ラインの画素数相当の回数を要し時間がかかる。
【解決手段】入力される複数の直列画像データをシリアル/パラレル変換器で変換して複数の並列PEに供給し、複数の並列PEで演算処理された並列出力画像データをパラレル/シリアル変換器で変換してシリアルに出力する画像処理装置において、複数のPE中でC1個離れたPE間でデータ転送するC1隣接PE接続、C2個離れたPE間でデータ転送するC2隣接PE接続、さらにCm個離れたPE間でデータ転送するCm隣接PE接続までを順次備え、C1〜Cmは、Cn+1がCn(但しm>n)で割り切れる関係にあるPE間接続部を備える。 (もっと読む)


【課題】分割して圧縮された各画像データへのアクセス性を向上させるとともに、メモリの利用効率を向上させることが可能な画像処理装置及び画像処理方法を提供する。
【解決手段】画像データを入力する画像入力手段と、前記入力された画像データを複数の領域に分割し、1又は複数の領域に応じた複数の分割データを生成する分割手段と、前記生成された複数の分割データ夫々を前記領域毎に個別に圧縮する複数の圧縮器を有し、当該圧縮器により複数の分割圧縮データを並行して生成する圧縮手段と、記憶手段と、前記生成された各分割圧縮データを、前記記憶手段に連続的に格納する記憶制御手段と、前記格納された各分割圧縮データの格納先アドレスを示すポインタ情報を夫々取得するポインタ取得手段と、を備える。 (もっと読む)


【課題】ビットシリアル型SIMDマシンを用いつつ高速処理を可能としたプロセッサを提供すること。
【解決手段】直交SRAM0(21)および直交SRAM1(22)は、外部から入力されたデータを水平方向に書き込み、書き込まれたデータを垂直方向に読み出してビットシリアル型SIMDマシン1に出力する。また、直交SRAM0(21)および直交SRAM1(22)は、ビットシリアル型SIMDマシン1から出力されたデータを垂直方向に書き込み、書き込まれたデータを水平方向に読み出して外部に出力する。したがって、ビットシリアル型SIMDマシン1は、高速に演算を行なうことが可能となる。 (もっと読む)


【課題】ハードウェア規模やコストの増大を抑えつつ、圧縮処理及び伸張処理の処理効率を向上することができる画像処理装置及び撮像装置を提供する。
【解決手段】メモリ管理&セレクタ103は画像データを複数の画像ブロックに分割し、各画像ブロックを第1圧縮伸張回路105−1から第N圧縮伸張回路105−Nに振り分ける。この際に、メモリ管理&セレクタ103は、各圧縮伸張回路の処理完了時において、各画像ブロックの処理負荷に基づいて次の圧縮対象の画像ブロックを選択する。特に、各圧縮器の処理完了時において、未処理の画像ブロックのうち、最も処理負荷の高い画像ブロックを次の圧縮対象として選択する処理を行う。 (もっと読む)


【課題】回路面積を低減できる画像処理方法及び画像処理装置を提供すること。
【解決手段】 各々が複数の画像データを保持可能な複数の第1エントリを備え、該第1エントリ単位で前記画像データが読み出されるキャッシュメモリ16を具備する画像処理装置1における画像処理方法であって、画像座標(X、Y)に対応する複数の画像データの第1アドレスA0〜A3を生成するステップS11と、前記第1アドレスA0〜A3に対応する複数の前記画像データが、同一の前記第1エントリ内に保持されているか否かを判定するステップS30と、同一の前記第1エントリ内に保持されている場合S31、当該複数の前記画像データのいずれかの前記第1アドレスA0〜A3を第2アドレスとして生成するステップS32と、前記第2アドレスに基づいて前記キャッシュメモリ16から前記画像データを読み出すステップS23とを具備する。 (もっと読む)


【課題】データ転送の回数を少なくする。
【解決手段】エフェクト処理を行うGPUは、コマンドを記憶するバッファを備えている。“Upload”コマンドは、システムメモリからGPUへ処理対象とされる画像のデータのコピーを指示するコマンドである。“Color Correction”と“Mosaic”という2つのエフェクト処理が行われる場合、それぞれのコマンドが生成され、バッファに記憶される。GPUは、“Download”というコマンドを受信すると、バッファに記憶されているコマンドを順次実行する。本発明は、映像に対してエフェクト処理を施す編集装置に適用できる。 (もっと読む)


【課題】無用な電力消費を削減できる映像信号処理装置とその方法を提供する。
【解決手段】映像信号処理装置は、複数の第1の画素データから複数の第2の画素データを生成する複数の画素データ処理回路(PE)と、複数の第1の画素データの複数の第1の奥行きデータ(z)と、複数の第1の奥行きデータに対応して記憶手段に記憶されている複数の第3の画素データの複数の第2の奥行きデータとをそれぞれ比較する複数の奥行きデータ比較回路と、比較の結果に基づいて、処理を行う必要のない画素データ処理回路の動作を停止する制御手段とを有する。好ましくは、制御手段は、記憶手段に記憶されている第3の画素データを第2の画素データによって書き換えないと判断した場合に、対応する画素データ処理回路(PE)への駆動用クロック信号の供給を停止する。 (もっと読む)


【目的】本発明は、画像の相関演算を行う画像処理装置に関し、画像の相関演算、空間フィルタを高速に処理したり、および小さな画像演算を複数同時ないしは結合して高速に実行したりする装置を構築することを目的としている。
【構成】メモリから複数画素のデータを1サイクルで転送する共有画像入力バスと、共有画像入力バス上に転送された複数画素のデータのうち、指定された水平および垂直開始地点から指定された垂直および水平サイズ分のデータを選択する手段と、記選択されたデータを格納する入力バッファと、入力バッファからデータを取り込んで演算を行うシストリックアレイと、シフトリックアレイで演算された結果について、同期化する同期化メモリと、同期化された複数の演算結果同士の演算またはピーク抽出をパイプライン処理する手段とを備える。 (もっと読む)


141 - 160 / 245