説明

Fターム[5B065EA12]の内容

外部記憶装置との入出力 (22,430) | 誤動作対策 (3,279) | ハード障害対策 (554) | ハード冗長(装置多重化) (472)

Fターム[5B065EA12]の下位に属するFターム

Fターム[5B065EA12]に分類される特許

281 - 290 / 290


【課題】 複製作成が不許可とされていてもすべての上書きが禁止されることはなく、更新を伴うテストを行なえるストレージ装置を実現する。
【解決手段】 業務用ホスト計算機および二次利用ホスト計算機の要求に応じて、複製元論理記憶装置および複製先論理記憶装置の内容の変更を行なうストレージ装置であって、複製先論理記憶装置に対する複製作成の可否が登録される複製作成可否状態管理テーブルと、業務用ホスト計算機から複製元論理記憶装置の内容を複製先論理記憶装置に複製する旨の要求を受け付けた場合には複製作成可否状態管理テーブルを参照し、複製作成が許可されている場合には複製元論理記憶装置の内容を複製先論理記憶装置に複製し、二次利用ホスト計算機からの複製先論理記憶装置を使用する要求については複製作成可否状態管理テーブルの内容に関わらずにその使用を許可する複製作成制御手段とを有する。 (もっと読む)


独立ディスク冗長アレイ(RAID)構成のような、例えばデータの再構築を可能にする1つのデータ構成タイプにおいて構成されたデータを再構築することを含む、データを構築するための方法、システム、及びプログラムが提供される。一実施形態において、複数のデータブロックは、RAIDアレイ内のディスクドライブのような複数のストレージユニットにわたって記憶された1つのデータストライプから、ストレージプロセッサのキャッシュメモリをバイパスして1つのストレージプロセッサの1つのロジックエンジンに伝送される。1つのストアキューは、ストライプからの1つのデータブロックを再構築すべく、複数のディスクドライブからデータが伝送されたときに排他的論理和のような1つの論理ファンクションをそれぞれのデータブロックについて実行する。RAIDアレイにわたるデータストライプ内の失われたデータブロックを置き換えるべく、又は旧パリティデータブロックを置き換えるべく、構築されたデータブロックは、続いてRAIDアレイの1つのディスクドライブに伝送される。 (もっと読む)


【課題】PPRC環境においてデータ転送の効率を上げるための方法、システム、およびコンピュータ・プログラムを提供すること。
【解決手段】3つの特徴のいずれかまたはすべてをインプリメントすることが可能であり、そのそれぞれがハンドシェーク、データ、および制御情報の交換に必要なラウンド・トリップの数を削減する。第1の特徴は、通常は1次記憶コントローラと2次記憶コントローラとの間に発生する「転送可能」肯定応答を使用不可にすることを含む。第2の特徴は、2次記憶コントローラ内でペイロードおよびデータ・バッファを事前割振りすることを含む。第3の特徴は、拡張されたコマンド記述子ブロック(CDB)において書き込みコマンドと共に書き込み制御情報をパッケージングすることを含む。こうしたステップによって、書き込み制御情報を別々に伝送する必要がなくなった。CDBは、データ・ブロックと共に1次記憶コントローラから2次記憶コントローラへと伝送され、それぞれ事前に割り振られたバッファ内に配置される。データを2次へパイプライン化することも可能である。データ転送の応答時間を短くすることにより、1次と2次の記憶コントローラ間の距離を長くすることができる。 (もっと読む)


第1の処理部、第2の処理部、第1の処理部に対して着脱可能に連結される第1の記憶媒体と、第2の処理部に対して着脱可能に連結される第2の記憶媒体とを備え、第1の処理部で生成されたキューデータが第1の記憶媒体に保存されるとともに、該キューデータは第2の処理部を介して外部へ送信され、第2の処理部が外部から受信したキャッシュデータが第2の記憶媒体に保存されるとともに、該キャッシュデータは前記第1の処理部において処理される、データ通信端末。 (もっと読む)


ストレージシステムのディスクアレイにおける2以下のディスク故障に対する保護を提供する一様で対称な二重故障訂正技術。ストレージシステムのRAIDシステムは、ディスク2台分の「冗長」情報を生成し、アレイ内に記憶する。この冗長情報(例えば、パリティ)は例えば、対角パリティセット(「対角」)及び行パリティセット(「行」)に沿った計算から導出される。具体的には、RAIDシステムは、アレイの行に沿って行パリティを計算し、アレイの対角方向に沿って対角パリティを計算する。ただし、冗長(パリティ)情報ディスクの内容は、純粋に対角冗長情報(だけを)含むディスクや、純粋に行冗長情報(だけを)含むディスクがないように相互作用する。冗長情報は対角パリティを使用して生成され、その結果が、行パリティ計算に使用される(逆もまた可能である)。
(もっと読む)


1つの実施例において、少なくとも1つのキーに少なくとも部分的に基づいて、ストレージ内の1つ以上のロケーションに記憶される出力データの1つ以上のそれぞれの部分を生成するために、入力データの1つ以上のそれぞれの部分を暗号化する段階を備える方法が提供される。本実施例の前記方法は、前記出力データの前記1つ以上のそれぞれの部分に少なくとも部分的に基づいて、前記ストレージに記憶されるチェックデータを生成する段階、及び/又は前記出力データの前記1つ以上のそれぞれの部分が、前記ストレージに有される2つ以上のストレージデバイス間に分散されることを許可するように、前記ストレージ内の前記1つ以上のロケーションを選択する段階を備える。本実施例を逸脱することなく、多くの修正、変更、及び代替ができる。

(もっと読む)


複数のディレクタを有し、上記ディレクタの一部分がホストコンピュータ/サーバに結合されるようになっており、上記ディレクタの別の部分がディスクドライブのバンクに結合されるようになっているシステムインタフェース。上記複数のディレクタは、ある網を通して相互接続されている。上記複数のディレクタの間で共用される資源を有する共通資源セクションが設けられている。上記共通共用資源セクションは、上記複数のディレクタによって使用される共用コンピュータコードを含む。上記コードは、上記複数のディレクタの各々をブートアップするためのコンピュータコードを含む。共通共用コード記憶セクションが、上記網を通して上記ディレクタと相互接続されている。第2の冗長共通共用資源セクションが設けられている。網は、パケット交換網である。
(もっと読む)


論理破壊からの格納データの保護を管理する方法及び装置が開示される。その方法は、データストレージ媒体上にデータセットを格納するステップと、ユーザにグラフィカル・ユーザ・インタフェースを表示するステップであって、前記グラフィカル・ユーザ・インタフェースは、論理破壊からデータセットを保護するために、複製スキーマのグラフィカル表現であるステップと、前記グラフィカル・ユーザ・インタフェースを介して、複製スキーマを修正する能力をユーザに提供するステップとを含む。 (もっと読む)


【課題】 データ及びパリティを安全に多重化冗長ストレージに書き込むための装置の構成を提供すること。
【解決手段】 データ及びパリティを安全に多重化冗長ストレージに書き込むための装置の構成は、少なくとも1つの第1のマークをストレージ装置に格納して、少なくとも1つのデータ書き込みにより書き込まれるべきパターンを一意的に索引付けるように動作可能な第1ストレージ・コンポーネントと、該少なくとも1つのデータ書き込みを実行するように動作可能な書き込みコンポーネントと、少なくとも1つのさらに別のマークにより、該ストレージ内のマークを上書きして、パリティ書き込みにより書き込まれるべきパターンを一意的に索引付けするように動作可能なさらに別のストレージ・コンポーネントと、該パリティ書き込みを実行するように動作可能なさらに別の書き込みコンポーネントと、を含む。第1ストレージ・コンポーネントは、第2のマークにより、前述のストレージ内の前述の少なくとも1つの第1のマークを上書きして、第1のパリティ書き込みにより書き込まれるべきパターンを索引付けするように動作可能な第2ストレージ・コンポーネントを含み、書き込みコンポーネントは、さらに、該第1のパリティ書き込みを実行するように動作可能であることが好ましい。 (もっと読む)


【課題】データ・ストレージ・システム内でデータをデコードするための方法および装置を提供すること。
【解決手段】動作中、検出器は、データ・ストレージ・システムのストレージ・サブシステムから受け取ったデータ・ブロックに基づいて、出力ビット・ストリームを生成する。検出器に接続されたポスト・プロセッサは、出力ビット・ストリームおよびデータ・ブロックに基づいて、第1のエラー訂正済みビット・ストリームを生成する。ポスト・プロセッサに接続されたエラー訂正デコーダは、第1のエラー訂正済みビット・ストリームに基づいて第2のエラー訂正済みビット・ストリームを生成し、第2のエラー訂正済みビット・ストリームに基づいてチェックサムも生成する。フィードバック経路は、チェックサムが第2のエラー訂正済みビット・ストリーム内のエラーを示し、第2のエラー訂正済みビット・ストリームが少なくとも1つの訂正インタリーブを有するイベントにおいて、エラー訂正デコーダからポスト・プロセッサへ、第2のエラー訂正済みビット・ストリーム内の正しいビットの場所を示すピン設定データを供給する。ポスト・プロセッサは、エラー訂正デコーダから受け取ったピン設定データに基づいて、第1のエラー訂正済みビット・ストリームを再生成する。 (もっと読む)


281 - 290 / 290