説明

Fターム[5F045CA06]の内容

気相成長(金属層を除く) (114,827) | 半導体素子等への用途 (4,120) | MESトランジスタ (82)

Fターム[5F045CA06]に分類される特許

1 - 20 / 82


【課題】好適な有機金属化学気相成長法による、高品質のN面GaN、InNおよびAlNならびにそれらの合金のヘテロエピタキシャル成長の方法を提供する。
【解決手段】N面III族窒化物膜を成長させるための方法であって、(a)ミラー指数結晶面に対して誤配向角を伴う成長表面を有する基板を提供すること、(b)前記成長表面上または前記成長表面の上方で層を形成することであって、前記層は、前記層上で形成される1つ以上の後続の層に対するN極性配向を設定すること、および、(c)前記層上でN面III族窒化物膜を成長させることであって、前記N面III族窒化物膜は、前記層によって設定されるN極性配向を有することを含む。 (もっと読む)


【課題】GaNを用いた縦型の電界効果トランジスタにおいて、素子の作製にコストの上昇を招くことなく、ドレイン電流密度を大きくできるようにする。
【解決手段】GaNからなるチャネル層101と、GaNより大きなバンドギャップエネルギーを有してアルミニウムを含む窒化物半導体から構成されてチャネル層101の一方の面に形成された障壁層102を備える。ここで、チャネル層101の一方の面は、N極性面とされ、他方の面はIII族極性面とされていればよい。また、チャネル層101の他方の面に形成されたドレイン電極103と、ドレイン電極103に対向して障壁層102の上に形成されたゲート電極104と、ゲート電極104と離間して障壁層102の上に形成されたソース電極105とを備える。 (もっと読む)


【課題】LEDまたはSiCデバイスのコスト低減のために、GaN、AlNまたはSiCバファー膜を大量に堆積できる装置、及び、GaNまたはSiCエピタキシャル層のストレスの低減法、基板形成方法を提供する。
【解決手段】縦型ホットウォールタイプのクリーニング用プラズマ手段つき、減圧CVDおよびリモートプラズマCVD装置によりデバイスのコストを低減する。基板のデバイス形成領域の周辺に深い溝を形成することで、GaNまたはSiCエピタキシャル層のストレスを低減する。さらに基板表面を異方性、等方性パターンをエッチングにより形成する基板形成する。LEDデバイス基板に関しては、その表面にSiO2パターンを形成し、マイクロチャネルエピタキシーによって良好なエピタキシャル膜を形成し、欠陥の少ない良好な膜を得るようにする。 (もっと読む)


【課題】閾値電圧のばらつきを低減できる炭化珪素半導体装置を提供する。
【解決手段】炭化珪素半導体装置10は、基板11と、基板11上に設けられ、主表面13Aと、主表面13Aと交差する厚さ方向とを有する炭化珪素層4とを含む。炭化珪素層4は、チャネル層7と、ソース領域15と、ドレイン領域17と、ソース領域15とドレイン領域17との間において、ゲート領域16Rとを含む。ゲート領域16Rはチャネル層7に対して、第1の導電型と異なる第2の導電型を有するようにエピタキシャル成長されている。 (もっと読む)


【課題】様々な基板の上にシリコン以外の半導体の高品質なチャネル層によるCMOS構造が、複雑な工程を必要とせずに形成できるようにする。
【解決手段】半導体積層基板は、シリコン基板101の上に形成された酸化シリコン層102と、酸化シリコン層102の上に形成されたInAlAs層103と、InAlAs層103の上に形成されたGaAsSb層104と、GaAsSb層104の上に形成されたInGaAs層105と、InGaAs層105の上に形成されたp型のInAlAs層106と、p型のInAlAs層106の上に形成されたn型のInGaAs層107とを備える。 (もっと読む)


【課題】ヘテロ接合電界効果型トランジスタに用いられ得る窒化物系半導体層を含むエピタキシャルウエハの反りと結晶性を改善する。
【解決手段】ヘテロ接合電界効果型トランジスタに用いられ得る窒化物系半導体層を含むエピタキシャルウエハは、Si基板上においてAlNまたはAlONの第1バッファ層、Al組成比を段階的に減少させたAlGaNの第2バッファ層、第2バッファ層の上に配置されていてAlGa1−aN層/AlGa1−bN層の繰返し多層からなる第3バッファ層、GaNチャネル層、および電子供給層をこの順に含み、第2バッファ層の最上部のAl組成比xが0≦x≦0.3の範囲内にある。 (もっと読む)


【課題】設計された形状およびサイズのゲート電極を形成することが可能な半導体装置の製造方法を提供すること。
【解決手段】本実施形態に係る半導体装置の製造方法は、半導体層12の表面上のうち、互いに離間した位置に、チタン層17a、18a、アルミニウム層17b、18b、ニッケル層17c、18c、金層17d、18dがこの順で積層した積層体17、18を形成し、これらを、アルミニウムの融点より高い温度で加熱して複数の金属体17´、18´を形成するするとともに、これらの複数の金属体17´、18´を半導体層12にオーミック接触させる。この後、複数の金属体17´、18´を薄膜化して複数の合金層13a、14aを形成し、合金層13a、14aを含むドレイン電極13およびソース電極14を形成する。次に、ドレイン電極13とソース電極14との間のレジスト層19に開口部20し、この開口部20内にゲート電極15を形成する。 (もっと読む)


【課題】ウルツ鉱型結晶構造の半導体を用いた電界効果トランジスタで、電極との接触抵抗を高くすることなく、バンドギャップエネルギーのより大きな半導体から障壁層が構成できるようにする。
【解決手段】ゲート電極104を挟んで各々離間して障壁層103の上に接して形成された2つの電流トンネル層105と、各々の電流トンネル層105の上に形成された2つのキャップ層106とを備える。電流トンネル層105の分極電荷は、障壁層103の分極電荷よりも大きい。 (もっと読む)


【課題】P型、N型(I型)結晶を別々に形成する2チャンバ方式により、Mgのドーピングに伴う遅延効果およびメモリ効果を抑制し、エピタキシャル成長時間を短縮したMOCVD装置およびその成長方法、上記のMOCVD装置を適用して形成した半導体装置およびその製造方法を提供する。
【解決手段】水冷機構を備えるコールドウォール構造を備え、ガスの流れはウェハ8の表面に対して水平方向であり、P型層成長とN型(I型)層成長ではそれぞれ別のN型(I型)層成長用チャンバ14・P型層成長用チャンバ16で成長するように構成され、ウェハ8を保持するサセプタも別々のN型層成長用サセプタ3・P型層成長用サセプタ5を使用するMOCVD装置およびその成長方法、上記のMOCVD装置を適用して形成した半導体装置およびその製造方法。 (もっと読む)


【課題】窒化物半導体を用いた半導体装置のオン抵抗を低減できるようにする。
【解決手段】半導体装置は、アンドープのAlGaN層104と、該AlGaN層104の上に形成され、AlGaN層104とオーミック接触するソース電極107及びドレイン電極108とを有している。AlGaN層104の上部における少なくとも各電極107、108と接触する部分には、不純物拡散層110が形成されている。不純物拡散層110は、AlGaN層104に対しアクセプタ性を示す不純物が拡散し、且つ、AlGaN層104における窒素空孔と不純物とが結合してなる不純物準位が、AlGaN層104の伝導帯端の近傍に形成される。 (もっと読む)


【課題】光照射に適合した、少なくとも1つの電位障壁、又は表面障壁を持つ半導体デバイスの製造または処理に関し、高い絶縁破壊電圧と、大電流で低いキヤリア密度を有するデバイスの製造方法を提供する。
【解決手段】a)基板1を用意するステップと、b)第1エピタキシャル半導体層3を基板1の上に設けるステップと、c)1次元または2次元の繰り返しパターンを形成するステップと、を含み、パターンの各部分が、0.1〜50の範囲のアスペクト比を有するようにした方法を開示する。対応する半導体デバイス、電子回路および装置も開示している。 (もっと読む)


【課題】半導体素子を提供する。
【解決手段】3次元構造の表面形態を持ち、非極性窒化物半導体で形成された第1非平坦非極性窒化物半導体層;第1非平坦非極性窒化物半導体層の表面の少なくとも一部上に形成されたものであって、複数の固体粒子で形成された第1構造物層;第1非平坦非極性窒化物半導体層及び第1構造物層上に形成された第1非極性窒化物半導体層;を含む半導体素子。 (もっと読む)


【課題】窒化物化合物半導体を用いたパワーダイオード、パワーMOSFET等のパワー
半導体素子について、クラックフリーで形成されて従来よりも厚い窒化物化合物半導体層
を使用して耐圧を向上することである。
【解決手段】シリコン基板1上に厚さ10μm以上の凸状に選択成長された窒化物化合物
半導体からなるキャリア移動層3と、キャリア移動層3上に形成された電極4とを有し、
1つのパワー半導体素子は1つのキャリア移動層3から構成されている。 (もっと読む)


【課題】ウェハの全面にステップバンチングがない、ステップバンチングフリーのSiCエピタキシャルウェハ及びその製造方法を提供する。
【解決手段】本発明のSiCエピタキシャルウェハは、0.4°〜5°のオフ角で傾斜させた4H−SiC単結晶基板上にSiCのエピタキシャル層を形成したSiCエピタキシャルウェハであって、短いステップバンチングがないことを特徴とする。 (もっと読む)


【課題】SiC半導体自立基板上に形成される電子デバイスの耐電圧、オン抵抗、素子寿命等のばらつきを抑えて歩留まりを向上させることが可能なSiC半導体自立基板及びSiC半導体電子デバイスを提供する。
【解決手段】SiC半導体自立基板を構成するSiC半導体結晶3は六方晶系であり、SiC半導体結晶3の格子定数のばらつきを、SiC半導体自立基板の主面内のa軸方向の格子定数の標準偏差をa軸方向の格子定数の平均値で除した値とするとき、格子定数のばらつきが±55ppm以下である。 (もっと読む)


【課題】化合物半導体上のp型チャネルFETにおいてオン抵抗を低くすることの可能な半導体装置を提供する。
【解決手段】化合物半導体からなる基板10上に、n型チャネルFET領域2とp型チャネルFET領域3とが併設されている。p型チャネルFET領域3において、チャネル層16の下面に接するバッファ層15が、チャネル層16よりも広いバンドギャップを有する第2バッファ層15Bだけで構成された単層構造となっている。さらに、第2バッファ層15Bは、チャネル層16と電子走行層13との間に設けられている。 (もっと読む)


【課題】オン抵抗やリーク電流を低減したIII−V族化合物半導体エピタキシャルウェハを提供する。
【解決手段】単結晶基板上に、少なくとも、GaAs層、AlGaAs層からなるバッファ層、InGaAs層からなるチャネル層、n型不純物を含有するAlGaAs層又はInGaP層若しくはSiプレナードープ層からなる電子供給層、ノンドープ又は低濃度n型不純物を含有するAlGaAs層からなるショットキー層、Se又はTeをドーパントとしたn型不純物を含有するInxGa(1-x)As層(但し0<x<1)からなるコンタクト層を積層したHEMT構造を有するIII−V族化合物半導体エピタキシャルウェハにおいて、その表面清浄度検査におけるHaze値が500ppm以下であるものである。 (もっと読む)


【課題】半導体基板上に第1エピタキシャル層を形成し且つ該層をエッチングして複数の分離領域を形成することを包含する方法を提供する。
【解決手段】本方法は、エッチングした第1エピタキシャル層106a上に第2エピタキシャル層106bを形成することを含む。106a,b層は少なくとも1個のIII族窒化物を含み、106a,b層は一緒になって1個のバッファ106を形成する。本方法は、更に、該バッファ上に装置層108を形成し、且つ該装置層を使用して半導体装置を製造することを包含している。106b層は、実質的に106a領域上にのみ存在する106b領域を包含することが可能である。106b層は、又、106a領域及び該基板を被覆することが可能であり、且つ106b層はエッチングするか又はしない場合がある。該装置層は106b層を形成するために使用するのと同じ操作期間中に形成することが可能である。 (もっと読む)


【課題】基板に化合物半導体を結晶成長する際の基板の反りを抑制する。
【解決手段】半導体装置の製造方法は、基板の一方の面にアモルファス半導体層を形成する工程と、基板の他方の面に化合物半導体層を形成する際の加熱処理により、アモルファス半導体層を結晶化させる工程と、を備える。 (もっと読む)


【課題】粒界を避けた素子配置を容易に形成させることにより、実質的に単結晶基板上と同等に高性能の素子を効率的に製造でき、更に粒界に沿って分割することで容易に素子を製造できる、大型の多角形ダイヤモンド結晶粒が配列した高配向ダイヤモンド膜を提供する。
【解決手段】異種材料の結晶基板上に、その結晶方位の情報を引き継いで成長を開始した高配向ダイヤモンド膜であって、表面において、多角形ダイヤモンド結晶粒が、重心間距離が20μm以上の二次元繰り返しパターンで配列していることを特徴とする配列化ダイヤモンド膜。 (もっと読む)


1 - 20 / 82