説明

Fターム[5F110NN45]の内容

薄膜トランジスタ (412,022) | その他の構成要素 (47,691) | 遮光膜 (1,533) | 材料 (786)

Fターム[5F110NN45]の下位に属するFターム

Fターム[5F110NN45]に分類される特許

21 - 40 / 111


【課題】導電膜を有する半導体装置は、導電膜の内部応力の影響を受ける。内部応力について検討する。
【解決手段】絶縁表面上に設けられたnチャネル型TFTを有する半導体装置は、半導体膜が引っ張り応力を受けるように、導電膜、例えばゲート電極に不純物元素が導入され、絶縁表面上に設けられたpチャネル型TFTを有する半導体装置は、半導体膜が圧縮応力を受けるように、導電膜、例えばゲート電極に不純物が導入されている。 (もっと読む)


【課題】リーク電流の増大を抑制できるフォトセンサー及びその製造方法を提供することを目的とする。
【解決手段】本発明にかかるフォトセンサーは、半導体活性層を有するフォトダイオード100と、透明導電膜から形成されたフォトダイオード電極12と、半導体活性層とフォトダイオード電極12との間に形成され、フォトダイオード電極12の構成成分が半導体活性層に拡散することを防止する拡散防止層12aとを有する。拡散防止層12aは、フォトダイオード電極12の膜厚方向の中央の酸素組成比よりも高い酸素組成比を有する、若しくは、フォトダイオード電極12の膜厚方向の中央の亜鉛組成比よりも高い亜鉛組成比を有する。 (もっと読む)


【課題】製造コストが少なく、光リーク電流が抑制された薄膜トランジスタを提供する。
【解決手段】透明基板上に作製される薄膜トランジスタであって、透明基板上に、少なくともチャネル領域と重畳しないように配置された遮光膜、下地層、結晶性シリコン膜、ゲート絶縁膜、ゲート電極膜を順次形成してなるトップゲート型結晶性シリコン薄膜トランジスタの構造を具え;結晶性シリコン膜には、チャネル長Lのチャネル領域、それを挟むLDD長dのLDD領域、ソース領域、ドレイン領域が形成されており;遮光膜はチャネル領域を挟んで分割されており;分割された遮光膜の間隔xは、チャネル長L以上、チャネル長LとLDD長dの2倍の和(L+2d)以下に選択されていることを特徴とする。 (もっと読む)


【課題】チャネル形成領域に結晶化率の高い領域を配し、電界効果移動度が高く、オン電流が大きい薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタの半導体層中に逆錐形状の結晶粒を含ませ、下地層上に設けられた第1の配線層と、第1の配線層に少なくとも一部が接する不純物半導体層と、少なくとも一部が不純物半導体層を介して第1の配線層と電気的に接続される半導体層と、半導体層上に設けられた第1の絶縁層と、少なくとも半導体層と第1の絶縁層を覆って設けられた第2の絶縁層と、第2の絶縁層上であって、不純物半導体層の少なくとも一部、及び不純物半導体層によって形成されるソース領域とドレイン領域の間に重畳して設けられた第2の配線層と、を有する薄膜トランジスタとする。 (もっと読む)


【課題】チャネル形成領域に結晶化率の高い領域を配し、ソースとドレインの間に高抵抗な領域を配し、電界効果移動度が高くオン電流が大きい薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタの下地層に「結晶核の生成を抑制する不純物」を含ませ、または下地層の表面に「結晶核の生成を抑制する不純物」を存在させ、下地層上に設けられた第1の配線層と、第1の配線層に少なくとも一部が接する不純物半導体層と、少なくとも一部が不純物半導体層を介して第1の配線層と電気的に接続される半導体層と、半導体層上に設けられた第1の絶縁層と、少なくとも半導体層と第1の絶縁層を覆って設けられた第2の絶縁層と、第2の絶縁層上であって、不純物半導体層の少なくとも一部、及び不純物半導体層によって形成されるソース領域とドレイン領域の間に重畳して設けられた第2の配線層と、を有する薄膜トランジスタとする。 (もっと読む)


【課題】半導体を基板とする液晶パネルは、ウェル領域があるため、漏れ光がトランジスタ部分のみでなくそこから離れた半導体基板を通過しただけで光リーク電流が流れることがある。この光リーク電流が、ガラス基板上にスイッチング素子としてのTFTを配置した液晶パネルに比べて多くなるという欠点がある。
【解決手段】反射電極となる画素電極(14)と、画素電極への電圧印加を制御するスイッチング素子とを有する画素単位が基板上にマトリックス状に配置されてなる液晶パネル用基板において、両素電極とスイッチング素子の端子電極を構成する導電層(6a)との間に、両者を接続するためのコンタクトホールを形成し、このコンタクトホールの形成箇所を囲む開口を有し、隣接する複数の画素電極の間の領域には開口を有さない遮光層を、画素電極と導電層との間に設けることにより、画素電極どうしの隙間から漏込む光による弊害を防ぐ。 (もっと読む)


【課題】液晶装置等の電気光学装置において、高品質な表示を行う。
【解決手段】電気光学装置の製造方法は、基板(10)に、トランジスタの半導体層(1a)を形成する半導体層形成工程と、半導体層のチャネル部(1a’)に不純物を導入する不純物導入工程と、基板を平面的に見て、チャネル部に重なるようにゲート電極(3b)を形成するゲート電極形成工程とを備える。不純物導入工程においては、不純物は、チャネル幅方向においてチャネル部の端部に位置する第1領域、及びチャネル長方向において第1領域よりも幅が狭いチャネル部の第2領域にそれぞれ導入される。 (もっと読む)


【課題】工程数の増大を引き起こさずに、遮光層で囲まれた薄膜トランジスタと同等以上の遮光能力を有する薄膜トランジスタおよびそれを用いた表示装置を提供する。
【解決手段】第1のゲート電極2と、第1のゲート電極2を覆う第1のゲート絶縁層3と、第1のゲート絶縁層3の上の半導体層6と、半導体層6の上の第2のゲート絶縁層7と、第2のゲート絶縁層7の上の第2のゲート電極8と、半導体層6に電気的に接続されたドレイン電極5及びソース電極4を有する薄膜トランジスタにおいて、半導体層6がZn、Ga、In、Snのうち少なくとも1種以上を含む非晶質酸化物半導体であり、第1のゲート電極2が下方から半導体層6への光の入射を遮り、第2のゲート電極8が上方から半導体層6への光の入射を遮り、第2のゲート電極8は第1のゲート絶縁層3及び第2のゲート絶縁層7を貫通して第1のゲート電極2と電気的に接続され、少なくとも一方の側方から半導体層6に入射する光を遮る。 (もっと読む)


【課題】光電流による表示不良を防ぎつつ、表示品位の良好な液晶表示装置を提供することを目的とする。
【解決手段】絶縁基板210の上に配置された第1遮光層220Aと、第1遮光層と間隔をおいて配置された第2遮光層220Bと、第1絶縁層230の上に配置されるとともに第1絶縁層を介して第1遮光層と対向する第1チャネル領域242C1および第1絶縁層の上に配置されるとともに第2遮光層と対向する第2チャネル領域242C2を有する半導体層242と、第2絶縁層の上に配置されるとともに第2絶縁層243を介して第1チャネル領域と対向する第1ゲート電極244Aと、第2絶縁層の上に配置されるとともに第2チャネル領域と対向する第2ゲート電極244Bと、を備えた第1基板200と、第2基板300と、第1基板と第2基板との間に保持された液晶層400と、を備えている。 (もっと読む)


【課題】フォトリソグラフィ法に用いるフォトマスクの枚数を少なくする。
【解決手段】第1の膜を形成し、該第1の膜上にフォトリソグラフィ法により第1のレジストマスクを形成し、第1のレジストマスクを用いて所定のパターンを有する第1の層を形成し、第1のレジストマスクを除去し、第2の膜を形成し、該第2の膜上にフォトリソグラフィ法により第1のレジストマスクと同一のフォトマスクにより第2のレジストマスクを形成し、該第2のレジストマスクを縮小して第3のレジストマスクを形成し、第3のレジストマスクを用いて所定のパターンを有する第2の層を形成する。 (もっと読む)


【課題】ソース電極とドレイン電極を均一且つ効率的に製造でき、薄膜トランジスタの半導体特性を低下させない薄膜トランジスタアレイ及びその製造方法を提供する。
【解決手段】基板1上にスキャンライン2を形成する工程と、外部接続用開口部11以外の領域に絶縁層2を形成する工程と、塗布型電極材料を全面に塗布、焼成して塗布電極層を形成した後にエッチングして少なくともソース電極4s及びドレイン電極4dを形成する工程と、ソース電極4s及びドレイン電極4dとを跨ぐ半導体層5を形成する工程と、封止層6を、外部接続用開口部11に露出しているスキャンライン2a上には少なくとも形成しないようにして形成する工程と、封止層6上に表示電極層8を形成した後にエッチングして表示電極8を形成する工程とを有する。この場合において、表示電極形成時のエッチングにより、外部接続用開口部11に露出しているスキャンライン2a上に残った余分な塗布電極層を除去する。 (もっと読む)


【課題】生産性に優れた表示装置を提供する。
【解決手段】隣接する画素を区分する第1の絶縁体層と、第1の絶縁体層によって画素毎に区分されたマイクロカプセルを含む層と、マイクロカプセルを含む層を間に挟む一対の電極と、一対の電極の一方と電気的に接続される薄膜トランジスタと、を有する画素部と、画素部を間に挟む一対のプラスチック基板と、を備え、薄膜トランジスタは、開口部を有する第2の絶縁体層と、開口部内に設けられ、開口部によって隣接する薄膜トランジスタと絶縁分離された半導体層と、半導体層とゲート絶縁膜を間に介して重なるゲート電極と、を含む電気泳動表示装置である。 (もっと読む)


【課題】酸化物半導体層を有するトランジスタ又は当該トランジスタを具備する半導体装置において、電気的特性の劣化を抑制することを課題の一とする。
【解決手段】酸化物半導体をチャネル層として用いるトランジスタにおいて、酸化物半導体層の表面に接してp型シリコン層を設けた構成とする。また、p型シリコン層を、少なくとも酸化物半導体層においてチャネルが形成される領域に接して設けると共に、酸化物半導体層においてp型シリコン層が設けられない領域にソース電極層及びドレイン電極層を接して設けた構成とすることができる。 (もっと読む)


【課題】WSi膜上にSiO2膜を形成し、SiO2膜を緻密化するため成膜温度より高い温度でアニールを行った場合、SiO2膜中にクラックが入る欠陥が生じる場合がある。このクラックの発生を抑えるために、アニール時の温度変化速度を抑え、急激な熱膨張/熱収縮を避けているが、クラック欠陥を十分抑えられないという課題がある。
【解決手段】WSi膜を用いた、走査線前駆体11cをスパッタリングにより200nmの膜厚に堆積させる。そして、パターニング後、無機絶縁膜100としてSiO2膜を堆積する。そして、約700℃で熱処理を行う。そして、無機絶縁膜100を除去する。走査線前駆体11cの改質に伴い、無機絶縁膜100との間には応力が掛かっている。ここで、無機絶縁膜100を除去することで、走査線前駆体11cの改質に伴う応力をパターン側面を含めて開放することが可能となり、クラック欠陥の発生を抑えることが可能となる。 (もっと読む)


【課題】半導体装置において、寄生トランジスタの発生に基づくトランジスタの特性劣化を改善する。
【解決手段】半導体装置は、基板(10)上に、所定種類のイオンが注入されることにより、第1の濃度で不純物領域が形成された本体部(410c1)、及び本体部の縁部のうち所定の方向に延びる部分に沿って設けられ、第1の濃度より第2の濃度で不純物領域が形成されたエッジ部(410c2)を有する第1チャネル領域(410c)を含み、所定の方向に沿って長手状に形成された第1半導体層(410)、並びに第1チャネル領域に対向配置された第1ゲート電極(430)を有する第1トランジスタ(400)と、第1チャネル領域と同じ導電型を有し、第1の濃度より高い第3の濃度で不純物領域が形成された第2チャネル領域(1a´)を含む第2半導体層(1a)、並びに第2チャネル領域に対向配置された第2ゲート電極(3a)を有する第2トランジスタとを備える。 (もっと読む)


【課題】WSi膜上にSiO2膜を形成し、SiO2膜を緻密化するため成膜温度より高い温度でアニールを行った場合、SiO2膜中にクラックが入る欠陥が生じる場合がある。このクラックの発生を抑えるために、アニール時の温度変化速度を抑え、急激な熱膨張/熱収縮を避けているが、クラック欠陥を十分抑えられないという課題がある。
【解決手段】WSi膜を用いた、走査線前駆体11cをスパッタリングにより200nmの膜厚に堆積させる。そして、無機絶縁膜100としてSiO2膜を堆積する。そして、約700℃で熱処理を行う。そして、無機絶縁膜100を除去する。走査線前駆体11cの改質に伴い、無機絶縁膜100との間には応力が掛かっている。ここで、無機絶縁膜100を除去することで、走査線前駆体11cの改質に伴う応力を開放することが可能となり、クラック欠陥の発生を抑えることが可能となる。 (もっと読む)


【課題】マスク数の少ない薄膜トランジスタ及び表示装置の作製方法を提供する。
【解決手段】第1の導電膜と、絶縁膜と、半導体膜と、不純物半導体膜と、第2の導電膜とを積層し、この上にレジストマスクを形成し、第1のエッチングを行って薄膜積層体を形成し、該第1の導電膜に対してサイドエッチングを伴う第2のエッチングをドライエッチングにより行ってゲート電極層を形成し、その後ソース電極及びドレイン電極等を形成することで、薄膜トランジスタを作製する。ドライエッチングを行う前に、少なくともエッチングされた半導体膜の側壁を酸化処理することが好ましい。 (もっと読む)


【課題】配線や電極等による段差に起因する配向処理むらを抑制し、配向不良の発生を低減でき、充電時間を短くできるTFT基板の提供。
【解決手段】基材2と、基材上に形成されたゲート線と、ゲート絶縁層4と、オーバーコート層6と、ソース線と、画素電極8と、基材2上に形成されゲート線に接続されたゲート電極13、TFT用ゲート絶縁層14、TFT用ゲート絶縁層上に形成された半導体層15、TFT用ゲート絶縁層および半導体層の上に上記オーバーコート層と連続して形成されたTFT用オーバーコート層16、TFT用オーバーコート層上に形成され、ソース線に接続され、半導体層にソース電極用コンタクトホールh1を介して接続されたソース電極17、および、TFT用オーバーコート層上に形成され、画素電極に接続され、半導体層に透明電極用コンタクトホールh2を介して接続された透明電極18を有するTFT10とを有する。 (もっと読む)


【課題】単結晶シリコン層を貼り付けた高価な基板や、触媒金属を拡散させたシリコン膜を用いなくても、トランジスター特性の優れた薄膜トランジスターを備えた半導体装置の製造方法、半導体装置、および電気光学装置を提供すること。
【解決手段】半導体装置の製造工程では、非晶質のシリコン膜1の一部の領域にゲルマニウムを導入して熱処理を行う。その結果、核形成用元素導入領域1sに結晶核が生成するとともに、かかる結晶核を起点として結晶粒が成長する。このため、シリコン結晶粒の位置制御が可能となり、チャネル領域1hに含まれる粒界の量を制御することができる。また、ゲルマニウムは、チャネル領域形成予定領域1iやその周辺の領域1k、1mなどに拡散しない。 (もっと読む)


【課題】電気光学装置の製造時における、蓄積容量を構成する誘電体膜の汚染を防止する。
【解決手段】基板(10)上に、画素電極(9)と、画素電極(9)及び容量電極(71)に挟持される誘電体膜(72)よりも下層側に配置された導電層(35)と、少なくとも画素電極(9)及び誘電体膜(72)を貫通して導電層(35)の表面に至るように開孔されたコンタクトホール(33b)に重なるように島状に形成されており、画素電極(9)と導電層(35)とを互いに電気的に接続する接続部材(93a)とを備える。 (もっと読む)


21 - 40 / 111