説明

Fターム[5J022AA01]の内容

アナログ←→デジタル変換 (13,545) | A/D変換器の型式 (1,573) | A/D非特定 (659)

Fターム[5J022AA01]に分類される特許

201 - 220 / 659


【課題】高速かつ高精度のトラックアンドホールド回路を提供すること。
【解決手段】本発明に係るトラックアンドホールド回路は、アナログ入力信号Vinをサンプリングする第1のサンプリング回路SC1と、第1のサンプリング回路SC1と並列に接続され、アナログ入力信号Vinをサンプリングする第2のサンプリング回路SC2と、第1のサンプリング回路SC1から出力された信号を増幅する第1の増幅回路A1と、第2のサンプリング回路SC2から出力された信号を増幅する第2の増幅回路A2と、を備えたものである。 (もっと読む)


【課題】端子数の異なる各パッケージに搭載されても制御プログラムの流用性を維持する半導体装置、入力選択制御方法を提供する。
【解決手段】半導体装置は、複数の入力端子と、アナログ入力パッドと、情報保持部と、チャネル指定部と、チャネル変換部と、AD変換部とを具備する。複数の入力端子は、チャネル番号により識別され、アナログ信号を入力する。アナログ入力パッドは、パッド番号により識別され、入力端子に接続される。情報保持部は、入力端子に関する情報を保持する。チャネル指定部は、入力端子のそれぞれを識別するチャネル番号のうちの1つを指定するチャネル指定信号を生成する。チャネル変換部は、情報に基づいて、チャネル指定信号により示されるチャネル番号をパッド番号に変換する。AD変換部は、指定されたパッド番号に対応するアナログ入力パッドから入力されるアナログ信号をアナログ・デジタル変換する。 (もっと読む)


受信した無線周波数(RF)信号から、タイムインタリーブされた複数のサンプルを生成し、そのタイムインタリーブされた複数のサンプルを組み合わせて信号品質を生成することにより決定された信号品質測定値に基づいた、RFサンプリングシステムの動的資源割り当てのための方法および装置。
(もっと読む)


【課題】被測定電圧源の出力インピーダンスが不明な場合であっても、基板ノイズ等による測定誤差をキャンセルして精度のよい測定結果を得ることのできるAD変換装置及びAD変換方法を提供する。
【解決手段】基準電圧入力と被測定電圧入力との電位差をディジタル信号に変換して出力するAD変換部と、被測定電圧源と被測定電圧入力との間に接続された第1のスイッチと、一端が被測定電圧入力及び第1のスイッチの一端に、他端が基準電源に接続された第1のサンプリング容量と、基準電圧源と基準電圧入力との間に接続された第2のスイッチと、一端が基準電圧入力及び第2のスイッチの一端に他端が基準電源に接続された第2のサンプリング容量と、基準電圧源と第2のスイッチの他端との間に接続され、基準電圧源と第2のスイッチの他端との間のインピーダンスを段階的に変えることのできるインピーダンス調整回路を備える。 (もっと読む)


【課題】精度よくアナログデジタル変換することが可能なアナログデジタル変換回路を提供することである。
【解決手段】本発明にかかるアナログデジタル変換回路は、ディザを生成するディザ生成回路11と、入力信号の極性を切り替える入力極性切替部1と、積分器2と、積分器2の出力電圧を調整する積分器出力調整回路5と、ウィンドコンパレータ3と、ウィンドコンパレータ3の比較結果に基づき、入力極性切替部1と積分器出力調整回路5とウィンドコンパレータ3を制御すると共に、デジタル信号を生成する制御回路4を有する。ディザ生成回路11は、デジタル信号を読み出す周期がディザの周期の整数倍となるような周期のディザを生成する。更に、ディザの1周期のうちの前半の半周期にカウント値が生成される回数と、後半の半周期にカウント値が生成される回数が異なる回数となるようなディザを生成する。 (もっと読む)


【課題】低コストで複数のアナログ信号をアナログ・デジタル変換することが可能なA/D変換装置、及び、該A/D変換装置を利用したヘッドセットを提供する。
【解決手段】複数のアナログ信号を入力し、各アナログ信号を順次切り替えることにより1つの信号に合成する信号合成部104と、信号合成部104によって合成された信号をアナログ・デジタル変換するA/D変換部105と、信号合成部104における信号の切り替えタイミングに対応したタイミングでA/D変換部105からのデジタル信号を分離する信号分離部106と、を備える。 (もっと読む)


時間インタリーブADCシステム内でアパーチャ遅延をランダム化するためのシステムは、前記システム内の各ADCに対応する複数の選択スイッチ・ステージと、電圧源に接続した第2選択スイッチ・ステージとを具備する。複数の導線が、前記システム内のADCの数を超えて、前記第2選択スイッチ・ステージと前記選択スイッチ・ステージの各々との間に延びている。前記システム内のN個のADCの各々に対して、前記選択スイッチ・ステージおよび前記第2選択スイッチ・ステージは、前記ADCの前記サンプリング・キャパシタの各々から前記電圧源まで延びる少なくともN+1個の選択可能な導電性パスを有する。前記N+1個のパスのランダム選択は、アパーチャ遅延をランダム化できる。
(もっと読む)


【課題】アナログマルチプレクサはチャンネル毎にスイッチのオン抵抗値に差があるため、アナログ入出力の精密な補正には、チャンネル毎に異なる補正値が必要になる問題を解決するため、1度の基準電圧調整でアナログ入出力すべての補正を自動的に実施できるアナログ入出力回路及び真空処理装置を提供する。
【解決手段】入力アナログ信号をデジタル信号に変換するA/D変換器505と、前記デジタル信号をアナログ信号に変換するD/A変換器506と、前記A/D変換器からの前記入力された信号についてのデジタル信号に対する第1の補正値604及びこの第1の補正値を用いた前記D/A変換器に出力されるデジタル信号に対する第2の補正値606を算出する演算器とを備え、第1の補正値610及び第2の補正値612により前記D/A変換器506から制御信号を出力する制御装置を備える。 (もっと読む)


【課題】アナログ入力信号に含まれるランダム雑音電力を低減する構成を、回路規模を大きくすることなく、入力信号周波数が高くとも支障なく対応できるように実現できる離散時間系回路を提供すること。
【解決手段】入力されるアナログ信号を、動作制御クロックclockの周期と同一の周期であるサンプリング周期の前半周期内において、互いにサンプリング期間が重なるとともに、該サンプリング期間の終了時刻が異なる関係を有する複数のサンプリングクロックφs1〜φsnによってサンプリングする複数のサンプリング回路1−1〜1−nと、複数のサンプリング回路1−1〜1−nでの各サンプリング値を動作制御クロックclockにおけるサンプリング周期の後半周期に対応する期間の開始に応答して平均化処理する平均化処理回路2とを備える。 (もっと読む)


【課題】製造ばらつきや温度ドリフトにより変動するノイズ振幅や位相に対して最適タイミングにあわせること。
【解決手段】選択回路M1は信号T6、T4、T5、T7に応じてそれぞれ第1〜4電位を出力する。A/D変換器M2は、クロックT13に応じて、第1〜4電位に対してそれぞれA/D変換を施して変換値C(n)、A(n)、B(n)、T3を出力する。演算回路M3は、信号T6、T4、T5を出力し、第1−第2電位間と変換値C(n)−変換値A(n)間との関係を直線で表した変換特性を生成し、変換値B(n)が変換特性に対応している場合、信号T7を出力し、変換値B(n)が変換特性に対応していない場合、信号T10、T6、T4、T5を出力する。調整器M5は、(J−1)回目(1≦J≦N)の信号T10に応じて、基準クロックT12を第J遅延値だけ遅らせてクロックT13としてA/D変換器M2に供給する。 (もっと読む)


【課題】トラックモードからホールドモードへの遷移時に生じる電圧誤差を低減可能なトラック・ホールド回路を提供する。
【解決手段】入力された差動入力信号を負荷抵抗RL1、RL2、トランジスタ対Q1,Q2からなる第1の差動増幅回路にて増幅して出力する入力バッファ1を、トラックモード時はホールドコンデンサCH1,CH2と接続し、ホールドモード時は切り離すスイッチ回路3を備え、かつ、フィードスルー減衰回路2として、ホールドモード時に負荷抵抗RL1、RL2それぞれに電流を供給するトランジスタ対Q13,Q14、トランジスタ対Q15,Q16それぞれからなる第2、第3の差動増幅回路、前記差動入力信号により該第2、第3の差動増幅回路に流れる電流を制御するトランジスタ対Q17,Q18からなる第4の差動増幅回路を備え、かつ、該第2、第3の差動増幅回路を構成する各トランジスタ対のエミッタにエミッタ接続抵抗を接続する。 (もっと読む)


【課題】入力電圧のピーク値を高応答かつ追従性良く検出し、保持すると共に、回路構成が簡単で小型化が可能なピークホールド回路を提供する。
【解決手段】ピーク検出部10は、入力電圧がピーク検出部10の出力電圧より大きくなったときにアクティブの信号を出力する比較器12と、その出力信号によりオンするアナログスイッチ14と、オン状態のアナログスイッチ14を介して入力電圧により充電され、かつ、両端電圧がピーク検出部10の出力電圧となるコンデンサ15と、を有し、ピークホールド部20は、A/D変換器30のトリガ信号によりオンするアナログスイッチ21と、オン状態のアナログスイッチ21を介してピーク検出部10の出力電圧により充電され、かつ、両端電圧がピークホールド部20のアナログ出力電圧となるコンデンサ22と、を備える。 (もっと読む)


【課題】本発明の一実施例では、コンパレータの製造ばらつきによるレベル判定誤差を補正するレベル判定装置の判定方法を提供することを目的とする。
【解決手段】上記課題を解決するため、レベル判定方法は、サンプルホールド回路の出力電圧を基準電圧に向かってあらかじめ決められた変化率で第一時間変化させる出力ステップと、該第一時間を変化させながら、該第一時間経過後の該出力電圧と該基準電圧との比較結果に応じた論理レベルを有する判定信号をコンパレータに出力させ該判定信号の該論理レベルを検出する判定ステップと、該論理レベルが変化した場合に該第一時間を固定する調整ステップと、該サンプルホールド回路に入力信号の電圧をサンプルさせ、該入力信号の電圧と該第一時間経過後の該出力電圧に応じたアナログ信号電圧を出力させ、該コンパレータに該基準電圧と該アナログ信号電圧とを比較させる比較ステップとを有する。 (もっと読む)


アナログ入力信号からデジタル出力信号を発生するための装置。この装置10はそれぞれ第1及び第2の周波数帯域40,50に存在するアナログ入力信号の第1及び第2の成分を第1及び第2のデジタル信号へ変換するように構成された第1及び第2のADC20a,20bを含む第1及び第2の信号経路を備える。第1及び第2の周波数帯域は共通周波数サブ帯域60が存在するように重畳される。本装置は合成ユニット30を備えるが、このユニットは、共通周波数サブ帯域における第1及び第2のデジタル信号の信号コンテンツに基づき、共通周波数サブ帯域における第1及び第2の信号経路間の不一致を指示するパラメータを決定し、第1及び第2の信号経路間の不一致を補償するために第1及び第2の補償デジタル信号を発生し、更に、第1及び第2の補償デジタル信号を合成してデジタル出力信号を発生する。 (もっと読む)


【課題】高速化を図りつつ、サンプル/ホールド部の消費電流を低減する。
【解決手段】アナログ/ディジタル変換器は、第1及び第2の信号がそれぞれ入力される第1及び第2のサンプル/ホールド回路11a,11bとサンプル/ホールド回路の出力信号が入力されるアンプ12とを有するサンプル/ホールド部と、前記アンプの出力信号をアナログ/ディジタル変換し、前記第1及び第2の信号に対応する第3及び第4の信号を並列出力するアナログ/ディジタル変換回路14と、前記第3の信号に基づいて振幅の最大値を検出する第1の最大値検出回路23aと、前記第4の信号に基づいて振幅の最大値を検出する第2の最大値検出回路23bと、前記第1及び第2の最大値検出回路の出力結果の中から振幅の最大値を判定する最大値判定回路24と、前記最大値判定回路の出力結果に応じて前記アンプの電流値を制御する可変電流源13とを具備する。 (もっと読む)


【課題】バースト信号非受信期間におけるA/D変換器のレファレンスレベルの変動を小さくできる自動オフセット校正回路を有する受信機を提供することにある。
【解決手段】単一電源で動作する受信機において、受信信号を処理してアナログ信号を出力するアナログ回路と、アナログ信号をレファレンスレベルに基づいてデジタル信号に変換するA/D変換器と、デジタル信号を復調する復調回路と、A/D変換されたデジタル信号の中心レベルを検出し、検出した当該デジタル信号の中心レベルとレファレンスレベルの中心レベルとを一致させるオフセット校正を行う自動オフセット校正回路とを有し、バースト信号の受信期間はオフセット校正を行い、バースト信号の非受信期間はオフセット校正を停止する受信機。 (もっと読む)


【課題】ディザポイントを変更することなく回路の小規模化及び省電力化に有利なA/D変換装置を提供する。
【解決手段】複数のディザを生成するディザ生成部102,103と、ディザ生成部102,103によって生成された複数のディザを、アナログ入力信号に加算する加算回路106、複数のディザが加算されたアナログ入力信号をデジタル信号に変換するA/D変換器107、デジタル信号からディザを抽出するディザ抽出部104,105、抽出されたディザをデジタル信号から減算する減算回路108を備え、ディザ生成部102,103が、各々が異なる値を有するディザを生成するD1生成器111、D2生成器112、D3生成器115と、生成されたディザの極性を、ランダムに負、または正に設定する乗算器114、116を備える。 (もっと読む)


【課題】VICの線形性を高めるとともに、ADCの広帯域化を可能とする電流モードAD変換器を得る。
【解決手段】差動信号の入力アナログ電圧値を作動信号の入力アナログ電流値に変換するVIコンバータ10と、1.5ビットの冗長変換機能を有し、VIコンバータの出力である差動信号の入力アナログ電流値をAD変換する電流モードパイプライン型ADコンバータ15とを備え、VIコンバータ10は、電圧利得が−A倍のアンプと、アンプの入力をソースに接続し、アンプの出力をゲートに接続し、負帰還をかけたトランジスタと、抵抗と、定電流源とを含んで構成される。 (もっと読む)


【課題】オフセットによる誤差の無い高速で低消費電力のサンプリング比較回路を実現する。
【解決手段】第1の反転増幅回路107と、第2の反転増幅回路108と、第1の反転増幅回路107の出力から第2の反転増幅回路108の入力へ接続する第1のインピーダンス素子111と、第2の反転増幅回路108の出力から第1の反転増幅回路107の入力へ接続する第2のインピーダンス素子112と、第1の反転増幅回路107に信号を入力する第1の容量素子105と、第2の反転増幅回路108に信号を入力する第2の容量素子106と、第1の反転増幅回路107の入出力間を短絡する第1のスイッチ回路109と、第2の反転増幅回路108の入出力間を短絡する第2のスイッチ回路110と、を含む比較回路1。 (もっと読む)


【課題】複数の入力アナログ信号に対応する複数の入力部を備える構成を採用した場合に、フィルタを用いて特定周波数成分を除去するに当たって、コスト削減を図ることが可能な信号処理装置を提供する。
【解決手段】複数の入力アナログ信号に対応する複数の入力部で前記入力アナログ信号をデジタル信号に各々変換し、前記デジタル信号を演算部に受け渡して所定の信号処理を行う信号処理装置において、前記入力部及び演算部は、特定周波数成分を共同して所定量だけ減衰させるフィルタを各々備える。 (もっと読む)


201 - 220 / 659