説明

Fターム[5J022AA01]の内容

アナログ←→デジタル変換 (13,545) | A/D変換器の型式 (1,573) | A/D非特定 (659)

Fターム[5J022AA01]に分類される特許

121 - 140 / 659


デジタルのサンプル値信号へのノイズの寄与を減少させるための、統計プロセッサ及び勾配リミッタを含む、方法及び装置が開示される。統計プロセッサは、フィルタされた信号の平均値(平均値及び/又は標準偏差)を決定する。平均値は、対象となる信号の周波数の、予期される最大の一次導関数の値に対応する勾配制限を決定するために、用いられる。かかる勾配制限は、アナログデジタルコンバータの出力を制約するために適用され、デジタルアナログコンバータの出力が、最大の増減率を越えることを防止する。アナログデジタルコンバータの出力を制約することにより、アンチエイリアスフィルタを最初に用いることなく、アナログ信号をデジタルにサンプリングすることができる。なぜなら、デジタルのサンプル値信号の事後的な処理が、信号の高い周波数成分の寄与を制限し、それによって、信号を受信するために、完全にデジタルなサンプリング・フィルタリング回路が提供され得るためである。
(もっと読む)


【課題】正確なA/D変換値を得ることが可能なA/D変換装置を提供する。
【解決手段】A/D変換装置101は、A/D変換器2A,2Bと、出力選択回路54と、A/D変換器2A,2Bの各々が正常であるか否かを判別するための判別回路(D/A変換器5A,5Bおよびアナログ比較器6A,6B)と、出力コントローラ53とを備える。コントローラは、判別回路の出力(判別信号S1,S2)に基づいて、A/D変換器2A,2Bのうち、判別回路によって正常と判別されたほうから出力されたデジタル信号が、出力選択回路54によって選択されるように、出力選択回路54を制御する。 (もっと読む)


【課題】入力信号の種別にかかわらず容易に対応することができる抵抗モジュール、及びA/D変換装置を提供する。
【解決手段】この発明による抵抗モジュールは、抵抗器と、抵抗器の両端子に夫々接続された入力側コネクタと、抵抗器の両端子に夫々接続された出力側コネクタとを備え、入力側コネクタは、外線コネクタケーブルに直接若しくは間接的に着脱自在に接続可能に構成され、出力側コネクタは、A/D変換装置の入力側コネクタに直接若しくは間接的に着脱自在に接続可能に構成され、この発明によるA/D変換装置は、前記抵抗モジュールの出力側コネクタに直接若しくは間接的に接続可能に構成された入力側コネクタ備えたものである。 (もっと読む)


【課題】TADが出力するデジタル信号の線形性を補正するための補正式の算出処理を軽減することができる。
【解決手段】第2の補正計算部210は、A/D変換器20が出力するデジタル信号に基づいて、A/D変換器20が出力するデジタル信号の線形性を補正するための第2の補正式を算出する。判定部220は、第2の補正計算部210が算出した第2の補正式の係数と、この第2の補正式よりも前に算出した第2の補正式の係数とを比較した結果に基づいて、第1の補正式を算出するか否かを判定する。アップデート信号出力部230は、第1の補正式を算出すると判定された場合、第1の補正計算部110に第1の補正式を算出させるための信号を出力する。 (もっと読む)


【課題】本発明はフォールディングアナログデジタルコンバータを提供する。
【解決手段】本発明のフォールディングアナログデジタルコンバータは、基準電圧発生部と、アナログ前処理部と、比較部と、エンコード部を備え、前記アナログ前処理部のフォルダの各々は前記アナログ入力信号を前記基準電圧と比べる複数のフォールディングユニットを含む。前記フォールディングユニットは従属的に接続され、以前のフォールディングユニットの出力によって自分の電流源を駆動して次のフォールディングユニットの電流源を動作モードに駆動する反面、前記アナログ入力信号が前記基準電圧より小さければ、前記次のフォールディングユニットの電流源をスリープモードに転換させる。 (もっと読む)


【課題】高速サンプリングを実現しつつ簡素な構成で不良監視が可能なディジタル保護制御装置を提供することを目的とする。
【解決手段】上記課題は、高調波信号を発生させる高調波発生器と、電力系統のアナログ交流電気量と前記高調波信号とを重畳して取込みフィルタ処理を行う複数のアナログフィルタと、前記アナログフィルタの出力をディジタル電気量に変換する複数のA/D変換器と、前記A/D変換器の出力から前記重畳された高調波信号の振幅値および位相値を算出するフーリエ変換手段と、前記フーリエ変換手段により算出された位相値および振幅値から位相偏差および振幅偏差を求め、前記位相偏差が既定値以下の場合は前記A/D変換器の異常検出を行い、前記位相偏差が前記既定値より大きい場合は前記アナログフィルタの異常検出を行う監視手段と、を備えるディジタル保護制御装置によって解決される。 (もっと読む)


【課題】1つのA/D変換器により複数の各アナログ信号を正確な時間間隔でA/D変換することができるようにする。
【解決手段】エンジンを制御するECUのマイコンは、複数の入力端子へのアナログ信号を切り替えて1つのA/D変換器でA/D変換する多チャネルのA/D変換部を有している。そして、そのA/D変換部は、各チャネルに対応したタイマからトリガ信号が出力される毎に、そのトリガ信号に対応したチャネルのアナログ信号をA/D変換するようになっている。このため、各タイマは、各アナログ信号のA/D変換が重複しないように、トリガ信号の出力タイミングが互いにずらされている。そこで、マイコンのCPUは、各タイマからトリガ信号が出力される時間差が正常値でない異常状態か否かを判定し(S220)、異常状態ならば(S230:YES)、全タイマを動作開始時の状態から動作させ直す(S250)。 (もっと読む)


【課題】一のアナログ回路で発生したノイズがアナログ電源経路を介して他のアナログ回路に回り込む虞を未然に抑制する
【解決手段】並列動作可能であって共通のアナログ電源端子に接続された複数個のアナログ回路(43〜46)に関し、相互に一のアナログ回路は、既にアナログ動作を開始している他のアナログ回路のアナログ動作サイクルにおいて当該一のアナログ回路のアナログ動作の開始を抑止する区間を特定するタイミング制御データに基づいてアナログ動作の開始が制御されるようにする。要するに、一のアナログ回路の動作が開始されたとき、その動作サイクルにおいて他のアナログ回路のアナログ動作の開始によって影響を受けるタイミングを予めタイミング制御データとして保持し、一のアナログ回路の動作の開始に同期してタイミング制御データを用いて他のアナログ回路のアナログ動作の開始を遅延させたり一時的に抑制したりする制御を行う。 (もっと読む)


【課題】アナログデジタル変換器を2系統備えたアナログデジタル変換装置において、連続的なアナログデジタル変換処理を行ないつつ、オフセット電圧誤差をキャンセルできるようにする。
【解決手段】第2アナログデジタル変換器への入力を、入力アナログ信号と基準電位とで切り替えるスイッチと、スイッチが基準電位に切り替えられた際の第2アナログデジタル変換器の出力値を記憶する第2レジスタと、第1アナログデジタル変換器における入力アナログ信号の変換結果と第2レジスタの記憶値との和から、スイッチが入力アナログ信号に切り替えられた際の第2アナログデジタル変換器の出力値を差し引く第1演算部と、第1演算部の出力値を記憶する第1レジスタと、第1アナログデジタル変換器における入力アナログ信号の変換結果から第1レジスタの記憶値を差し引いて出力デジタル信号とする第2演算部とを備える。 (もっと読む)


【課題】複数の処理対象信号を重要度に応じた圧縮レートでサンプリングを行う。
【解決手段】信号処理装置は、入力される複数の処理対象信号それぞれの重要度に応じて、該複数の処理対象信号のうちいずれを選択するかを表す制御信号を生成する制御部と、前記制御部の生成した制御信号に応じて、前記複数の処理対象信号のうち1つの処理対象信号を選択する切替器と、前記切替器が選択した処理対象信号をサンプリングしたサンプリング値を出力するサンプリング器と、前記サンプリング器から入力されたサンプリング値を前記制御部の生成した前記制御信号に基づいて、前記複数の処理対象信号それぞれに対応する出力端子から出力する分配器と、前記分配器の異なる出力端子にそれぞれ接続され、該出力端子から出力されるサンプリング値に基づいて、サンプリング対象となった元の処理対象信号を復元する複数の復元器とを備える。 (もっと読む)


【課題】簡易な構成で高精度な部品を用いることなくアナログ入力電圧の異常を検出することができる車載制御装置を提供する。
【解決手段】本発明に係る車載制御装置では、アナログ電圧出力部が出力するアナログ電圧のデジタル変換値を、動作開始前の時点であらかじめ記憶部に格納しておく。動作開始後に、アナログ電圧出力部が実際に出力するアナログ電圧のデジタル変換値と記憶部内の値との差分を求め、差分が所定閾値を超えていればADコンバータまたはアナログ電圧出力部に異常が発生していると判断する。 (もっと読む)


【課題】 2つのAD変換要素が同時にサンプリングしている信号は同じ値であるということを前提にしたAD変換器の内部のコンパレータのオフセットを自動的に調整する方式のAD変換器において、オフセット自動調整後、不要となる片方のAD変換要素を有効に使うことができるようにする。
【解決手段】 2つのAD変換要素を含む相互オフセット較正AD変換器の前記2つのAD変換要素をタイムインターバル動作する関係になるようそれぞれのマスタークロックの位相関係を180度差に設定し、前記2つのAD変換要素の入力側にはT/H(トラックアンドホールド)スイッチを設ける。T/HスイッチをAD変換要素のマスタークロックの1/2分周信号で駆動した時に前記2つのAD変換要素による相互オフセット較正AD変換器はオフセット較正を行ない、前記T/Hスイッチを常時track状態に設定したときにタイムインターバル動作によりマスタークロックの2倍のサンプリング周波数で動作する。 (もっと読む)


【課題】選択的に圧縮センシングを適用することのできる信号処理装置を提供する。
【解決手段】信号処理装置は、第1信号が第2信号より低い周波数帯域に配置された第3信号に対して、第1信号の帯域幅の2倍に第2信号の帯域幅を加えた周波数のM倍の周波数をサンプリング周波数とし、サンプリングにより得られるサンプリング値のうち、M個のサンプリング値ごとに所定のパターンでサンプリング値を選択する選択パターンを決定する制御部と、制御部が算出するサンプリング周波数で第3信号をサンプリングし、サンプリングで得られたサンプリング値を制御部が決定した選択パターンに基づいて出力するサンプリング部と、サンプリング部が出力するサンプリング値に対して所定のアルゴリズムを用いて第2信号を復元する復元部と、サンプリング値を用いて第1信号に対する処理を行い、復元された第2信号に対して異なる処理を行う信号処理部とを備える。 (もっと読む)


【課題】同一アナログ信号の複数回測定に要する時間を短縮する。
【解決手段】A/D変換器10を構成するサンプリング回路200は、入力端子100に入力されたアナログ信号2を、予め定めた時間内の互いに異なる複数のタイミングでそれぞれサンプリングする。変換回路300は、各タイミングにおけるサンプリング値(3_1〜3_5)を、ディジタル信号(5_1〜5_5)に変換する。また、A/D変換器10を搭載する信号処理装置1内の信号処理回路20(又は、A/D変換器10内に設けた平均化回路)は、変換回路300から出力された複数のディジタル信号(5_1〜5_5)を平均化する。 (もっと読む)


【課題】マイコンが有する複数の構成要素のうちいずれかが故障したことを効率的に検出すること。
【解決手段】本発明に係る電子制御システム1は、故障検出用のデジタルデータを格納する記憶部131、132と、演算機能を有する算術演算器171と、AD変換器141と、を有する制御マイコン110と、算術演算器161と同一の演算を行うアナログ算術演算部120と、を備える。記憶部131、132のデジタルデータをアナログ信号に変換してアナログ演算部120により演算を行い、当該演算結果をAD変換器141によりデジタルデータに変換した演算結果と、記憶部131、132のデジタルデータを算術演算器161により演算を行った演算結果と、を比較して、演算結果の差分が所定の上限値を超える場合に、制御マイコン110が有する機能のいずれかに故障が発生したものと判定する。 (もっと読む)


【課題】アナログデータ処理部とデジタル信号処理部の境界において、回路規模を増大をさせることなく、メタ・ステーブルによるデータ転送不良による装置の誤動作を回避する技術を提供する。
【解決手段】アナログデータをデジタルデータに変換するA/D変換手段と、A/D変換手段で生成されたデジタルデータをチャンネル毎に少なくも2周期分だけ保持する第1データ保持手段と、チャンネル毎のデジタルデータを保持するための第2データ保持手段と、第2データ保持手段において保持されるチャンネル毎のデジタルデータの更新を制御する更新手段と、第1データ保持手段が保持する、いずれかのチャンネルの2周期分のデジタルデータの差分を計算し該差分が閾値より大きいか否かを判定する比較判定手段と、比較判定手段における判定の結果に基づき、更新もしくはA/D変換の再変換を指示するA/D制御手段と、を備える。 (もっと読む)


【課題】低い分解能のA/D変換ICを使用しても高い分解能でのA/D変換結果が得られるA/D変換装置の実現。
【解決手段】アナログ出力信号Voutをデジタル信号に変換するA/D変換装置であって、アナログ出力信号の電圧レベルが、複数のレベル領域A,B,C,Dのいずれに該当するかを判定する領域判定回路41,42,43と、該当するレベル領域に対応するシフト電圧を発生するシフト電圧発生回路44,45,47と、アナログ出力信号をシフト電圧変化させると共に、A/D変換入力レンジに対応するように増幅して増幅シフトアナログ信号を発生する演算増幅回路48,R1-R4と、増幅シフトアナログ信号をA/D変換して予備A/D変換値を算出する初段A/D変換回路11と、予備A/D変換値から該当するレベル領域に応じて最終A/D変換値を算出する最終A/D変換値算出回路31と、を備える。 (もっと読む)


【課題】信号監視システムを提供する。
【解決手段】信号監視システムにおいて、回路は入力端子と出力端子とを含む。さらに、回路に接続されたプロセッサは、入力端子における入力信号と、出力端子における出力信号との間のレベル差を所定レベルに設定することによって、回路の誤差要因を示すパラメータを計算する動作が可能である。 (もっと読む)


【課題】データサイズが8ビットに制限される宇宙機において、サーミスタの非線形アナログ信号を精度良く8ビットのデジタル信号に変換することを目的とする。
【解決手段】デジタル処理部220はサーミスタ101から出力された非線形アナログ信号111を信号の強さに応じて16ビットの非線形デジタル信号112に変換する。デジタル処理部220はリニアライズ計算ロジック221を記憶している。リニアライズ計算ロジック221は、16ビット値と、16ビット値に相当する計測温度を線形アナログ信号で表した場合の当該線形アナログ信号の信号の強さに相当する8ビット値とを対応付けている。16/8ビット変換部222は非線形デジタル信号112の16ビット値に対応する8ビット値をリニアライズ計算ロジック221に基づいて特定し、特定した8ビット値を表す線形デジタル信号113を出力する。 (もっと読む)


【課題】AD変換回路の故障診断機能に係る検出精度を向上させ得る負荷制御回路を提供する。
【解決手段】情報処理回路12では、AD値変換完了判別処理S101と、変換値受信処理S102と、複数の故障診断処理S103a〜S103bとから成る信号情報認識処理を実施させる。今回のADタイミングでサンプリングされたデジタル情報が不正であると判断された場合、二度目の故障診断処理S103bが実施される。その後、故障診断処理S103bでは、故障判定処理を実施させ、今回のADタイミングでサンプリングされたデジタル情報が不正であると判断した場合、故障状態報知処理へと移行し、故障状態を示す故障判定情報を記憶回路13へ記憶させる。一方、今回のADタイミングでサンプリングされたデジタル情報が変換途中であると判断した場合、変換未完了情報を記憶回路13へ格納させる。 (もっと読む)


121 - 140 / 659