説明

Fターム[5J022AA01]の内容

アナログ←→デジタル変換 (13,545) | A/D変換器の型式 (1,573) | A/D非特定 (659)

Fターム[5J022AA01]に分類される特許

61 - 80 / 659


【課題】占有面積を低減することができる信号処理回路を提供する。
【解決手段】信号処理回路1は、図1に示すように、主に、第1のアナログ信号を生成するセンサ10と、センサ10から出力された第1のアナログ信号を第1のデジタル信号に変換するA/D変換部13と、A/D変換部13から出力された第1のデジタル信号に処理を施す処理部15と、処理部15により処理が施された第2のデジタル信号を第2のアナログ信号に変換して出力端子26を介して出力するD/A変換部17と、を備えて概略構成されている。 (もっと読む)


【課題】受信品質の向上を図る。
【解決手段】サンプリングクロック同期装置は、A/Dコンバータ、フィルタ部およびサンプリング同期化部を備える。A/Dコンバータは、サンプリングクロックにもとづいて、アナログ/ディジタル変換を行う。フィルタ部は、A/Dコンバータから出力された、スペクトル狭窄化を受けている信号に対して、スペクトル狭窄化の特性と逆特性のフィルタ特性で、スペクトル狭窄化による帯域制限を補償する。サンプリング同期化部は、スペクトル狭窄化の補償後の信号から、サンプリングクロックの位相ずれを検出して、サンプリングクロックの位相を調整し、サンプリングタイミングの同期をとる。 (もっと読む)


【課題】ダイナミックレンジが歪みで制限されるAD変換の特性を大幅に改善することが可能なAD変換装置および信号処理システムを提供する。
【解決手段】入力アナログ信号をデジタル信号に変換する第1のアナログデジタル(AD)変換器11と、入力アナログ信号を係数αでα倍したアナログ信号をデジタル信号に変換する第2のAD変換器12と、第1のAD変換器の出力信号に係数αを2乗した値αを掛け合わせる第1の演算器14と、第2のAD変換器の出力信号に係数αを−1乗した値α−1を掛け合わせる第2の演算器15と、第1の演算器の演算結果と第2の演算器の演算結果との差分をとり、入力信号のAD変換結果として出力する第3の演算器16とを有する。 (もっと読む)


【課題】チャージインジェクションによる信号誤差を抑制できるサンプル・ホールド回路、回路装置、A/D変換回路及び電子機器を提供すること。
【解決手段】サンプル・ホールド回路は、一端が第1のノードN1に接続されるサンプリング用キャパシターCsと、第1のノードN1と第2のノードN2の間に設けられるメイントランジスターTMと、メイントランジスターTMと並列に設けられるサブトランジスターTSと、を含む。サブトランジスターTSのゲート面積は、メイントランジスターTMのゲート面積よりも小さい。サンプリング期間からホールド期間への切り替わりにおいて、メイントランジスターTMがオフになった後にサブトランジスターTSがオフになる。 (もっと読む)


【課題】アナログ信号に含まれているサンプルホールド動作周期と同じ周期の周期性ノイズや、サンプルホールド動作周期の逓倍の周期の周期性ノイズ等に起因する影響を抑えて信号処理することのできるサンプルホールド回路及びAD変換器を提供する。
【解決手段】入力されたアナログ信号をサンプルホールドするための第1のサンプルホールド回路部23と、第2のサンプルホールド回路部24との2つのサンプルホールド回路部を備えている。第1のパルス信号生成回路部21は、各サンプルホールド動作周期TSHにおいて、任意のタイミングで第1のサンプルホールド回路部23によりアナログ信号AINがサンプルホールドされると共に、その任意のタイミングを変化させて、第1のパルス信号S1を生成する。これにより、サンプルホールド回路20から出力されたアナログ信号ASHに、なるべく周期性ノイズの同じオフセット成分を付加されないようにする。 (もっと読む)


【課題】離散的範囲で高精度の電流検出が必要な場合に、アナログディジタル変換器のビット数を抑制することである。
【解決手段】電流検出回路10は、大電流範囲の電流検出用に小抵抗値を有する第1抵抗素子12と、小電流範囲の電流検出のための小電流検出部20と、大電流範囲と小電流範囲とで電流パスを切り替える切替部14と、バッファアンプ部30,32と、アナログディジタル変換回路部40、42と、切替部14に切替信号を出力する切替制御回路34とを含んで構成される。小電流検出部20は、小電流範囲の電流検出用に大抵抗値を有する第2抵抗素子28と、バイパストランジスタ26と、第2抵抗素子28の両端子間電圧を閾値電圧である基準電圧22となるように制御する作動増幅器24を含んで構成される。 (もっと読む)


【課題】短時間で誤差を補正することができるアナログデジタル変換器を提供することを課題とする。
【解決手段】アナログデジタル変換器は、アナログ入力電圧をサンプリングするスイッチトキャパシタ回路(101)と、前記スイッチトキャパシタ回路の電圧の正負符号を変換する符号変換回路(401)と、前記符号変換回路の出力電圧を増幅するアンプ(301)と、前記アンプの出力電圧から前記アンプのオフセット電圧を除去するオフセット電圧除去回路(402)と、前記オフセット電圧除去回路の出力電圧をラッチするラッチ回路(302)と、補正モードでは、前記ラッチ回路の出力電圧に応じて前記スイッチトキャパシタ回路の誤差を補正する制御部(103)とを有し、前記スイッチトキャパシタ回路は、アナログデジタル変換モードでは、前記ラッチ回路の出力電圧に応じてアナログ電圧を出力する。 (もっと読む)


【課題】予測が困難な動作タイミングで動作するノイズ源等からのノイズを低減する。
【解決手段】半導体集積回路1は、サンプル・ホールド回路1211とA/D変換回路1212とを含むA/D変換器121、中央処理ユニット21、クロック生成ユニット30、サンプル・ホールド信号生成回路123を具備する。校正動作で、サンプル・ホールド信号生成回路123はクロック生成ユニット30のクロック信号φOに応答した複数のクロック信号φ〜φをサンプル・ホールド回路に順次に供給して、A/D変換回路から順次に出力される複数のデジタル信号の解析で低雑音A/D変換のホールド動作期間のタイミングを複数のクロック信号から選択する。通常動作では、校正動作での選択クロック信号がサンプル・ホールド制御信号φSHとしてサンプル・ホールド回路に供給される。 (もっと読む)


【課題】ADCを適切に補正することができる。
【解決手段】変換部1は、光信号を電気信号に変換する。増幅器2は、変換部1によって変換された電気信号を増幅する。ADC3a〜3nは、増幅器2で増幅された電気信号を時分割でアナログ−デジタル変換する。制御部4は、複数のADC3a〜3nの補正を行う際、複数のADC3a〜3nの出力の合計振幅または平均振幅が所定値以上となるように、増幅器2の増幅率を制御する。 (もっと読む)


【課題】外光である太陽光等の周囲光による誤動作が生じないセンサ装置及び電子機器を提供する。
【解決手段】センサ装置1において、ADC2は、電流Iinと電流I1との差の電流を求める減算による電流Iin−I1に応じたデジタル値ADCOUTであって、閾値Data_thよりも大きい第2データを、比較回路3の一方の入力に出力する。 (もっと読む)


【課題】 電子装置における受信回路の面積及び消費電力を低減することができる。
【解決手段】 本受信回路は、受信データを異なるタイミングでサンプリングする複数のサンプリング回路(SWs)と、複数のサンプリング回路によりサンプリングされたそれぞれのデータを保持する複数のホールド回路(C)と、複数のホールド回路からの出力に基づき、入力信号の等化及び補間の度合いを決定するためのパラメータを算出するパラメータ算出回路(70、72、74)と、パラメータ算出回路により算出されたパラメータに基づき、複数のホールド回路のそれぞれの出力に対し重み付けを行う重み付け回路(76)と、重み付け回路により重み付けが行われたホールド回路の出力データを合成して出力する出力回路(N3)と、を備えることを特徴とする受信回路。 (もっと読む)


【課題】比較的高速処理の必要な入力信号の処理の遅延を従来よりも低減する。
【解決手段】半導体装置100において、変換部2は、第1のチャネルCH0〜CH2および第2のチャネルCH3〜CH5を有し、選択中のチャネルに入力された信号をA/D変換する。第1のチャネルに入力される信号は、第2のチャネルに入力される信号よりも高速の処理が必要とされる。変換部2は、中央処理装置1などからスキャン変換指令を受けた場合に、複数の入力チャネルCH0〜CH5を所定の選択順で順次選択して連続的にA/D変換を行なう。この場合、変換部2は、第1のチャネルCH0〜CH2に入力された信号のA/D変換が完了した後でありかつ全入力チャネルの入力信号のA/D変換が完了する前に、A/D変換の完了を周辺回路IP0に通知する。 (もっと読む)


【課題】CPUが介在することなく複数種類のアナログ信号を所望の順番でAD変換し、所定時間内で複数種類のアナログ信号をAD変換する場合に最も効率的な結果が得られるよう用途に応じた設定を可能とするAD変換回路を提供することを目的とする。
【解決手段】シーケンス情報に対応して信号選択情報と時間情報を記憶した保持部と、一致信号の供給によりカウントを行う順番カウンタと、クロックの供給によりカウントを行う期間カウンタと、順番カウンタのカウント値で保持部のシーケンス情報を参照して得られる時間情報と期間カウンタのカウント値が一致したとき一致信号を生成する比較器と、複数種類のアナログ信号のうち、順番カウンタのカウント値で保持部のシーケンス情報を参照して得られる信号選択情報に対応する1種類のアナログ信号を選択する選択部と、選択部で選択された1種類のアナログ信号をAD変換するAD変換器とを有する。 (もっと読む)


【課題】従来のΔΣ型のA/D変換器を用いたDCオフセット補正は過大入力があると発振し正常にA/D変換できないことから、利得アンプの利得を最小に設定しオフセットを測定していたために精度が悪く、またDC値の測定にはA/D変換後にデジタルローパスフィルタが必要であり低速で回路規模が大きくなる課題を有していた。
【解決手段】DCオフセット補正時にΔΣ型のA/D変換器308の内部の量子化器を用いることで、利得アンプ305の利得を大きくとりながら、過大入力があっても発振せず正常にかつ高速にA/D変換結果が得られる。また、A/D変換器308の出力側にデジタルローパスフィルタを必要としないため、小規模な付加回路で実現可能である。 (もっと読む)


【課題】A/Dコンバータ及びD/Aコンバータをいずれも含んだアナログモジュールを備えた半導体集積回路において、アナログモジュールの調整コストを低減する。
【解決手段】テスト起動端子TSを介して起動指令が入力されると、アナログモジュールの動作特性が、目標特性と一致していない場合、一方の調整パラメータを固定し他方の調整パラメータを可変設定しながらテスト処理を実行することによって得られた判定結果(近似度を含む)から、他方の調整パラメータの最適値を求め(S210〜S260)、次は、固定側と可変設定側とを入れ替えて、固定側は、調整パラメータを直前の処理で求められた最適値に固定して同様の処理を実行する(S270〜S310)、その結果、アナログモジュールの動作特性が目標特性と一致したときに設定されている調整パラメータを用いる。
【選択図】図4
(もっと読む)


【課題】 スイッチ回路におけるリーク電流を低減すること。
【解決手段】 本電子回路は、一端がそれぞれの入力端子AN1〜ANnに接続され、他端が共通の出力端子OUTに接続された複数のスイッチ回路SW1〜SWnであって、入力端子ANiと出力端子OUTとの間に直列に接続された第1スイッチSWia及び第2スイッチSWibを含む複数のスイッチ回路SW1〜SWnと、第1スイッチSWiaと第2スイッチSWibとの中間に位置する中間ノードMiに対し、出力端子OUTの電圧を供給する電圧供給回路20と、を備えることを特徴とする。 (もっと読む)


【課題】電池電圧測定システムの規模を縮小化することができる、電池電圧測定システム及び電池電圧測定方法を提供する。
【解決手段】レギュレータ14が電池電圧VDDに基づいて生成した定電圧VregがA/Dコンバータ12のアナログ入力端子Ainに入力される。また、A/Dコンバータ12の基準電圧端子には、電源電圧20から端子(パッド)18を介して直接、電池電圧VDDが入力される。A/Dコンバータ12は、電池電圧VDDを基準電圧Vrefとして、当該基準電圧Vrefに対する入力電圧Ain=定電圧Vregのレベルを判定し、A/D変換した変換結果Doutを出力する。電池電圧VDDの低下に伴い、変換結果Doutは大きくなるため、処理部16では、変換結果Doutに基づいて電池電圧VDDの測定・監視を行う。 (もっと読む)


【課題】ダイナミックレンジと分解能を両立させつつ高速なAD変換ができるAD変換システムを提供することを課題とする。
【解決手段】アナログ信号をデジタル信号に変換するAD変換システム1であって、アナログ入力信号をAD変換器15の複数のチャネル(Ch1,Ch2,Ch3)別に複数の電圧範囲に分割する分割手段13,14と、分割手段13,14で分割された異なる電圧範囲毎のアナログ入力信号をAD変換器15の各チャネルでそれぞれAD変換する分割AD変換手段15(Ch1,Ch2,Ch3)と、分割AD変換手段15でAD変換された異なる電圧範囲毎のデジタル信号を合成する合成手段16とを備えることを特徴とする。 (もっと読む)


【課題】A/D変換器の異常を検出することができるとともに、A/D変換用の基準電圧の異常も検出することができる電子制御装置を提供する。
【解決手段】メインマイコン異常判定手段14は、メインマイコンA/D変換器11からのデジタルデータ11aに基づくVccの電圧値が閾値13a以上であるか否かを確認することによって、メインマイコンA/D変換器11及びVrefの異常判定を行う。サブマイコン異常判定手段24は、サブマイコンA/D変換器21からのデジタルデータ21aに基づくVccの電圧値が閾値23a以上であるか否かを確認することによって、サブマイコンA/D変換器21及びVrefの異常判定を行う。異常識別手段15は、メインマイコン異常判定手段14及びサブマイコン異常判定手段24の両方の異常判定結果を用いて、異常発生部位を識別する。 (もっと読む)


【課題】信号監視システムを提供する。
【解決手段】信号監視システムは、変換回路と、前記変換回路に連結された制御器とを備える。前記変換回路は、調整基準値の実時間のレベルに基づいて、基準入力値を基準出力値に変換すると共に、監視される信号を出力信号に変換する。前記制御器は、前記基準出力値に従って、そして、あらかじめ定義された基準値に従って、前記出力信号を較正する。前記あらかじめ定義された基準値は、前記基準入力値により、及び前記調整基準値のあらかじめ調整されたレベルにより決定される。 (もっと読む)


61 - 80 / 659