説明

Fターム[5J022CF10]の内容

アナログ←→デジタル変換 (13,545) | 周辺・部分回路構成 (2,714) | 信号検出トランスジューサ (238)

Fターム[5J022CF10]に分類される特許

81 - 100 / 238


【課題】逐次比較型A/D変換器において、オーバーサンプリングを行う場合の処理にかかる時間、ひいてはA/D変換の変換時間を短縮する。
【解決手段】オーバーサンプリングを行う際に、1回目のA/D変換処理では、N回のステップでアナログ信号についてNビットのデジタル値を求める。そして、2回目以降のA/D変換処理では、1回目のA/D変換処理で得たNビットのデジタル値の上位nビットについてはA/D変換処理を行わずにそのまま固定とし、(N−n)ビット以下の下位ビットから、即ちビットの途中からA/D変換を開始する。 (もっと読む)


【課題】抵抗ラダー型電圧発生回路において、抵抗とスイッチの数を増やすことなく、発生する電圧波形の分解能を上げてその電圧波形の傾斜を従来よりも大きくすると共に、ビット数が増大しても、アナログデジタル変換期間の増大を招かないようにする。
【解決手段】抵抗ラダー回路に接続される複数個のスイッチのうち、連続する(k+1)個のスイッチの中のk個を同時オン状態になるよう制御すると共に、前記kを時間的に切り替える。これにより、小さな傾斜の電圧波形から大きな傾斜の電圧波形まで傾斜の異なる電圧波形が任意が得られる。また、この電圧発生回路をランプ波発生回路として用いて、ランプ波の傾斜をダイナミックに切り替えれば、イメージセンサの高速化が実現される。 (もっと読む)


【課題】簡単な構成で、かつ、後段の論理回路のセットアップタイム、ホールドタイムのマージンを確保しつつ、メタステーブルの発生を抑制できるようにする。
【解決手段】アナログデータを処理するアナログデータ処理部102、アナログデータ処理部102から出力されるアナログデータが入力されるデジタルデータ処理部103、デジタルデータ処理部103に供給する動作クロックの遅延量を制御する遅延制御部104を備えており、安定したデータを取得できるアナログチャンネル、例えば温度センサ114用のアナログチャンネル1から入力されるデータをデジタルデータに変換する際、サンプリングタイミングを変化させ、データが変動する境界(サンプリングタイミング)を検出することにより、デジタルデータ処理部103に供給する動作クロックの遅延量を決定する。 (もっと読む)


【課題】
高速・高分解能で、かつ固定パターン雑音なども除去するノイズリダクション機能を有したカラムA/D変換器を小さな回路規模で提供する。
【解決手段】
各カラムA/D変換器は、各々に共通に供給される参照電圧群の中から、それぞれのカラムA/D変換器に入力される各センサ信号電圧を挟み込む2つの参照電圧を選択して出力するデュアル出力型のD/A変換器と、その2つの参照電圧をフルスケールとする電荷再分配型のD/A変換器を併用することで、小さな回路規模で高速・高性能のカラムA/D変換器を実現する。さらにその高速変換性を生かし、A/D変換後のデジタル演算によってノイズリダクションを行う。 (もっと読む)


【課題】容易な回路構成で環境補正する時間AD変換器および当該時間AD変換器を用いた固体撮像装置を提供する。
【解決手段】時間AD変換器が、n個(nは2以上の自然数)の遅延ユニット(不図示)を有するRDL101と、RDL101の出力を利用してアナログ信号に対応するデジタル信号を生成するデジタル信号生成部102と、外部環境信号に応じてn個の遅延ユニット(不図示)に入力される電流を制御するRDL制御部110と、を備える。 (もっと読む)


【課題】映像信号電圧とリセット電圧の差分をA/D変換するA/D変換器をバイナリカウンタを用いて構成する。
【解決手段】リセット電圧と第1の参照電圧とを比較し、第1の参照電圧が第1の電圧から変化してリセット電圧と等しくなるまでに費やされる第1の時間を、複数ビットのバイナリカウンタ51でクロック信号をカウントすることにより計測し、バイナリカウンタ51の全ビットの信号を反転させた後、映像信号電圧と第2の参照電圧とを比較し、第2の参照電圧が第2の電圧から変化して映像信号電圧と等しくなるまでに費やされた第2の時間を、バイナリカウンタ51でクロック信号をカウントすることにより計測する。 (もっと読む)


【課題】AD変換期間を短縮し高速化と省電力化を実現させる。
【解決手段】未受光の画素回路11から出力されるリセット成分と参照信号RAMPとを比較器21で比較しながら、比較器21が所定の比較結果を示すまでカウンタ22でクロックCK0をダウンカウントし、ダウンカウント後のカウンタ22の値をラッチ24に保持する。ラッチ24に保持された値をカウンタ22にプリセットした後、受光後の画素回路11から出力される信号成分と参照信号RAMPとを比較器21で比較しながら、比較器21が所定の比較結果を示すまでカウンタ22でクロックCK0をアップカウントし、アップカウント後のカウンタ22の値を、画素回路11の受光量を表すデジタル値として出力する。 (もっと読む)


【課題】船舶内のように安定な接地状態の確保が難しい状況での使用に適し、かつ低コストのA/D変換ユニット等を提供する。
【解決手段】A/D変換ユニット1は、発振回路10と、発振回路からのパルスが入力されるパルストランス11と、各々がパルストランスと接続された複数の計測部12-1,12-2,12-nと、各計測部と接続されたマイクロプロセッサ13と、を備える。各計測部は、パルストランスからの電力が入力される整流回路20と、整流回路と接続された電圧安定回路21と、電圧安定回路から電力の供給を受け、外部入力信号をデジタル信号に変換するアナログ/デジタル変換部23と、電圧安定回路から電力の供給を受け、上記デジタル信号を通信用信号に変換する通信処理部23と、電圧安定回路から電力の供給を受け、上記通信用信号をマイクロプロセッサへ伝達するフォトカプラ24と、を有する。 (もっと読む)


【課題】センサチップに対して、面積を大幅に増加させることなく、かつ画質を低ノイズに保ったまま、リセットレベル、及びシグナルレベルのサンプリング期間が各々短縮でき、トータルの画素の読み出し期間を短縮でき、高速フレームレートで、且つ光量を正確にA/D変換可能なCMOSイメージセンサを得る。
【解決手段】アナログ入力信号電圧とランプ波信号電圧とを保持するサンプルホールド部3A1と、該サンプルホールド部3A1からの出力を入力として自身の反転レベルとを比較する比較部3A2とを有し、サンプルホールド部3Aは、該アナログ入力信号が該サンプリング容量素子の一端に印加されたときに、該サンプリング容量素子の一端の電位レベルが所定電圧に落ち着いて安定するのが促進されるよう、該サンプリング容量素子の一端に安定化促進電圧を印加する。 (もっと読む)


【課題】画素ピッチを縮小することができる固体撮像装置を提供することを課題とする。
【解決手段】2次元アレイ状に配列され、光電変換に基づくアナログ画素信号を生成する複数の画素(111)と、2次元アレイ状の画素の列毎に設けられ、画素からのアナログ画素信号を、上位ビット及び下位ビットのデジタル信号に時系列に変換するA/D変換器とを有し、A/D変換器は、各々が上位ビットのデジタル信号を保持する第1の蓄積部(101)と、各々が下位ビットのデジタル信号を保持する第2の蓄積部(102)と、各々が第1の蓄積部からのデジタル信号を保持する第3の蓄積部(103)と、各々が第2の蓄積部からのデジタル信号を保持する第4の蓄積部(104)とを有し、第1の蓄積部と第3の蓄積部とを含む第1の対と、第2の蓄積部と第4の蓄積部とを含む第2の対とは、2次元アレイ状の画素の列に沿った方向に配置されている固体撮像装置が提供される。 (もっと読む)


【課題】複数のCPUを用いた分散制御において、コスト増加を招くことなく、各CPUにおける基準電位の差による各A/D変換器の誤差を低減する画像形成装置を提供する。
【解決手段】本画像形成装置は、複数のCPUを用いた分散制御を実現する。また、本画像形成装置は、補正モードにおいて、同一の表面電位計からの出力が各A/D変換器対して入力されるようにスイッチを制御した状態で、各A/D変換器から出力されるデジタルデータの差分を算出する。さらに、本画像形成装置は、通常測定モードにおいて、補正モードで算出された上記差分を解消するように、各A/D変換器からの出力を補正する。 (もっと読む)


【課題】相関性のある複数のアナログ信号を精度良くA/D変換することができるA/D変換回路、信号処理回路、及びブレ検出装置を提供する。
【解決手段】切替部1,2は、同一期間に入力されたVA信号及びVB信号のそれぞれの出力先を、A/D変換部3,4のサンプリング周期毎に、A/D変換部3,4のそれぞれへ交互に切り替える。A/D変換部3,4は、切替部1,2から出力されたVA信号及びVB信号をA/D変換し、デジタル信号を生成する。演算部7は、VA信号が入力されたA/D変換部3,4のそれぞれから出力されたデジタル信号の加算演算の結果と、VB信号が入力されたA/D変換部3,4のそれぞれから出力されたデジタル信号の加算演算の結果との差動演算又は除算演算を行う。 (もっと読む)


【課題】 温度とデジタルコード間の線形関係を提供する。
【解決手段】 温度に対応した第1電圧を提供するステップと、入力となる複数のデジタルコードを有する第2電圧を提供するステップと、前記第1電圧と前記第2電圧を用いて、前記温度に対応したデジタルコードを識別するステップとを含み、複数の前記温度は、前記複数のデジタルコードに実質的に線形的に関連する方法。 (もっと読む)


【課題】スパークルエラーの発生を防止することが可能な積分型AD変換装置、固体撮像素子、およびカメラシステムを提供する。
【解決手段】ランプ波形の参照電圧と入力電圧とを比較する比較器11と、比較器11の出力信号が反転したことをトリガとして動作開始または動作停止し、主クロック信号の周期ごとに計数する上位ビットカウンタ12と、位相の異なる主クロックを含む複数のクロック信号を用いて比較器の出力信号が反転したタイミングで位相情報をラッチし、ラッチした値をデコードすることでクロック周期より分解能が高い下位ビットを出力する時間量子化器14と、比較器の出力信号と主クロック信号の同期化を行いし、同期化を行った結果の信号を用いて、上位ビットカウンタの動作開始および停止のタイミングと、主クロック信号の位相情報をラッチする値を決定する調整部13とを有する。 (もっと読む)


【課題】超小型に形成されて容量値および容量変化が非常に微小なセンサ容量素子の容量変化を、高効率かつ高精度に電圧変化に変換させて検出する。
【解決手段】センサ容量素子Csの静電容量を、スイッチドキャパシタ型負帰還回路を有する演算増幅器11によって電圧変換するCV変換回路であって、その負帰還回路は、演算増幅器11の出力端子と反転入力端子間に直列に接続された第1,第2の容量素子C1,C2と、その容量素子C1,C2の中間接続点bに一方の電極端子が接続された第3の容量素子C3と、この容量素子C3の他方の電極端子を演算増幅器11の出力端子または基準電位に接続する切り換えスイッチ回路Sw1,Sw2を有し、このスイッチ回路の接続位置によって等価的な帰還容量値を可変設定する。 (もっと読む)


【課題】クロック周波数を上げるもしくは読み出し時間を増加させることなく、高ビット精度のAD変換を実現することが可能なAD変換装置、固体撮像素子、およびカメラシステムを提供する。
【解決手段】カラム処理回路150は、ランプ波形である第1の参照信号Vslop1と入力信号VSLとを比較し、一致すると出力信号を反転する第1の比較器152−1と、第1の参照信号と極性の異なるランプ波形である第2の参照信号Vslop2と入力信号VSLとを比較し、一致すると出力信号を反転する第2の比較器152−2と、第1の比較器152−1および第2の比較器152−2の比較時間をカウント可能なカウンタ153と、を有し、カウンタ153は、第1の比較器152−1の出力信号と第2の比較器152−2の出力信号のいずれかが先に反転するとカウント動作を停止する。 (もっと読む)


【課題】ダミーデータを生成するための回路を内蔵していないA/Dコンバーターとのシステムにおいて、制御基板における画素単位のデータのサンプリング位置を適切に設定するための技術を提供する。
【解決手段】入力されたアナログ画素データをデジタル画素データに変換して出力するA/D変換部230と、イメージセンサー100から供給されるアナログ画素データの信号として有効な電圧範囲を、A/D変換部230の入力範囲と適合させるオフセット部210と、A/D変換部230から出力されるデジタル画素データのサンプリング位置を調整するデジタルデータ処理部310と、を備え、オフセット部210は、オフセット値を変化させ、デジタルデータ部230は、A/D変換部230から出力されるデジタル画素データのサンプリング位置を、当該デジタル画素データの変化量に基づき調整する。 (もっと読む)


【課題】予備のアレーによって、チップサイズと接合実装密度の両方を大きくすること無しに見かけの作成歩留まりを改善する超伝導デジタルアナログ変換回路およびその変換回路におけるバイアス電流の駆動方法を提供する。
【解決手段】超伝導デジタルアナログ変換回路は、マイクロ波分配回路を構成するすべてのアレーユニットは2分岐を繰り返し行うように接続し、アレーユニットはデシマルアレーとバイナリアレーから構成し、アレーユニットはジョセフソン素子を含み周波数−電圧変換器を構成する。アレーユニットの数は、実行に必要な実行用アレー11としてのアレーユニット数を満足しながら、全アレーユニット数は2のべき乗個でなければならないとする条件を満足する最小限の代替アレー12の数とし、この最小限の代替アレーの数を有することによりチップサイズと接合実装密度の両方を必要最小限にする条件を満足するように構成する。 (もっと読む)


【課題】アナログディジタル変換の際カラーの特性を考慮する。
【解決手段】N×M画素アレイを具備するCMOSイメージセンサ用A/D変換装置において、R、G、Bカラーフィルターが被せられた単位画素からのアナログ出力に基づいて互いに異なる初期電圧レベルからクロックによって互いに異なる減少率で線形的に減少するアナログ比較基準電圧を生成するR、G、BのD/A変換手段と、画素アレイのカラム別に制御信号に応答してD/A変換手段から出力されるアナログ比較基準電圧を選択的に出力するN個の選択手段と、そのアナログ比較基準電圧と画素アレイのカラム別に出力されるアナログイメージ信号を比較するN個の比較手段とを備えて、カラーフィルターから出力される特定カラーのアナログイメージデータ特性に応じて画素アレイのロー単位にて各単位画素で感知してA/D信号に変換する。 (もっと読む)


【課題】新たなAD変換回路の追加を行わずに、評価回路のバラツキの影響を受けにくく正確なテストを簡易にかつ高速に行う。
【解決手段】カメラのオートフォーカス機構を実現するボイスコイルモータVCMを制御するVCM制御回路2または2Aが内蔵され、このVCM制御回路2または2A内のDA変換回路101または101Aのテスト出力端子Toutを複数のカラムAD変換回路4の全部または一部の複数の入力端にそれぞれ接続可能に構成し、出力回路5からのデジタル信号により、このVCM制御回路2または2AのDA変換回路101または101Aの性能評価テストを行う。 (もっと読む)


81 - 100 / 238