説明

Fターム[5J055EX01]の内容

電子的スイッチ (55,123) | 回路構成 (3,056) | 駆動回路の出力を調整、可変するもの (415)

Fターム[5J055EX01]に分類される特許

121 - 140 / 415


【課題】本発明は、レベルシフタ誤動作防止回路に係り、レベルシフタの誤動作を、信号伝達の過大な遅延と消費電流の増大とを招くことなく防止することにある。
【解決手段】伝達すべき信号に応じて駆動されるN型トランジスタ30と、N型トランジスタ30の出力に応じて駆動されるP型トランジスタ32と、P型トランジスタ32を駆動するために設けられるプルアップ抵抗34と、を有する、基準電圧が互いに異なる2つの回路系の間で信号伝達を行うレベルシフタ16の誤動作を防止する回路において、2つの回路系の基準電圧が相対変位した際、N型トランジスタ30に存在する寄生容量36へプルアップ抵抗34を介して充電電流が供給される前に、その寄生容量36へ充電電流を供給する急速充電手段を設ける。 (もっと読む)


【課題】従来の負荷駆動装置は、電源が正常に接続された場合の待機時において消費電流が増大するという問題があった。
【解決手段】本発明にかかる負荷駆動装置は、電源端子PWRと出力端子OUTとの間に接続された出力トランジスタT1と、出力端子OUTと接地端子GNDとの間に接続された負荷11と、出力トランジスタT1のゲートと接地端子GNDとの間に設けられ、電源11の極性が逆になった場合に出力トランジスタT1を導通状態にする保護トランジスタMN3と、電源10の極性が正常の場合に接地端子GNDと保護トランジスタMN3のバックゲートとを導通状態に制御するバックゲート制御回路17と、を備える。 (もっと読む)


【課題】差動入力信号の振幅中心電圧が高い場合でも、差動出力信号の振幅変動やジッタを抑制することができるドライバ回路を提供することである。
【解決手段】本発明にかかるドライバ回路は、トランジスタM1と、トランジスタM1のソースと電源端子との間に接続された負荷素子R1と、トランジスタM1とカレントミラー回路を構成するトランジスタM2と、入力された差動入力信号に応じた差動出力信号を出力すると共に、トランジスタM2によりソースにバイアス電流が供給される一対のトランジスタを備える差動対と、トランジスタM2のソースと電源端子との間に接続された負荷素子R2と、非反転入力端子がトランジスタM1のソースと接続され、反転入力端子がトランジスタM2のソースと接続され、出力が差動対を構成する一対のトランジスタのバックゲートに接続されたオペアンプAMP1と、を有する。 (もっと読む)


【課題】半導体装置側において自動的にキャリブレーション動作を行う。
【解決手段】出力バッファ71のインピーダンスを調整するキャリブレーション回路100と、オートリフレッシュコマンドARが所定回数発行されたことに応答してキャリブレーション回路100を活性化させるキャリブレーション起動回路200とを備える。本発明によれば、コントローラ側からキャリブレーションコマンドを発行することなく、半導体装置側にて自動的にキャリブレーション動作を行うことが可能となる。しかも、オートリフレッシュコマンドARが所定回数発行されたことに応答してキャリブレーション動作を行っていることから、定期的なキャリブレーション動作が確保されるとともに、キャリブレーション動作中にコントローラからリード動作やライト動作を要求されることもない。 (もっと読む)


【課題】1つの回路ブロックに対して設けた複数の電源スイッチを順次オンさせていく構成において、スイッチオンのタイミングを適切に制御可能な半導体装置を提供する。
【解決手段】半導体装置は、内部回路と、内部回路へ電流を供給する複数の並列な経路にそれぞれ設けられ、導通状態又は非導通状態に制御される複数の電源スイッチと、内部回路への電源を遮断する指示又は電源を供給する指示を行なう命令部と、内部回路に電源スイッチを介して供給される電流が定常状態であるか否かを検知して検知結果を出力する変動検知部と、命令部の電源供給指示に応答して、複数の電源スイッチを順次導通状態にして内部回路への電流供給量を増やしていく際に、複数の電源スイッチを導通させるタイミングを検知結果に応じて制御する論理回路とを含む。 (もっと読む)


【課題】単調に減衰するだけの出力電圧特性に比べて、急峻に減衰した後に緩やかに減衰する出力電圧特性が得られる時定数回路等を提供する。
【解決手段】時定数回路10は、抵抗素子111と容量素子121との並列回路131,…が第一の端子14と第二の端子15との間に複数直列に接続されて成る直並列回路16と、第二の端子15に接続された第三の端子17と第四の端子18との間に接続された分圧用抵抗素子19と、を備えている。並列回路131は抵抗素子111と容量素子121とから成り、並列回路132は抵抗素子112と容量素子122とから成り、・・・、並列回路13nは抵抗素子11nと容量素子12nとから成る。nは、並列回路131〜13nの数であり、2以上の整数である。 (もっと読む)


【課題】より少ない消費電力で信号処理装置の動作モードを安定的に変更する。
【解決手段】制御回路(30)は、レギュレータ回路(10)の出力電圧(Vout)で動作する信号処理装置(20)に対する動作モードの変更要求(MODE)を受け、レギュレータ回路(10)の出力電圧(Vout)を変更し、その後、変更要求(MODE)に従って信号処理装置(20)の動作モードを変更する。 (もっと読む)


【課題】並列接続された複数の出力アンプ回路において所望の駆動能力を実現することができる駆動装置、及び表示装置を提供すること。
【解決手段】本発明に係る駆動装置(ソースドライバ1)は、並列接続された複数の出力アンプ回路10と、複数の出力アンプ回路10に、バイアス電圧供給源25からバイアス電圧を供給するバイアス配線(幹バイアス配線22)と、複数の出力アンプ回路10に、電源電圧供給源35から電源電圧を供給する電源配線31と、複数の出力アンプ回路10に供給される電源電圧とバイアス電圧との差が所望となるように、バイアス電圧にオフセット電圧を重畳する補正手段(バッファ26)とを備えた。 (もっと読む)


【課題】負荷への電力投入時における突入電流による素子の破壊又は劣化を防止しうる負荷制御装置を提供する。
【解決手段】操作スイッチ4から起動信号を受信したときに、制御部13は、第1電源部14への電力を供給する電源が第2電源部15から第3電源部16に切り替わる前に、主開閉部11に対して主スイッチ素子11aを導通させるための初期駆動信号を出力する。 (もっと読む)


【解決手段】p−チャネル電界効果トランジスタタイプの第1および第2のトランジスタ(P1,P2)を備えるカップリング回路において、第1のトランジスタ(P1)のドレイン端子は信号入力端子(1)に接続し、第1および第2のトランジスタ(P1,P2)のソース端子はともに信号出力端子(2)に接続し、第1および第2のトランジスタ(P1,P2)のバルク端子はともに第2のトランジスタ(P2)のドレイン端子に接続し、第1のトランジスタ(P1)のゲート端子は第2のトランジスタ(P2)のゲート端子に接続する。このカップリング回路には、さらに 負電圧を生成する電荷ポンプ回路(110)を含むゲート制御回路(10)も設ける。このゲート制御回路(10)は、負電圧に基づいて、第1および第2のトランジスタ(P1,P2)のゲート端子におけるゲート電圧を制御する。 (もっと読む)


【課題】スイッチ素子の発熱を抑制して小型化を図りつつ、開閉タイミングを正確に制御して、調光制御等の高度な負荷制御を行うことができる負荷制御装置を提供する
【解決手段】操作部28に入力された操作に応じて、制御部13が交流電源の1/2周期のうちトランジスタ構造の主開閉部11を導通させるために計数される主開閉部導通時間を設定し、電圧検出部18が第3電源部16に入力される電圧が所定の閾値に達したときから計数される第1所定時間と、主開閉部導通時間とが重複している時間だけ、主開閉部11を導通させることにより調光制御する。 (もっと読む)


【課題】電源回路等を追加することなく、第1の電源電圧が低下してもダイナミックVTによる高速化の効果の低減を抑制できる半導体装置を提供する。
【解決手段】第1の回路は、第1の電源電圧を供給する第1の電源ラインと第1の電源電圧よりも低い第2の電源電圧を供給する第2の電源ライン間に接続された、トランジスタを備える。制御回路は、第1の電源ラインと第2の電源ライン間に接続され、上記トランジスタのバックゲートに第1の電源電圧と第2の電源電圧の電位差よりも振幅が大きい制御信号を供給する。 (もっと読む)


【課題】ディスクリート部品を用いることなく、パルス時間が長く、しかも、電圧変動が大きいノイズを確実に除去可能とする。
【解決手段】
入力信号の立ち上がり、立ち下がりを検出し、エッジ検出信号を出力するエッジ検出回路101と、入力信号を所定シフト時間t1シフトして出力するシフトレジスタ回路106と、エッジ検出回路101のエッジ検出信号の入力時点から所定入力時間t2経過後にカウントアップ信号を出力するカウンタ回路102と、シフトレジスタ回路106の出力信号を、カウンタ回路102のカウントアップ信号に同期して出力するDFF回路103と、DFF回路103の出力信号を外部へ出力する出力回路104と、シフトレジスタ回路106とカウンタ回路101のクロック信号を生成、出力する発振回路105とを具備してなり、所定入力時間t2に満たない入力信号が出力されないようになっている。 (もっと読む)


【課題】ハイ・インピーダンスにする際に発生する電源ノイズを低減させる出力バッファ回路を提供する。
【解決手段】出力バッファ回路10は、データ信号DA及び制御信号DCに基づいて、PMOSトランジスタT1をオンからオフさせNMOSトランジスタT2をオフからオンさせて出力端子Poを第1状態に、PMOSトランジスタT1をオフからオンさせNMOSトランジスタT2をオンからオフさせて出力端子Poを第2状態に、又、両トランジスタT1,T2をオフさせて出力端子Poをハイ・インピーダンスとなる。そして、オフ時間制御回路部13によって、第1状態又は第2状態からハイ・インピーダンスにする制御信号が入力された時、オンからオフさせるためにPMOSトランジスタT1又はNMOSトランジスタT2のゲートに供給される信号の立ち上がり波形又は立ち下がり波形を緩やかにする (もっと読む)


【課題】アナログ入力信号をデジタル化することなく、そのアナログ信号形態のままで移動平均による平均化処理を行わせ、これにより、回路の簡単や消費費電力の低減化をはかりつつ、後段でのアナログ信号処理を行いやすくする。
【解決手段】積分回路を形成する演算増幅器12と、一方の電極端子に入力信号Vinが印加されるとともに、他方の電極端子がスイッチング回路ph1またはph2を介して基準電位または上記演算増幅器の積分入力に接続される第1の入力容量素子C1と、一方の電極端子がスイッチング回路ph3またはph4を介して上記演算増幅器の積分出力または上記演算増幅器の積分入力に接続されるとともに、他方の電極端子が基準電位に接続される第2の入力容量素子C2を有し、スイッチング回路ph1,ph3とph2,ph4は、入力信号Vinの周波数域よりも十分に高い周波数でオン/オフさせられるとともに、一方のオフ区間内に他方がオンされ、かつ他方のオフ区間内に一方がオンされる。 (もっと読む)


【課題】パワースイッチをオンとする際に発生する電源ノイズが許容値を超えないようにし、かつ、内部回路に与える電源電圧の立ち上がり時間を短縮することができるようにした半導体集積回路装置を提供する。
【解決手段】信号処理回路15に対する電源投入時に、パワースイッチをなすNMOSトランジスタ21−1〜21−4、22−1〜22−4のうち、まず、NMOSトランジスタ21−1〜21−4をオンとする。その後、信号処理回路15が出力端子20−1に出力する出力信号OUTの電圧変化を検出し、電源ノイズがピーク値に達したことが検出されると、NMOSトランジスタ22−1〜22−4をオンとする。 (もっと読む)


【課題】パルス幅変調(PWM)制御装置とその駆動方法を提供する。
【解決手段】パルス幅変調PWM制御装置とその駆動方法を提供し、PWM制御装置は、複数のPWM信号を提供するPWM装置210と、PWM装置210と複数の駆動回路232、234、236に電気的に接続されるコントローラー220と、からなり、複数の駆動回路232、234、236が連接する負荷260の容量に基づいて、PWM信号を制御し、複数の駆動回路232、234、236を適宜有効、或いは、無効にする。駆動回路232、234、236が損壊する時、コントローラー220が損壊した駆動回路を無効にして、その他の駆動回路により、損壊した駆動回路を代替する。 (もっと読む)


【課題】電源オフした直後に電源を再投入しても正常にパルス生成動作を再開できるようにすること。
【解決手段】このパルス発生回路は、第1のDフリップフロップ回路11のセット端子及びリセット端子をそれぞれコンデンサC11,C12を介してグラウンド又は電源に接続し、第1のDフリップフロップ回路11のQ出力端子とセット端子間及びQバー出力端子とリセット端子間にそれぞれ第1の抵抗R11,R12を接続し、前記セット端子、リセット端子、Q出力端子又はQバー出力端子のうちのいずれかの端子とグラウンド間に第2の抵抗RGを接続している。また、第1のDフリップフロップ回路11のQ出力端子を第2のDフリップフロップ回路20のクロック端子に接続し、第2のDフリップフロップ回路20のデータ端子及びセット端子を電源に接続し、第2のDフリップフロップ回路20のQバー出力端子とリセット端子間に第3の抵抗R2を接続した。 (もっと読む)


【課題】 充電回路の動作を安定化させる。
【解決手段】 充電回路(100)は、第1出力信号を出力するTr制御回路(24)と、第1出力信号が入力されて動作するトランジスタ(Tr)及びコンデンサ(C1)と、その状態を検出し、その結果としての第2出力信号を出力するコンパレータ(21)と、第2出力信号に基づいて、Tr制御回路をして前記第1出力信号を出力させるかどうかを決定する第3出力信号をTr制御回路に供給するフリップフロップ(24)と、を備え、フリップフロップの入出力特性の遷移帯は、Tr制御回路の入出力特性の遷移帯と重ならない。 (もっと読む)


【課題】誘導性負荷に通電される電流値をPWM制御する電子制御装置において、負荷の個体差、温度特性によるインダクタンスと抵抗値のばらつきがあってもオーバーシュート・アンダーシュートの発生を回避でき、短時間に精度よく電流制御を行える方法を提供する。
【解決手段】直前のPWM周期の電圧を印加する区間の電流計測値の最大値および電圧を印加しない区間の電流計測値の最小値を計測する電流計測部244と、電流最大値と電流最小値から負荷11のインダクタンスと抵抗値を推定する負荷R・L推定部245と、負荷のインダクタンス値と抵抗値とから次PWM周期の電圧印加時間による誘導性負荷に通電される電流を予測して、目標電流設定部243で設定された目標電流と比較することにより、次PWM周期のデューティ比を決定するPWM設定部246とを備え、次PWM周期のデューティ比でPWM駆動回路を駆動する。 (もっと読む)


121 - 140 / 415