説明

国際特許分類[G06F21/06]の内容

物理学 (1,541,580) | 計算;計数 (381,677) | 電気的デジタルデータ処理 (228,215) | 不正行為から計算機を保護するためのセキュリティ装置 (22,301) | 筺体への不正操作の感知によるもの,または筺体への侵入の感知によるもの,例.ハウジングまたはルーム (264)

国際特許分類[G06F21/06]に分類される特許

81 - 90 / 264


【課題】 プログラムの解析や改ざんをさらに困難にすることが可能な技術を提供する。
【解決手段】 情報処理装置は、処理対象のプログラムに含まれるインストラクションのうち、偽装インストラクションへの書き換え対象となる対象インストラクションを決定し、対象インストラクションに対応する偽装インストラクションを生成し、生成された偽装インストラクションを、対応する対象インストラクションに復元するための復元命令を生成し、処理対象のプログラムに含まれる対象インストラクションを生成された偽装インストラクションで書き換え、該プログラムに復元命令を追加する。ここで、復元命令は、処理対象のプログラム中に含まれる処理命令の出力値が格納されるメモリを参照し、当該参照された値に基づいて、対象インストラクションの該プログラムにおける位置、あるいは、対象インストラクションを特定して、復元を行う。 (もっと読む)


メモリを有する無線デバイスが提供される。メモリまたはメモリの保護された部分は、複数のセンサがデバイスへの脅威が存在すると示す場合、メモリのソフト消去に対してメモリのハード消去が行われる。脅威は、タイマ、接続性センサ、位置センサまたはジオフェンス、ブリーチセンサ、認証手続き、または同様のものなどの複数のセンサによって検知される。 (もっと読む)


【課題】端子組替パターンにおける予測不可能性の高いデータ保護機構を備えたメモリシステムを提供すること。
【解決手段】本発明のメモリシステムは、外部システムと接続される複数の端子を有する外側端子群と、データ記憶部6と接続される複数の端子を有する内側端子群との間で、端子の接続を組み替えることでデータ保護を行うものである。外部システムからのデータ保護要求に応じて、データ記憶部6に格納されたデータからハッシュ値を生成し、ハッシュ値に基づき擬似乱数値を生成し、擬似乱数値に基づき端子組替パターンを生成し、端子組替パターンに基づいて、外側端子群の端子と内側端子群の端子との接続を組み替える。 (もっと読む)


【課題】特定の回路領域の回路特性を変化させて回路動作の正規性を抑制すると共に動作解析を困難として、耐タンパ性を高める。
【解決手段】少なくとも一部のトランジスタに対し外部から背面ゲート電圧を印加できるよう設計された半導体メモリセルからなる回路と、メモリセルが安定動作する第1電圧値と、安定動作しない第2電圧値のいずれかの電圧値をもつ背面ゲート電圧を発生する背面ゲート電圧制御回路とを備え、背面ゲート電圧制御回路は所定の入力パターンに応じて背面ゲート電圧を変更する。期待しない入力パターンに応答して第2電圧値を選択することにより、メモリセルは安定動作を行わないから、その正規の論理的な動作がマスクされ、また、動作は停止されず、不安定動作を行うと言う意味で動作の解析を一層困難とする。 (もっと読む)


【課題】中央処理装置がフェッチした特定の命令、割り込み処理プログラム又は初期化プログラムが中央処理装置によって正常に実行されたか否かを監視すること。
【解決手段】中央処理装置(10)がフェッチして解読した命令を前記中央処理装置の外部で解読し、解読した特定の命令の実行に要するクロック信号のクロックサイクル数を判別する。前記特定の命令の実行を終了したとき、命令の実行に要したクロックサイクル数が判別されたクロックサイクル数と異なると前記中央処理装置の動作が停止される。また、割り込み処理プログラムを実行中にプログラムカウンタの値が対応する割り込み処理プログラムのアドレス領域を逸脱すると中央処理装置(21)の動作が停止される。また、リセット解除後、特定回路モジュールの初期化中に、プログラムカウンタの値が初期化プログラムのアドレス領域を逸脱すると中央処理装置(30)の動作が停止される。 (もっと読む)


【課題】TRM内に実装する記憶領域の容量を越えるプログラムを、各プログラムの管理者が必要とする安全性を確保しつつ、ダウンロードすることができるセキュアデバイスを提供する。
【解決手段】耐タンパ集積回路と耐タンパ集積回路の外部にある外部記憶手段とを備える情報処理装置であって、耐タンパ集積回路はデータを格納する内部記憶手段と、鍵情報を保持する鍵保持手段と、内部記憶手段に格納されているデータを鍵保持手段が保持する鍵情報を用いて暗号化して外部記憶手段に格納する暗号処理手段と、暗号処理手段が行う処理にエラーが発生した場合にエラーを耐タンパ集積回路の外部に出力するエラー出力手段とを備え、外部記憶手段は内部記憶手段に格納されているデータを暗号処理手段が鍵保持手段が保持する鍵情報を用いて暗号化したデータを格納し、内部記憶手段のデータが格納されていた空き領域にもう1つのデータを格納する。
(もっと読む)


【課題】少ない秘密に基づいて暗号化プログラムの内容をOSからも効率的に保護することのできる耐タンパプロセッサを提供する。
【解決手段】マイクロプロセッサは、固有のプログラム鍵で暗号化したプログラムを格納している外部メモリのアドレスを指定して読み出し要求を発行するプロセッサコアと、読み出し要求に応じて外部メモリの指定したアドレスのデータを読み出すI/Fと、タスク毎のタスク識別子に対応してプログラム鍵を保持するタスク鍵テーブルと、プログラムの先頭アドレスをオフセット値として保持するオフセットテーブルと、読み出し要求で指定したアドレスとオフセットテーブルのタスク識別子で指定したオフセット値とから計算した相対アドレス値をプログラム鍵で暗号化したブロック対応鍵を生成する鍵生成部と、データをブロック対応鍵で復号化する暗号処理部と、データをキャッシュライン単位に読み込むキャッシュメモリとを備える。 (もっと読む)


【課題】 画像表示装置を用いて情報を伝達する際の漏洩電磁波等を通じた情報の傍受を防止することを課題とする。
【解決手段】 画像変換装置が入力画像と数値列から複数の変換画像を生成し,生成された変換画像を画像記憶装置に格納し,画像出力装置により,画像記憶装置から変換画像を読出し,表示制御装置に順次送信する。表示制御装置は画像表示装置に受信画像を表示する。画像出力装置が高速に前記の変換画像群を出力することで,画像表示装置上で切替表示をおこない,視覚上で入力画像と同等の画像を表示する。 (もっと読む)


【課題】 カード処理装置が上位装置から不正に取り外されたことを検知するセキュリティ機能を確保しつつ、上位装置にカード処理装置を載せ替える際の利便性を高めることが可能なタンパー行為検知機構及びカード処理装置を提供する。
【解決手段】 タンパー行為検知機構において、頭部18aと大径軸部18bと小径軸部18cとよりなり、小径軸部18cに形成されたネジ部が上位装置100のネジ孔30bに螺合されて、下位装置1を上位装置100に固定するネジ部材18と、下位装置1に設けられるとともに大径軸部18bが貫通する貫通孔15と、ネジ部材18の締め付け状態では大径軸部18bに押されて貫通孔15から退避する一方、ネジ部材18の緩み状態では貫通孔15に進出するレバー部材16と、レバー部材16の進退に対応してネジ部材18の締め付け状態及び緩み状態を検知するマイクロスイッチ40と、を備える。 (もっと読む)


【課題】 半導体集積回路装置内のメモリに書き込まれるデータの機密性に依存することなく、一様にかつ柔軟な暗号化処理が可能な半導体集積回路装置を提供する。
【解決手段】 第1のメモリ部10と、第2のメモリ部12と、冗長情報ファイル部14とを有し、該冗長情報ファイル部に格納された冗長情報に従い、前記第1のメモリ部に書き込むべき書き込みデータの少なくとも一部を前記冗長メモリ部に書き込むことで、当該書き込みデータの書き込み位置を物理的に変更し、書き込みデータの秘匿性を高める。 (もっと読む)


81 - 90 / 264