説明

Fターム[2H092JA44]の内容

液晶−電極、アクティブマトリックス (131,435) | 能動素子 (19,865) | 三端子素子 (19,408) | 構造 (10,751) | ソース、ドレイン電極 (2,019) | 層構造 (472)

Fターム[2H092JA44]に分類される特許

21 - 40 / 472


【課題】 波形なまりや画素の透過率の低下を抑制でき、かつ表示ムラを抑制できる表示装置を提供する。
【解決手段】 デルタ配置の画素を有する表示装置において、画素はソース電極104、ドレイン電極105及びゲート電極101を備えたTFTと、コモン108と画素電極110とを備えた画素部とを含み、有機パッシベーション膜120は、ソース電極104のコンタクト部上方に、非対称な開口部を有し、互いに隣接する画素の有機パッシベーション膜120の非対称な開口部の向きが同じである。 (もっと読む)


【課題】本発明は、アクティブマトリクス基板にマトリクス状に配列された各々の有機半導体トランジスタの形成面積が小さく、かつ表示装置に用いた場合に均一で視認性に優れた画像表示を行うことを可能とするアクティブマトリクス基板を提供することを主目的とする。
【解決手段】樹脂製基材と、上記樹脂製基材上に形成され、ゲート電極、ソース電極、ドレイン電極、および有機半導体材料を含む有機半導体層を備える有機半導体トランジスタとを有し、上記有機半導体トランジスタがマトリクス状に複数配列されているアクティブマトリクス基板であって、隣接する2つの上記有機半導体トランジスタが、1つの上記有機半導体層のみを共有していることを特徴とするアクティブマトリクス基板を提供することにより上記課題を解決する。 (もっと読む)


【課題】表示装置の高精細化に伴い、画素数が増加し、ゲート線数、及び信号線数が増加
する。ゲート線数、及び信号線数が増加すると、それらを駆動するための駆動回路を有す
るICチップをボンディング等により実装することが困難となり、製造コストが増大する
という問題がある。
【解決手段】同一基板上に画素部と、画素部を駆動する駆動回路とを有し、駆動回路の少
なくとも一部の回路を、酸化物半導体を用いた逆スタガ型薄膜トランジスタで構成する。
同一基板上に画素部に加え、駆動回路を設けることによって製造コストを低減する。 (もっと読む)


【課題】安定した電気特性を持つ、酸化物半導体を用いた薄膜トランジスタを有する、信
頼性の高い半導体装置の作製方法の提供を目的の一とする。
【解決手段】絶縁表面上において、ゲート絶縁膜を間に挟んでゲート電極上に酸化物半導
体膜を形成し、酸化物半導体膜上に、チタン、モリブデンまたはタングステンを含む第1
の導電膜を形成し、第1の導電膜上に、電気陰性度が水素より低い金属を含む第2の導電
膜を形成し、第1の導電膜及び第2の導電膜をエッチングすることでソース電極及びドレ
イン電極を形成し、酸化物半導体膜、ソース電極及びドレイン電極上に、酸化物半導体膜
と接する絶縁膜を形成する半導体装置の作製方法。 (もっと読む)


【課題】半導体装置の開口率を向上することを課題の一とする。
【解決手段】同一基板上に駆動回路部と、表示部(画素部ともいう)とを有し、当該駆動回路部は、ソース電極及びドレイン電極が金属によって構成され且つチャネル層が酸化物半導体によって構成された駆動回路用チャネルエッチ型薄膜トランジスタと、金属によって構成された駆動回路用配線とを有し、当該表示部は、ソース電極層及びドレイン電極層が酸化物導電体によって構成され且つ半導体層が酸化物半導体によって構成された画素用チャネル保護型薄膜トランジスタと、酸化物導電体によって構成された表示部用配線とを有する半導体装置である。半導体装置に設けられる該薄膜トランジスタは多階調マスクによって形成されたレジストマスクを用いて作製する。 (もっと読む)


【課題】酸化物半導体を用いたトランジスタにおいて、電気的特性の変動が小さく、信頼
性の高い半導体装置を作製することを課題とする。
【解決手段】チャネルを形成する酸化物半導体層に接する絶縁層に、シリコン過酸化ラジ
カルを含む絶縁層を用いる。絶縁層から酸素が放出されることにより、酸化物半導体層中
の酸素欠損及び絶縁層と酸化物半導体層の界面準位を低減することができ、電気的特性の
変動が小さく、信頼性の高い半導体装置を作製することができる。 (もっと読む)


【課題】ブラックマトリックス層の幅を設計値以上に拡張しなくても、位置合わせずれによる光漏れが生じることを抑制する。
【解決手段】ボトムゲート電極12aと第1のブラックマトリックス層17aで第1の半導体層14を挟むシングルゲート型の薄膜トランジスタを有する半導体装置であって、前記第1の半導体層と前記第1のブラックマトリックス層は重畳している半導体装置である。 (もっと読む)


【課題】酸化物半導体を用いた半導体装置に安定した電気的特性を付与し、高信頼性化す
ることを目的の一とする。
【解決手段】第1の絶縁膜を形成し、第1の絶縁膜に酸素ドープ処理を行って、第1の絶
縁膜に酸素原子を供給し、第1の絶縁膜上に、ソース電極およびドレイン電極、ならびに
、ソース電極およびドレイン電極と電気的に接続する酸化物半導体膜を形成し、酸化物半
導体膜に熱処理を行って、酸化物半導体膜中の水素原子を除去し、水素原子が除去された
酸化物半導体膜上に、第2の絶縁膜を形成し、第2の絶縁膜上の酸化物半導体膜と重畳す
る領域にゲート電極を形成する半導体装置の作製方法である。 (もっと読む)


【課題】ソース電極およびドレイン電極と有機半導体層とにおける電荷注入効率の向上と性能の確保とを両立させることが可能な薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタは、エッチングガスと反応可能な金属元素および半金属元素のうちの少なくとも一方を含む金属含有材料により形成された有機半導体層と、互いに離間されたソース電極およびドレイン電極と、有機半導体層とソース電極およびドレイン電極とが重なる領域において有機半導体層とソース電極およびドレイン電極との間に挿入され、エッチングガスと反応可能な金属元素および半金属元素のうちの少なくとも一方を含まない非金属含有材料により形成された有機導電層とを備える。 (もっと読む)


【課題】歩留まりの低下を抑制することが可能な液晶表示装置及びその製造方法を提供する。
【解決手段】スイッチング素子と、前記スイッチング素子の上に配置され前記スイッチング素子まで貫通した第1コンタクトホールを有する有機絶縁膜と、前記有機絶縁膜の上に形成され前記第1コンタクトホールを介して前記スイッチング素子に電気的に接続された島状の中継電極と、前記有機絶縁膜の上に形成され前記中継電極から離間した共通電極と、前記中継電極及び前記共通電極の上に配置され前記第1コンタクトホールの直上の位置とは異なる位置で前記中継電極まで貫通した第2コンタクトホールを有する層間絶縁膜と、前記層間絶縁膜の上に形成され前記第2コンタクトホールを介して前記中継電極に電気的に接続され前記共通電極と向かい合うスリットを有する画素電極と、を備えた第1基板を備えた液晶表示装置。 (もっと読む)


【課題】過剰なエッチングによる不良を減少させるための表示基板の製造方法を提供する。
【解決手段】互いに交差する信号ラインによって定義された複数の単位画素Pを有する表示領域DAと表示領域DAを取り囲む周辺領域PAを含む基板110上にフォトレジスト膜を塗布する段階と、フォトレジスト膜をパターニングして、表示領域DAで信号ラインとオーバーラップされる第1パターン部P1と、周辺領域PAで信号ラインと重畳されない領域に形成された複数のダミー開口部DOを含む第2パターン部P2とを形成する段階と、第1パターン部P1及び第2パターン部P2が形成された基板110上に透明電極層117a、117bを形成する段階と、ストリップ溶液で第1パターン部P1、第2パターン部P2、及び第1及び第2パターン部上に形成された透明電極層117a、117bを除去して、単位画素Pに対応する画素電極PE及びダミー開口部DOに対応するダミー電極DMを形成する段階と、を含む。 (もっと読む)


【課題】生産性の高い新たな半導体材料を用いた大電力向けの半導体装置を提供すること
を目的の一とする。または、新たな半導体材料を用いた新たな構造の半導体装置を提供す
ることを目的の一とする。
【解決手段】第1の結晶性を有する酸化物半導体膜及び第2の結晶性を有する酸化物半導
体膜が積層された酸化物半導体積層体を有する縦型トランジスタ及び縦型ダイオードであ
る。当該酸化物半導体積層体は、結晶成長の工程において、酸化物半導体積層体に含まれ
る電子供与体(ドナー)となる不純物が除去されるため、酸化物半導体積層体は、高純度
化され、キャリア密度が低く、真性または実質的に真性な半導体であって、シリコン半導
体よりもバンドギャップが大きい。 (もっと読む)


【課題】画素電極とソース配線、さらには画素電極とTFTとの電気的な干渉を抑制する
構造を提供する。
【解決手段】薄膜トランジスタと、前記薄膜トランジスタの活性層、ゲイト絶縁膜、及び
ゲイト電極上に形成された第1の層間絶縁膜と、前記第1の層間絶縁膜上に形成され、前
記活性層に接続されたソース配線及びドレイン電極と、前記ソース配線及び前記ドレイン
電極上に形成された第2の層間絶縁膜と、前記第2の層間絶縁膜上に形成された電磁シー
ルド用の導電膜と、前記導電膜上に形成された第3の層間絶縁膜と、前記第3の層間絶縁
膜上に形成され、前記ドレイン電極に接続された画素電極とを有し、前記導電膜は前記ソ
ース配線と前記画素電極との間に設けられている。 (もっと読む)


【課題】酸化物半導体層を用いる薄膜トランジスタにおいて、酸化物半導体層と電気的に
接続するソース電極層またはドレイン電極層との接触抵抗の低減を図ることを課題の一と
する。
【解決手段】ソース電極層またはドレイン電極層を2層以上の積層構造とし、その積層の
うち、酸化物半導体層と接する一層を酸化物半導体層の仕事関数より小さい仕事関数を有
する金属又はそのような金属の合金とする。二層目以降のソース電極層またはドレイン電
極層の材料は、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素、または上述
した元素を成分とする合金か、上述した元素を組み合わせた合金等を用いる。 (もっと読む)


【課題】不良を抑制しつつ微細化を達成した半導体装置を提供する。
【解決手段】絶縁層に凸状部またはトレンチ(溝部)を形成し、該凸状部またはトレンチに接して半導体層のチャネル形成領域を設けることで、チャネル形成領域を基板垂直方向に延長させる。これによって、トランジスタの微細化を達成しつつ、実効的なチャネル長を延長させることができる。また、半導体層成膜前に、半導体層が接する凸状部またはトレンチの上端コーナー部に、R加工処理を行うことで、薄膜の半導体層を被覆性良く成膜する。 (もっと読む)


【課題】本発明の一態様は、スパッタ法でトランジスタ、ダイオード等の半導体用途に好
適な材料を提供することを課題の一とする。
【解決手段】下地部材上に、第1の酸化物部材を形成し、第1の加熱処理を行って表面か
ら内部に向かって結晶成長し、下地部材に少なくとも一部接する第1の酸化物結晶部材を
形成し、第1の酸化物結晶部材上に第2の酸化物部材を形成し、第2の加熱処理を行って
第1の酸化物結晶部材を種として結晶成長させて第2の酸化物結晶部材を設ける積層酸化
物材料の作製方法である。 (もっと読む)


【課題】シール材の段差を一様にして、液晶の歩留まり、信頼性を向上する。
【解決手段】素子基板と、素子基板に設けられた薄膜トランジスタを有する画素部と、素子基板の画素部を囲むように設けられたシール材と、素子基板のシール材の内側に設けられた片側駆動方式の周辺駆動回路と、シール材下に設けられ、周辺駆動回路に接続される第1の配線、第2の配線と、シール材下の第1の配線及び第2の配線と対向する領域にそれぞれ設けられ、第1の配線及び第2の配線と電気的に絶縁された支持部材と、支持部材と一部が重なるように設けられたブラックマトリクスと、を有し、支持部材及び第1の配線は、同一材料からなる。 (もっと読む)


【課題】電極からの反射がなく、表示画像が悪化することがないアクティブマトリックス基板を提供する。
【解決手段】本発明のアクティブマトリクス基板は、基板110側と反対側に反射防止層130が形成された反射防止層130が形成された電極(図14のAに相当するソースドレイン電極層)と、基板110側と反対側に反射防止膜が形成されていない反射防止膜除去電極(図14のBに相当するソースドレイン電極層)と、基板110上に設けられた親液性領域Rと、反射防止膜除去電極とに接するように形成された半導体層150と、を有している。 (もっと読む)


【課題】層数を低減し、製造コストを抑え、かつ点灯異常を抑制して製造歩留まりの向上を図ることのできる液晶表示装置の製造方法を提供する。
【解決手段】画素部(a)と周辺部(c)とを有する基板を用いた液晶表示装置の製造方法において、ゲート絶縁膜3上に半導体層4と画素電極5を形成した後、基板上に導電膜を平面ベタに形成し、ホトレジストパターンをマスクとして、画素部(a)の半導体層4と画素電極5とを電気的に接続するドレイン電極を形成すると共に、画素部(a)と周辺部(c)における半導体層4を露出させ、周辺部の半導体層4をエッチング量の指標として用いて画素領域(a)の半導体層4をエッチングする。 (もっと読む)


【課題】安定した電気特性を有する薄膜トランジスタを有する、信頼性のよい半導体装置
を提供することを課題の一とする。また、高信頼性の半導体装置を低コストで生産性よく
作製することを課題の一とする。
【解決手段】チャネル形成領域を含む半導体層、ソース領域及びドレイン領域を酸化物半
導体層とする薄膜トランジスタを有する半導体装置の作製方法において、酸化物半導体層
の純度を高め、不純物である水分などを低減する加熱処理(脱水化または脱水素化のため
の加熱処理)を行う。 (もっと読む)


21 - 40 / 472