説明

Fターム[2H092JB57]の内容

液晶−電極、アクティブマトリックス (131,435) | アクティブ基板の能動素子以外の構造 (19,547) | 絶縁層 (3,277) | パッシベーション層 (1,034)

Fターム[2H092JB57]に分類される特許

121 - 140 / 1,034


【課題】安定した電気特性を持つ、酸化物半導体を用いた薄膜トランジスタを有する、信頼性の高い半導体装置の作製方法の提供を目的の一とする。
【解決手段】酸化物半導体をチャネル形成領域に用いたトランジスタを有する半導体装置の作製において、酸化物半導体膜を形成した後、水分、ヒドロキシ基、または水素などを吸蔵或いは吸着することができる金属、金属化合物または合金を用いた導電膜を、絶縁膜を間に挟んで酸化物半導体膜と重なるように形成する。そして、該導電膜が露出した状態で加熱処理を行うことで、導電膜の表面や内部に吸着されている水分、酸素、水素などを取り除く活性化処理を行う。 (もっと読む)


【課題】電極からの反射がなく、表示画像が悪化することがないアクティブマトリックス基板を提供する。
【解決手段】本発明のアクティブマトリクス基板は、基板110側と反対側に反射防止層130が形成された反射防止層130が形成された電極(図14のAに相当するソースドレイン電極層)と、基板110側と反対側に反射防止膜が形成されていない反射防止膜除去電極(図14のBに相当するソースドレイン電極層)と、基板110上に設けられた親液性領域Rと、反射防止膜除去電極とに接するように形成された半導体層150と、を有している。 (もっと読む)


【課題】タッチ検出精度の低減を抑えつつ、短い時間でタッチ検出を行うことができる表示パネルを得る。
【解決手段】複数の表示素子と、複数の駆動電極と、各駆動電極との間に静電容量を形成する1または複数のタッチ検出電極と、互いに電圧が異なる複数の直流信号を生成する信号生成部と、各駆動電極に対して複数の直流信号を選択的に印加する駆動部とを備える。この表示パネルでは、複数の駆動電極に対して駆動信号が印加され、その駆動信号が静電容量を介してタッチ検出電極に伝わる。その際、複数の直流信号が選択的に印加されることにより、駆動信号が印加される。 (もっと読む)


【課題】不良を抑制しつつ微細化を達成した半導体装置の提供を目的の一とする。または
、良好な特性を維持しつつ微細化を達成した半導体装置の提供を目的の一とする。
【解決手段】絶縁層と、絶縁層中に埋め込まれたソース電極、およびドレイン電極と、絶
縁層表面、ソース電極表面、およびドレイン電極表面、の一部と接する酸化物半導体層と
、酸化物半導体層を覆うゲート絶縁層と、ゲート絶縁層上のゲート電極と、を有し、絶縁
層表面の一部であって、酸化物半導体層と接する領域は、その二乗平均平方根(RMS)
粗さが1nm以下であり、絶縁層表面の一部とソース電極表面との高低差、および絶縁層
表面の一部とドレイン電極表面との高低差は、5nm以上の半導体装置である。 (もっと読む)


【課題】酸化物半導体を用いた半導体装置に安定した電気的特性を付与し、信頼性の高い半導体装置を提供する。
【解決手段】トランジスタの作製工程において、酸化物半導体層、ソース電極層、ドレイン電極層、ゲート絶縁膜、ゲート電極層、酸化アルミニウム膜を順に作成した後、酸化物半導体層および酸化アルミニウム膜に対して熱処理を行うことで、水素原子を含む不純物が除去され、かつ、化学量論比を超える酸素を含む領域を有する酸化物半導体層を形成する。また、酸化アルミニウム膜を形成することにより、該トランジスタを有する半導体装置や電子機器の作製工程での熱処理でも大気から水や水素が酸化物半導体層に侵入し、拡散することを防止することができ、信頼性の高いトランジスタとすることができる。 (もっと読む)


【課題】カラーフィルタに含まれる不純物による汚染の問題を解決する。
【解決手段】薄膜トランジスタと、薄膜トランジスタに電気的に接続されるソース電極及
びドレイン電極と、薄膜トランジスタ、ソース電極及びドレイン電極上の第1の絶縁膜と
、第1の絶縁膜上のカラーフィルタと、カラーフィルタ上の第2の絶縁膜と、第2の絶縁
膜上の画素電極とを有し、第1の絶縁膜は窒化シリコンを有し、カラーフィルタは第1の
開口部を有し、第2の絶縁膜は第2の開口部を有し、第2の開口部は第1の開口部の内側
に設けられ、画素電極は、第1の開口部及び第2の開口部を介してソース電極及びドレイ
ン電極の一方に電気的に接続され、カラーフィルタは、画素電極、ソース電極及びドレイ
ン電極に接触しない。 (もっと読む)


【課題】信頼性の向上した表示装置を提供する。
【解決手段】表示装置は、駆動配線を含む表示領域を有し、表示領域に表示パネルが配置された主基板部と、主基板部と一体化されると共に、駆動配線からの引き出し配線が設けられた補助基板部とを備えている。外部から入力される制御信号は、補助基板部の引き出し配線を介して駆動配線に伝達されるため、別部材の配線基板が不要となる。基板と配線基板との接続工程がなくなり、基板と配線基板との間に断線が生じることもない。 (もっと読む)


【課題】層数を低減し、製造コストを抑え、かつ点灯異常を抑制して製造歩留まりの向上を図ることのできる液晶表示装置の製造方法を提供する。
【解決手段】画素部(a)と周辺部(c)とを有する基板を用いた液晶表示装置の製造方法において、ゲート絶縁膜3上に半導体層4と画素電極5を形成した後、基板上に導電膜を平面ベタに形成し、ホトレジストパターンをマスクとして、画素部(a)の半導体層4と画素電極5とを電気的に接続するドレイン電極を形成すると共に、画素部(a)と周辺部(c)における半導体層4を露出させ、周辺部の半導体層4をエッチング量の指標として用いて画素領域(a)の半導体層4をエッチングする。 (もっと読む)


【課題】蓄積容量の形成領域を広げても、表示光の出射光量の低下や画素電極の端部付近での電位分布の乱れが発生しにくい電気光学装置、投射型表示装置、および電子機器を提供すること。
【解決手段】液晶装置100において各画素では、透光の誘電体層40に対して基板本体10wが位置する側に第1電極層7が設けられ、誘電体層40に対して画素電極9aが位置する側に透光性の第2電極層8aが設けられている。このため、透光性の第1電極層7、透光性の誘電体層40、および透光性の第2電極層8aによって蓄積容量55が構成されている。また、蓄積容量55と画素電極9aとの間に透光性の層間絶縁膜44が設けられている。このため、画素電極9aを研磨により平坦化した平坦面上に形成することができるとともに、共通電位が印加された第1電極層7と画素電極9aの端部との間に余計な電界が発生しない。 (もっと読む)


【課題】酸化物半導体膜を用いたトランジスタに安定した電気的特性を付与し、信頼性の高い半導体装置を作製する。
【解決手段】酸化物半導体膜を用いた半導体装置であるトランジスタにおいて、酸化物半導体膜から水素を捕縛する膜(水素捕縛膜)、および水素を拡散する膜(水素透過膜)を有し、加熱処理によって酸化物半導体膜から水素透過膜を介して水素捕縛膜へ水素を移動させる。具体的には、酸化物半導体膜を用いたトランジスタの下地膜または保護膜を、水素捕縛膜と水素透過膜との積層構造とする。このとき、水素透過膜を酸化物半導体膜と接する側に、水素捕縛膜をゲート電極と接する側に、それぞれ形成する。その後、加熱処理を行うことで酸化物半導体膜から脱離した水素を、水素透過膜を介して水素捕縛膜へ移動させることができる。 (もっと読む)


【課題】金属酸化物中の酸素欠損を低減し、電気的特性の安定した半導体装置を提供することを目的の一とする。
【解決手段】ゲート電極と、ゲート電極上に設けられたゲート絶縁膜と、ゲート絶縁膜上に設けられた第1の金属酸化物膜と、第1の金属酸化物膜に接して設けられたソース電極及びドレイン電極と、ソース電極及びドレイン電極上に設けられたパッシベーション膜と、を有し、パッシベーション膜は、第1の絶縁膜と、第2の金属酸化物膜と、第2の絶縁膜とが順に積層された半導体装置である。 (もっと読む)


【課題】酸化物半導体を用いた、高信頼性で且つ低コストで製造できる薄膜トランジスタアレイ基板、その製造方法、表示装置を提供する。
【解決手段】
薄膜トランジスタアレイ基板は、基板と、前記基板上に形成された第1の水素拡散防止膜と、前記第1の水素拡散防止膜上に形成された、酸化物半導体層を有する複数の薄膜トランジスタと、を備え、前記第1の酸化物拡散防止膜が前記薄膜トランジスタの前記酸化物半導体層とほぼ同一の組成からなる。 (もっと読む)


【課題】画素電極の角部周辺のテクスチャ不良による表示不良を防止した液晶表示装置及びその製造方法を提供すること。
【解決手段】本発明にかかる液晶表示装置は、直交するゲートライン及びデータラインによって定義される画素領域と、画素領域に形成され、画素領域の一角に隣接する部分が傾斜して形成された画素電極と、光漏れを遮蔽する光遮蔽パターンであって、ゲートラインと並んで形成され、ストレージ電圧を供給するストレージラインと、ストレージラインから突出してデータラインと並び、画素電極の一側部と重なるように形成されたストレージ突出部とを含む光遮蔽パターンと、ストレージ突出部と次段のストレージラインとを電気的に接続し、かつ、画素電極と重複しないブリッジ電極とを含み、ブリッジ電極の端部の一辺は、画素電極の一側辺に平行にフリンジフィールドを形成し、ストレージ突出部の端部の一辺は画素電極と重複しないことを特徴とする。 (もっと読む)


【課題】電気特性及び信頼性の高い薄膜トランジスタを有する半導体装置、及び該半導体
装置を量産高く作製する方法を提案することを課題とする。
【解決手段】半導体層としてIn、Ga、及びZnを含む酸化物半導体膜を用い、半導体
層とソース電極層及びドレイン電極層との間にバッファ層が設けられた逆スタガ型(ボト
ムゲート構造)の薄膜トランジスタを含むことを要旨とする。ソース電極層及びドレイン
電極層と半導体層との間に、半導体層よりもキャリア濃度の高いバッファ層を意図的に設
けることによってオーミック性のコンタクトを形成する。 (もっと読む)


【課題】静止画表示時に再書き込みのタイミングを検知する手段を持つ低消費電力型の液晶表示装置及びその駆動方法を提供することを課題とする。
【解決手段】液晶表示パネル側から照射される光の照度を検出する光センサを液晶表示パネルの端部近傍に設置し、極めてオフ電流の低いトランジスタを使用した液晶表示パネルの表示領域の画素とモニタ用画素に電位を供給して静止画を表示させ、少なくともモニタ用画素の液晶層を透過した光を光センサで検出させ、その照度の変化率が既定値に達したときに、液晶表示パネルの表示領域の画素及びモニタ用画素に再度電位を供給し、静止画像を維持させる。 (もっと読む)


【課題】製造コストを増加させることなく画素電極の凹凸を低減してコントラストを確保できる液晶パネルを提供する。
【解決手段】液晶パネル11は、アレイ基板12を有する。アレイ基板12は、絶縁層21を備える。アレイ基板12は、絶縁層21の液晶層14に対して反対側に複数の薄膜トランジスタ24を備える。アレイ基板12は、薄膜トランジスタ24を覆う支持層27を備える。アレイ基板12は、絶縁層21に対して各薄膜トランジスタ24と反対側の位置に、各薄膜トランジスタ24により駆動する複数の画素電極29を備える。 (もっと読む)


【課題】酸化物半導体を用いた半導体装置に安定した電気的特性を付与し、高信頼性化する。
【解決手段】酸化物半導体層を含むトランジスタの作製工程において、酸化シリコン膜上に、酸化物半導体が結晶状態における化学量論的組成比に対し、酸素の含有量が過剰な領域が含まれている非晶質酸化物半導体層を形成し、該非晶質酸化物半導体層上に酸化アルミニウム膜を形成した後、加熱処理を行い該非晶質酸化物半導体層の少なくとも一部を結晶化させて、表面に概略垂直なc軸を有している結晶を含む酸化物半導体層を形成する。 (もっと読む)


【課題】画素間領域に設けた絶縁膜によって画素電極に起因する凹凸を緩和する場合でも、画素電極の厚さを適正に制御することができる電気光学装置の製造方法、かかる方法により製造された電気光学装置、当該電気光学装置を備えた投射型表示装置、および電子機器を提供すること。
【解決手段】液晶装置の素子基板に画素電極9aを形成する際、画素間領域10fに沿って延在する格子状の凸部47fを備えた第1絶縁膜47を形成した後、第1絶縁膜47にコンタクトホール47aを形成し、その後、導電膜9および第2絶縁膜49を順次積層する。次に、研磨工程では、凸部47fが露出するまで研磨し、第2絶縁膜49および導電膜9を凸部47f(画素間領域10f)により分割する。 (もっと読む)


【課題】画質劣化を抑制することが可能な表示装置および電子機器を提供する。
【解決手段】有機EL表示装置1は、駆動側基板10上に、有機EL素子10Aと、トランジスタ10Bと、映像信号に対応する電荷を保持する保持容量素子10Cとを備えたものである。保持容量素子10Cは、酸化物半導体よりなる半導体層11上に絶縁膜12Bを介して導電膜13Bを有し、かつ半導体層11上の選択的な領域に、導電膜13Bおよび絶縁膜12Bのうちの少なくとも一部が除去されてなる凹部を有している。保持容量素子10Cでは、そのような凹部を通じて、半導体層11の酸化物半導体から酸素が離脱し易くなり、これにより、印加電圧に依存する容量変動が抑制される。 (もっと読む)


【課題】結晶性の高い微結晶半導体膜の作製方法を提供することを課題とする。また、電気特性が良好な半導体装置を、生産性高く作製する方法を提供する。
【解決手段】第1の条件により、高い結晶性の混相粒を低い粒密度で有する種結晶を絶縁膜上に形成した後、種結晶上に、第2の条件により混相粒を成長させて混相粒の隙間を埋めるように第1の微結晶半導体膜を形成し、第1の微結晶半導体膜上に、第1の微結晶半導体膜に含まれる混相粒の隙間を広げず、且つ結晶性の高い微結晶半導体膜を成膜する第3の条件で第2の微結晶半導体膜を形成し、第2の微結晶半導体膜上に、第2の微結晶半導体膜に含まれる混相粒の隙間を埋めつつ、結晶成長を促す第4の条件で、第3の微結晶半導体膜を積層形成する。 (もっと読む)


121 - 140 / 1,034