説明

Fターム[4M104EE09]の内容

半導体の電極 (138,591) | 絶縁膜(特徴のあるもの) (8,323) | 絶縁膜の適用位置 (3,412) | 電極側部 (992)

Fターム[4M104EE09]に分類される特許

301 - 320 / 992


【課題】本発明は、RFデバイスの低抵抗化による高効率化と信頼性の向上を図ることが可能な化合物半導体装置とその製造方法を提供する。
【解決手段】化合物半導体基板に形成されたメサ22と、メサ22の壁面に形成された曲率表面を有する側壁16と、メサ22上に形成されるゲート電極と、ゲート電極と一体化され、側壁16の表面に形成されるゲートメタル18と、を備える。 (もっと読む)


【課題】本発明は、画素部のMOSトランジスタ上で異なる2層のシリサイドブロック膜の一部が重なるように形成して、白傷、暗電流を低減することを可能にする。
【解決手段】半導体基板11に、光電変換部21を備えた画素部12とその周辺に形成された周辺回路部13を有し、画素部12のゲート電極32の側壁にサイドウォール形成膜で形成された第1サイドウォール33と、周辺回路部13のゲート電極52の側壁にサイドウォール形成膜で形成された第2サイドウォール53と、光電変換部21上および画素部12のMOSトランジスタ30の一部上にサイドウォール形成膜で形成された第1シリサイドブロック膜71と、画素部12のMOSトランジスタ30上に、第1シリサイドブロック膜71の一部上に重なる第2シリサイドブロック膜72を有し、第1、第2シリサイドブロック膜71、72で画素部12のMOSトランジスタ30上が被覆されている。 (もっと読む)


【課題】
DRAMの容量を安定化し、メモリセル部と周辺回路部の高低差を小さくして平坦化を容易にする。
【解決手段】
メモリセルトランジスタ上の第1の絶縁膜に第1のコンタクトプラグを埋め込み、エッチング特性の異なる第2、第3の絶縁膜を形成し、第3、第2の絶縁層を貫くコンタクト窓を形成し、シリンダ型蓄積電極を形成し、第2の絶縁膜をエッチングストッパとして第3の絶縁膜を除去し、キャパシタ絶縁膜、導電膜を形成し、パターニングして対向電極を形成し、対向電極に合わせて第2の絶縁膜も除去してメモリセルを形成し、周縁領域において第1の絶縁膜の上に導電膜、絶縁膜を形成し、第2のコンタクトプラグを埋め込む。第2の絶縁膜端部は、第2のコンタクトプラグに接しない。 (もっと読む)


【課題】ゲート酸化膜やゲート酸化膜と半導体基板の界面にダメージを与えることなく、界面準位の低減を図る。
【解決手段】シリコン酸化膜6で覆われたゲート電極4にポリシリコン膜8aとタングステンシリサイド膜8bの積層膜からなり、弗素を含んだ弗素含有膜8を形成する。この場合、先ず、シリコン酸化膜6で覆われたゲート電極4上にポリシリコン膜8aを形成し、ポリシリコン膜8a上にWFとSiHを原料ガスとしてLPCVD法によりタングステンシリサイド膜8bを形成する。この場合、WF中の弗素はSiH中の水素と反応し、大半は弗化水素(HF)ガスとして排気され、タングステンシリサイド膜8bを形成する反応が継続するが、弗素の一部はタングステンシリサイド膜8bの中に取り込まれる。その後、タングステンシリサイド膜8bの弗素をゲート酸化膜3中に熱拡散させるための熱処理が施される。 (もっと読む)


【課題】急峻な不純物濃度のプロファイルを有するソース領域およびドレイン領域を形成することのできる半導体装置の製造方法を提供する。
【解決手段】この半導体装置の製造方法は、半導体基板の表面近傍に不純物を注入して不純物注入領域を形成する工程と、前記半導体基板にエッチングを施すことにより前記不純物注入領域の底部よりも深い溝を形成し、前記不純物注入領域を分断してソース領域およびドレイン領域を形成する工程と、前記溝の内部にSi系単結晶をエピタキシャル成長させてエピタキシャル結晶層を形成する工程と、前記エピタキシャル結晶層の上部にゲート絶縁膜およびゲート電極を形成する工程と、を含む。 (もっと読む)


【課題】ゲート絶縁膜に高誘電率膜を用いたMISトランジスタのトランジスタ特性を向上する。
【解決手段】基板の主面上に形成した酸化シリコン(SiO)膜上に、ハフニウムおよび酸素を含むベース絶縁膜を形成する。次いで、ベース絶縁膜上に、ベース絶縁膜より薄く、かつ、金属元素のみからなる金属薄膜を形成し、その金属薄膜上に、耐湿性および耐酸化性を有する保護膜を形成する。その後、保護膜を有する状態で、ベース絶縁膜に金属薄膜の金属元素をすべて拡散することによって、酸化シリコン膜上に、酸化シリコン膜より厚く、かつ、酸化シリコンより誘電率が高く、ベース絶縁膜のハフニウムおよび酸素と、金属薄膜の金属元素とを含む混合膜(高誘電率膜)を形成する。 (もっと読む)


【課題】ソース・ドレインの寄生抵抗の低減及び短チャネル効果の抑制と共にリーク電流の低減をはかる。
【解決手段】チャネル領域を構成する第1の半導体領域12と、第1の半導体領域12上にゲート絶縁膜15を介して形成されたゲート電極16と、第1の半導体領域12をチャネル長方向から挟んで形成された金属シリサイドからなるソース・ドレイン電極14と、を具備してなる電界効果トランジスタであって、ソース・ドレイン電極14は、チャネル領域の平均的な不純物濃度よりも高い不純物濃度を有し、且つチャネル領域との界面又は界面近傍に前記不純物濃度のピークを持ち、チャネル領域は、ソース・ドレイン電極との界面又は界面近傍に前記不純物濃度のピークを持つ。 (もっと読む)


【課題】簡易な手順で、位置あわせ精度の高い横型電界効果トランジスタを含む半導体装置を得る。
【解決手段】高耐圧トランジスタ128は、チャネル領域170上に形成されたゲート電極110と、チャネル領域170の両側方にそれぞれ形成された第1導電型のソース領域116aおよびドレイン領域116bと、ソース領域116aとドレイン領域116bとの間に設けられ、ゲート電極110のゲート幅方向に沿って、第1導電型の不純物拡散領域と第2導電型の不純物拡散領域とがそれぞれ一定幅で交互に配置された超接合構造のドリフト領域172と、を含む。ゲート電極110は、平面視で、ドリフト領域172の第2導電型の不純物拡散領域上を覆う櫛歯を有する櫛形構造に形成された構成を有する。 (もっと読む)


【課題】下地となるサイドウォールにダメージを与えることなく外側のサイドウォールを除去可能で、これにより狭スペース化したゲート電極間に自己整合的にソース/ドレインに達する接続孔を形成できる半導体装置の製造方法を提供する。
【解決手段】半導体基板1上にゲート構造体Aを形成し、さらにノンドープシリコン系絶縁膜11と、不純物ドープ窒化シリコン膜13と順に成膜する。これらの膜11,13を異方性エッチングし、ゲート構造体Aの側壁に第1サイドウォール11aと第2サイドウォール13aとを形成する。半導体基板1の表面側にソース/ドレイン拡散層15を形成し、アルカリエッチング溶液を用いたウェットエッチングにより、第2サイドウォール13aを選択的に除去する。半導体基板1上に層間絶縁膜を形成し、第1サイドウォール11aをストッパとしたエッチングにより層間絶縁膜にソース/ドレイン拡散層15に達する接続孔を形成する。 (もっと読む)


【課題】無駄を省いた状態で、所望とする微細なパターンに電着による膜が形成できるようにする。
【解決手段】まず、容器151内に電着液152を収容し、電着液152の中で、白金からなる対向電極153に基板101の金属パターン104形成面を対向させて配置する。この状態で、定電圧源154により、対向電極153に正電圧を印加し、シード層102に負電圧を印加する。ここで、金属パターン105に必要な配線を接続することで、シード層102に対する負電圧の印加を行う。このようなカチオン電着により、金属パターン104および金属パターン105の露出している面(上面)に、電着液152中の電着成分が付着(析出)し、電着絶縁膜106が形成される。 (もっと読む)


【課題】STI幅の増加や信頼性の低下を招くことなく、所定の導電型トランジスタ領域において最適なHigh-kゲート絶縁膜を実現する。
【解決手段】N型トランジスタ領域RnとP型トランジスタ領域Rpとを含む半導体基板101上の全面にHigh-k絶縁膜103、N型トランジスタ用キャップ膜104及び金属含有膜105を順次堆積する。P型トランジスタ領域Rpに位置するN型トランジスタ用キャップ膜104にイオン107を導入することにより、P型トランジスタ用キャップ膜108を形成する。金属含有膜105上にポリシリコン膜111を堆積した後、パターニングにより、N型トランジスタ用ゲート電極113及びP型トランジスタ用ゲート電極114を形成する。 (もっと読む)


【課題】シリサイドの異常成長によるリーク電流の増大を低減した半導体装置を実現できるようにする。
【解決手段】半導体装置は、ゲート電極22Aの側面上に第1サイドウォール23Aと第2サイドウォール24Aとが形成されている。半導体基板10におけるゲート電極22Aの側方には第1高濃度不純物領域31Aが形成されている。第1高濃度不純物領域31Aの外側方で且つ第1高濃度不純物領域よりも深い位置には、第2高濃度不純物領域32Aが形成されている。第2サイドウォール23Aよりも外側で且つ第2高濃度不純物領域32Aよりも深い位置には、第1高濃度不純物領域31A及び第2高濃度不純物領域32Aよりも不純物濃度が低い、低濃度不純物領域33Aが形成されている。 (もっと読む)


【課題】セルフアラインコンタクトを形成する際に、エクステンション領域及びソースドレイン領域におけるシリサイド化されていない部分とコンタクトとが接触することがない半導体装置を実現できるようにする。
【解決手段】半導体装置は、ゲート電極13の側壁の上から半導体基板11の上に亘って形成されたL字サイドウォール14と、層間絶縁膜22と、L字サイドウォール14に覆われたエクステンション領域16と、一部がL字サイドウォール14に覆われたソースドレイン領域15と、ソースドレイン領域15におけるL字サイドウォール14に覆われていない部分に形成されたシリサイド層17と、シリサイド層17と接続されたコンタクト17とを備えている。L字サイドウォール14は、層間絶縁膜22と比べてエッチングレートが小さい絶縁材料により形成されている。 (もっと読む)


【課題】金属ゲートを形成した後に形成される絶縁膜中の水素の影響を抑制して、しきい値電圧Vthを所望の値(例えば0.3V)以下にすることを可能にする。
【解決手段】半導体基板11上に第1絶縁膜41が形成され、第1絶縁膜41に溝部42が形成され、溝部42の第1絶縁膜41側の半導体基板11上にサイドウォールスペーサ31が形成され、溝部42内にゲート絶縁膜21を介してゲート電極22が形成され、ゲート電極22の両側の半導体基板11にエクステンション領域23,24を介してソース・ドレイン領域25,26が形成され、第1絶縁膜41上にゲート電極22上を被覆する第2絶縁膜43を有し、サイドウォールスペーサ31は水素の通過を阻止する絶縁膜からなり、ゲート電極22上に水素の通過を阻止する水素バリア膜33が形成され、水素バリア膜33はゲート電極22上の周囲でサイドウォールスペーサ31と接続されている。 (もっと読む)


【課題】半導体装置の特性劣化を抑制し、半導体装置のサイズを縮小する技術の提供。
【解決手段】半導体装置は、半導体領域1A内に設けられる第1及び第2の拡散層2A,2Bと、拡散層2A,2B間に設けられる第3の拡散層2Cと、第1の拡散層2Aの周囲を取り囲んで、半導体領域1A表面のゲート絶縁膜3A上に設けられる第1のゲート電極4Aと、第2の拡散層2Bの周囲を取り囲んで、半導体領域1A表面のゲート絶縁膜上に設けられる第2のゲート電極4Bと、ゲート電極4A,4Bの側面上に設けられる第1及び第2の側壁絶縁膜12A,12Bとを具備し、第1及び第2のゲート電極4A,4Bは、側壁絶縁膜12A,12Bが直接接触する部分を有し、第3の拡散層2Cの周囲は、ゲート電極4A,4Bによって取り囲まれている。 (もっと読む)


【課題】動作速度の向上を実現し得る半導体装置及びその製造方法を提供する。
【解決手段】半導体基板10に形成されたチャネル領域44上にゲート絶縁膜18を介して形成されたゲート電極20bと、ゲート電極の側壁部分に形成されたサイドウォール絶縁膜26と、ゲート電極の両側の半導体基板内に形成されたソース/ドレイン拡散層38と、ソース/ドレイン拡散層に埋め込まれ、半導体基板と格子定数が異なる半導体層52とを有し、半導体層は、半導体基板のうちのサイドウォール絶縁膜の下方領域に食い込むように形成された第1の突出部54と、半導体基板のうちのサイドウォール絶縁膜の直下の部分に食い込むように形成された第2の突出部56とを有している。 (もっと読む)


【課題】トランジスタ特性を劣化させずに形成される小型の半導体装置、及びその製造方法を提供する。
【解決手段】半導体基板と、前記半導体基板上に形成されるゲート絶縁膜と、前記半導体基板上に前記ゲート絶縁膜を介して形成されるゲート電極と、前記ゲート電極の上面に形成される第1窒化シリコン膜と、前記ゲート電極の側面に形成される保護絶縁膜と、前記保護絶縁膜の側面に形成される第2窒化シリコン膜と、前記保護絶縁膜の上面に形成され、その底面が前記第1窒化シリコン膜の底面よりも上部に形成される第3窒化シリコン膜とを備える。 (もっと読む)


【課題】同じ導電型を有するトランジスタであっても、用途に応じて特性を好ましいものにする。
【解決手段】半導体装置100は、半導体基板102上に形成された同じ導電型を有する第1のトランジスタ210および第2のトランジスタ212を含む。第1のトランジスタ210は、ゲート絶縁膜としてHf含有ゲート絶縁膜106を含み、第2のトランジスタ212は、ゲート絶縁膜としてシリコン酸化膜124を含むとともにHf含有膜を含まない。 (もっと読む)


【課題】コンタクトホールを形成する時に、コンタクトホールに加工不具合を生じさせることなく、ホール底の下地基板が削れることを抑制することを目的とする。
【解決手段】コンタクトホール11形成後、コンタクトホール11底面に露出したSiOC膜7を変質層12に変化させることにより、変質層12と半導体基板1の選択比大きくすることができ、選択的に変質層12をエッチング除去できるため、下地基板掘れ量を抑制し、重ね合わせずれなどが発生したときにも、基板リークの発生を抑制したコンタクトを形成することができる。 (もっと読む)


【課題】非対称トランジスタの接合リークを抑制する。
【解決手段】半導体装置100は、シリコン基板101の上部に設けられたゲート電極115と、ゲート電極115の異なる側方においてシリコン基板101に設けられた第一不純物拡散領域103および第二不純物拡散領域105とを有するMOSFET110を含む。MOSFET110は、第一不純物拡散領域103の上部にエクステンション領域107を有するとともに第二不純物拡散領域105の上部にエクステンション領域107を有さず、第一不純物拡散領域103上に第一シリサイド層109を有するとともに、ゲート電極115側端部の近傍において第二不純物拡散領域105上にシリサイド層を有しない。 (もっと読む)


301 - 320 / 992