説明

Fターム[5B001AE02]の内容

エラーの検出訂正 (1,525) | エラーの種類 (217) | データ (179)

Fターム[5B001AE02]の下位に属するFターム

Fターム[5B001AE02]に分類される特許

61 - 80 / 157


【課題】誤り制御において、冗長ビットのビット長を抑制しつつ、誤り訂正・検出の精度を向上させることを可能とする。
【解決手段】誤り検出と誤り訂正との少なくとも一方を行う誤り制御を実現するための情報処理装置は、情報ビット列を取得する情報ビット列取得部と、情報ビット列に基づき、所定の符号を用いた符号化により、情報ビット列全体の誤り制御を実行可能な冗長ビット列を生成し、情報ビット列と冗長ビット列とを含む符号語を生成する符号化部と、を備える。符号化部は、冗長ビット列に含まれる少なくとも1つのビットのそれぞれが、情報ビット列を複数に分割した分割情報ビット列の1つに対するパリティビットとしても機能するように、冗長ビット列を生成する。 (もっと読む)


【課題】ミスアラインメントによるエラーを訂正する低密度パリティーチェック符号(LDPC符号)の復号化方法及び復号化装置、並びにこれを用いた光情報再生装置を提供すること。
【解決手段】ビットを受信信号の初期値に初期化する。行方向と列方向とに反復復号して上記ビットの事後値を得て、上記事後値に応じて反復復号を再び進行するか否かを判断する。反復復号を進行する場合、上記事後値と設定値とを比較して上記ビットの初期値を更新する。 (もっと読む)


【課題】異なるデータ保護タイプ間の切換えにおいてデータの完全性を維持するための方法、装置及びプログラムを提供する。
【解決手段】データ及び第1の保護タイプ情報を受信し、第2の保護タイプ情報を発生し、第2の保護タイプ情報の発生後、第1の保護タイプ情報を用いてデータをチェックし、第1の保護タイプ情報のチェックの失敗を条件に、エラー表示を発生する。 (もっと読む)


【課題】処理の信頼性が高く且つ処理時間が短い誤り訂正復号回路を提供する。
【解決手段】FEC入力位相制御回路130は、フレームからパリティを所定バイトずつ抽出して蓄積回路140に格納する。RS入力位相制御回路150は、信号T1,T2を同時受信したときは、遅延回路110が出力したフレームからデータを所定バイトずつ出力し、さらに対応するパリティを蓄積回路140から読み出して出力する。また、信号T2のみを受信したときはパディングを出力し、その後信号T1が受信されたときにデータおよびパリティの読み出し・出力を開始する。RSデコーダ161−0〜161−2は、データおよびパリティを用いて誤り訂正復号処理を行う。FEC出力位相制御回路170は、信号S0が受信フレームの正常を示すときはRSデコーダが訂正したデータを出力し且つ信号S0が異常を示すときはフレームデータをそのまま出力する。 (もっと読む)


【課題】処理の信頼性が高く且つ処理時間が短い誤り訂正復号回路を提供する。
【解決手段】FEC入力位相制御回路130は、フレームからパリティを所定バイトずつ抽出して蓄積回路140に格納するとともに、信号Tin,Tout ,S0を生成する。RS入力位相制御回路150は、信号Tinを受信した後で、遅延回路110が出力したフレームからデータを所定バイトずつ出力し、さらに対応するパリティを蓄積回路140から読み出して出力する。RSデコーダ161−0〜161−2は、データおよびパリティを用いて誤り訂正復号処理を行う。FEC出力位相制御回路170は、信号Tout の受信タイミングで遅延回路120からフレームを入力し且つFEC演算回路160から訂正済データを入力し、信号S0が受信フレームの正常を示すときはフレームデータに代えて訂正済データを出力し且つ信号S0が異常を示すときはフレームデータをそのまま出力する。 (もっと読む)


【課題】設定データを誤り無く書き込むことができる車両の電子制御装置用データの検証方法及び検証システムを提供する。
【解決手段】第1CRCデータを有する第1照合データ、第2CRCデータを有する第2照合データを、データ生成サーバに予め生成しておき、データ生成サーバから端末へ、第1照合データと第2照合データをダウンロードした際、第1照合データと第2照合データとを照合し(S2)、照合結果が一致する場合(S3)、更に、ダウンロードした第1照合データの第1設定データから第3CRCデータを、第2照合データの第2設定データから第4CRCデータを各々演算して、照合し(S5)、第1CRCデータと第3CRCデータ、第2CRCデータと第4CRCデータが一致するか確認する(S6、S7)。 (もっと読む)


【課題】同じデータ量で誤り訂正可能なビット数を増加させることができ、データ格納効率を向上させる。
【解決手段】入力されたデータを、修正可能なビット数dに応じて求められた代数曲線Xに基づくビット数ずつ分割するデータ分割部21と、データ分割部21にて分割されたデータをそれぞれ、ビット数dに応じて求められた因子G及び代数曲線Xを用いて符号化する符号化部22と、符号化部22にて符号化されたデータを、ビット数dずつ別々のディスク10a〜10dに格納するデータ格納部23と、複数のディスク10a〜10dからデータを抽出するデータ抽出部24と、データ抽出部24にて前記複数のディスク10a〜10dから抽出されたデータを復号化する復号化部25と、復号化部25にて復号化されたデータを結合するデータ結合部26とを有する。 (もっと読む)


【課題】ユーザ側でテストモードを用意し、電源投入後は自動的にLSIが実動作レベルの負荷で動作して自己診断を行い、その結果を出力することができる半導体自己診断装置を提供する。
【解決手段】データパターン発生手段1と、DMA転送手段3,4と、DMA転送データのサム値計算手段14と、DMA転送データのサム値と期待サム値を比較する比較手段15とを備え、DMA転送手段4はサム値と期待サム値に不一致があったときは不一致信号を出力するようにした。 (もっと読む)


【課題】ディジタルデータ内のエラーを検出および補正するのに必要な量のエラー補正コードデータを減少させ、しかも隣接するデータの大きいグループ内のエラーを補正する能力を維持する方法を開示する。
【解決手段】エラー補正コードの計算のために数学的にグループ化された記号間に空間的または時間的に距離を置く。
【効果】エラーは、1次元エラー補正コードのみを使用してエラーを容易に補正することができ、2次元プロダクトエラー補正コードの必要性、および列ECCデータが必然的にブロックに追加する追加のデータオーバヘッドはなくなる。 (もっと読む)


【課題】情報ビットストリームが、物理層上で可変または多変データレート伝
送モードでインターリーバサイズにマッピングされる3GPP2通信システムに
おける伝送チェーン構成方法を提供すること。
【解決手段】物理層上で情報ビットストリームをデータレートにマッピングす
る過程で、3GPP2通信システムにおいて伝送チェーン構成する方法は、1/
コーディングレートの逆数値を有するターボコードと、コンボルーショナルコー
ドとの何れかで互いに異なるビットレートを有する情報ビットストリームをチャ
ネルコーディングする工程と、チャネル符号化したビットストリームが所望のイ
ンターリービングサイズより小さい場合に、符号化したビットストリームを繰り
返し、チャネル符号化したビットストリームが所望のインターリービングサイズ
より大きい場合に、パンクチャリングを行う工程とを備える。 (もっと読む)


【課題】本発明は、非バイナリLDPC符号を使用する通信システムにおける信号受信装置及び方法を提供する。
【解決手段】本発明は、通信システムの信号受信装置における信号受信方法であって、信号を受信するステップと、前記受信信号を、指数表示方式を用いてGFのエレメントを表示する非バイナリLDPC復号方式により復号するステップとを含む。前記非バイナリLDPC復号方式は、指数表示方式を用いてGFのエレメントを表示する検査ノード演算を含む。 (もっと読む)


【課題】回路規模を抑え高速復号処理を実現する復号装置を提供する。
【解決手段】複数の検査行列を用いて低密度パリティチェック符号による符号化データを復号する復号装置であって、複数の行グループ及び複数の列グループに区分けされ、この区分けされた複数の単位領域のうちのエッジの配置されるエッジ配置領域が各行グループ内の各列グループにそれぞれ1つ存在するように割り付けられた検査行列に関する情報及びその検査行列の区分けパターンを格納するパターン格納手段と、上記符号化データの各符号ビットの尤度情報を上記列グループ毎に各メモリセルにそれぞれ分割して格納する尤度情報格納手段と、上記エッジ配置領域が属する列グループに関する尤度情報を格納する上記メモリセルに接続され、その接続されたメモリセルに格納された尤度情報に基づき符号ビットの尤度情報を更新する複数のエッジ単位演算手段とを備える。 (もっと読む)


【課題】従来の技術における誤り訂正の能力には限界があり、さらなる誤り訂正の能力を向上が望まれていた。
【解決手段】信号に含まれる誤りを訂正するにあたり、符号化されたデータを1シンボルあたりに3ビット以上の情報が含まれる変調方式で変調した信号を取得し、取得した信号を復調し、復調されたシンボルからのユークリッド距離が所定の閾値の範囲内にある他のシンボルと前記復調されたシンボルとで同じ値になるビットは正しい値であるとして復号を実行する。 (もっと読む)


【課題】送信インターフェース装置内に設けたメモリのソフトエラーを送信インターフェース装置の中で検出することができ、かつ、回路規模を増大させない伝送誤り検出方式および伝送装置を提供する
【解決手段】送信インターフェース装置2内の切替セレクタ31が、「通常モード」では上位装置から出力したデータを選択し、「再送モード」ではメモリ7から出力するデータを選択する。切替セレクタ31が選択したデータが入力するCRC符号生成/検査32は、生成時と検査時の回路を共有し、「通常モード」では上位装置1からのデータの符号を生成し、「再送モード」ではメモリ7からのデータの符号検査を行う。CRC符号生成/検査32がエラーを検出した場合、再送要求がメモリによるソフトエラーと判別し、上位装置1から再度データを出力する。 (もっと読む)


【課題】バックボードバスの片側に異常が発生した場合でも、無駄なアクセスよるプロセッサ装置のパフォーマンス低下を防止した二重化制御システムを実現する。
【解決手段】二重化されたプロセッサ装置間の通信の異常検出を向上させた二重化制御システムに関するものである。2つのプロセッサ装置は、二重化されたシリアルバスにより接続され、制御演算及び相手側のプロセッサ装置とのアクセスを実行する上位コントローラと、シリアルデータの送信を制御する二重化された送信コントローラと、シリアルデータの受信を制御する二重化された受信コントローラと、受信データの正当性を診断する二重化された診断手段とを設けた。 (もっと読む)


一実施形態では、本発明は、プロセッサにおいて入来データを受け取り、チェックサム演算のユーザレベル命令に応じて、前記プロセッサにおいて前記入来データにチェックサム演算を実施する方法を含む。例えば、ユーザレベル命令に応じて、巡回冗長検査をプロセッサ自体において計算できる。他の実施形態は説明し請求項に記載した。
(もっと読む)


【課題】装置規模を削減する。
【解決手段】制御部174は、メッセージ計算部171が出力するメッセージをメッセージメモリ104に書き込む書き込み制御と、メッセージ計算部171での演算に用いられる同一のメッセージを、メッセージメモリ104から2回読み出し、メッセージ計算部171に供給する読み出し制御とを行う。メッセージ計算部171は、供給されるメッセージを用いて、LDPC符号の復号のためのバリアブルノードの演算、またはチェックノードの演算を行い、演算の結果得られるメッセージを出力する。本発明は、例えば、LDPC符号を復号する復号装置に適用できる。 (もっと読む)


【課題】ソフトウェアとハードウェアを有効に使い分けることにより、消失を含む受信語の誤り訂正の処理時間を短縮する誤り訂正装置、誤り訂正プログラム、及び誤り訂正方法を提供する。
【解決手段】消失を含まない誤り訂正回路3aが、RDC2から消失を含む受信語を受信すると、消失情報保持部3a1が消失情報を保持し、シンドローム生成部3a2が受信語からシンドロームを生成し、消失判断部3a3が消失情報とシンドロームをMPU4へ送信する。MPU4は、消失誤り値計算部4a3及び消失訂正部4a4が消失のみを訂正して、消失を含まない受信語をRAM3bへ格納する。RAM3bからの受信語はデータバス6と切替器5を経由して消失を含まない誤り訂正回路3aへ再入力される。消失判断部3a3は消失を含まない受信語と判断して、チェン探索部3a5、誤り訂正部3a6に誤り訂正を行わせる。 (もっと読む)


【課題】複数シンボル毎に外部情報を導出する場合でも、ビットエラーレートが劣化することなく高速に復号できるターボ復号器及びそれを備えた通信システムを提供する。
【解決手段】復調後のデータが格納される受信用デ−タ用メモリ部からm(mは2のべき乗)シンボル単位で軟判定受信デ−タをそれぞれ読み出して復号処理を行うターボ復号器であって、軟判定受信デ−タを複数シンボル単位で復号する2つの軟出力復号器と、軟出力復号器から出力される外部情報をmシンボル単位毎に同時に書き込み可能にするためのm個の分割メモリ、及び外部情報の並び順が変わった場合に該外部情報を格納するために用いるm/2個の補助メモリをそれぞれ備える2つの外部情報用メモリ部とを有する。 (もっと読む)


【課題】
記憶媒体の使用領域のみを診断することで記憶媒体の診断に要する診断時間を短縮し、効率的な診断処理を行えるようにした記憶装置の診断装置および診断方法を提供する。
【解決手段】
まず、プログラムAヘッダ210の情報が読み込まれて制御プログラムの個数214からROM上には3つのプログラムが存在すると認識し、それぞれの有無情報からROMに3つの制御プログラムが存在していることを確認する。それらの各制御プログラムの先頭アドレス情報から記憶された位置を認識し、先頭アドレスと各制御プログラムのヘッダに付与されたデータサイズから制御プログラム全体を認識する。制御プログラムに対して所定の演算処理を適用することで演算処理結果の値を算出してサム値223と合致するか判断し、合致した場合にその制御プログラムが正常と判断し、合致しない場合にはデータ破損が行われていると判断する。 (もっと読む)


61 - 80 / 157