説明

Fターム[5B018HA13]の内容

記憶装置の信頼性向上技術 (13,264) | 手段 (2,627) | 冗長符号 (791) | チェックサム (105)

Fターム[5B018HA13]に分類される特許

81 - 100 / 105


【課題】使用中であっても追加の実行コードの完全性を検証することができるICカード及びICカードプログラムを提供する。
【解決手段】ICカード10は、実行コードc1を記憶するROM14と、追加の実行コードc2を記憶するEEPROM15と、実行コードc1及び追加の実行コードc2を実行するCPU12などとを備え、EEPROM15は、追加の実行コードc2の少なくとも一部を用いてあらかじめ外部で算出されたチェックコードc3を記憶しており、CPU12は、追加の実行コードc2の実行命令を受信した場合に、外部と同様の方式でチェックコードc4を算出し、その算出したチェックコードc4とEEPROM15に記憶されているチェックコードc3とを比較し、比較結果が一致している場合には、追加の実行コードc2を実行し、一致していない場合には、追加の実行コードc2を実行しない。 (もっと読む)


【課題】プログラマブル・デバイスの不必要な再ロードと再構成を避けるために偽陽性ソフト・エラーを検出する装置と方法を提供すること。
【解決手段】デバイスが、マスキング・ユニットと感度マスク・データを使用して、メモリの未使用部分をエラー検出計算から除し、偽陽性メモリ・エラー検出を低減させる。デバイスは、メモリからデータを読み取り、データ保全性を検証するエラー検出ユニットを含む。感度マスク・データがメモリの未使用部分を示す。メモリの未使用部分はプログラマブル・デバイスの未使用部分に関する構成データに対応する。感度マスク・データの各ビットがメモリからのデータの1つまたは複数のビットの使用状態を示す。マスク・データに応答して、マスキング・ユニットが、メモリの未使用部分からのデータを、エラー検出計算の結果を変更しない値に設定する。これによって、メモリの未使用部分からのデータのすべてのエラーが、エラー信号を出さなくなる。 (もっと読む)


【課題】 レジストリ情報を短時間にかつより確実に修復することができる情報処理装置を提供する。
【解決手段】 情報処理装置1の電源が切断されるとき、CPU10は、RAM11に記憶されているレジストリ情報をFlash ROM12に退避する。レジストリ情報をFlash ROM12に退避するとき、レジストリ情報を、複数の領域、たとえばA面およびB面のそれぞれの領域に記憶する。情報処理装置1の電源が投入されると、CPU10は、レジストリ情報を記憶したFlash ROM12の領域のうちの1つの領域のレジストリ情報、たとえばA面のレジストリ情報にエラーがあるか否かをチェックする。エラーがないとき、A面のレジストリ情報をRAM11に書き込む。A面のレジストリ情報にエラーがあるとき、B面のレジストリ情報をRAM11に書き込む。 (もっと読む)


【課題】
書き換え可能な領域のプログラムと書き換え可能でない領域のプログラムの該組み合わせを防止する電子制御装置を提供する。
【解決手段】
書き換えが禁止されるブート領域と書き換え可能なアプリケーション領域とを有するフラッシュメモリの書き換えに際し、外部装置からの指示に基づいて前記アプリケーション領域に記憶した制御プログラムおよび制御データの少なくともいずれかを書き換える手段と、前記ブート領域に記憶された制御プログラムおよび制御データを識別するブート領域識別データと、前記ブート領域識別データと同じ識別データを前記アプリケーション領域に記憶するアプリケーション記憶手段を有し、前記ブート領域識別データと前記アプリケーション領域に記憶された識別データの組み合わせを比較する組み合わせチェック手段によりチェックする。 (もっと読む)


【課題】 ベリフィケーションの時間を抑制可能なフラッシュメモリの制御方法、メモリコントローラ及び当該メモリコントローラを備えるフラッシュメモリシステムを提供することを目的とする。
【解決手段】 ホストシステム4からの命令に応答してフラッシュメモリ2へデータを書き込むとともに、チェックサムの期待値を算出する。そして、フラッシュメモリ2へ書き込んだデータをフラッシュメモリ2から読み出すとともに、チェックサム値を算出する。その後、データを書き込む際に算出されたチェックサムの期待値と、データを読み出す際に算出されたチェックサム値とを照合し、データが正しく書き込まれたか否かを判定する。 (もっと読む)


【課題】データが不正な手段により書き換られたことを検出できるフラッシュメモリの制御方法、メモリコントローラ及び当該メモリコントローラを備えるフラッシュメモリシステムを提供することを目的とする。
【解決手段】 フラッシュメモリを記憶媒体として利用するホストシステムからの命令に応答して、フラッシュメモリにデータを書き込む書き込み手段と、前記ホストシステムからの命令に応答して、前記書き込み手段によってフラッシュメモリに書き込まれていたデータを読み出す読み出し手段と、前記ホストシステムからの命令に応答して、前記読み出し手段によって読み出されたデータを所定のビット毎に区切って順次加算してチェックサム値を求めるチェックサム算出手段と、から構成される。 (もっと読む)


ダウンロードプロセス中の伝送エラー及び信頼性についてソフトウェアのデータ整合性を検査するために、フラッシュメモリに格納されるデータは、繰り返し検査されなければならない。フラッシュメモリに格納されたプログラムデータへのアクセス、又はアクセス時間は比較的長い。コスト上の理由により一般に低い計算機能力しか有さない、特に自動車内の制御装置においては、信頼性検査などの複雑な計算を有する長いアクセス時間が、長く耐え難い遅延となる。本発明によれば、伝送エラー及び信頼性検査のための計算方法が、フラッシュウェアがアクセス時間の早いバッファ内にある間に行われ、伝送エラー及び信頼性についてのプログラムデータの検査が、効率的に行われる。したがって、フラッシュメモリへの時間集約的なアクセスが回避される。今日まで、フラッシュウェアが検査されるたび毎にフラッシュメモリにアクセスする必要があったが、本発明による方法によれば、すべての必要な検査のために、速いアクセス時間をもつバッファにフラッシュウェアを格納するので、フラッシュメモリへは一回アクセスするだけで良い。
(もっと読む)


【課題】ROMをRAMにロードしてからプログラムを実行する複合機において、機能が増えても、起動時にユーザに待たせる時間を増加させないようにする。
【解決手段】起動時に初期画面起動に必要なプログラム部分のみDMA転送によりROMからRAMにロードする。DMA転送中にDMA転送完了サイズから転送済みデータのチェックサムを転送処理と平行して計算し、ROMに格納されているチェックサム値と比較する。チェックサムが等しいときのみプログラムを起動する。また、ロード処理を各処理ブロック単位にする事で、ロードに失敗した処理ブロックの機能を無効とし、ロードに失敗した機能以外の動作を可能とする。 (もっと読む)


【課題】 オーバーヘッドを極力低減可能な構成で読み出しデータの確実な検証を可能とする機能を有する磁気ディスクアレイ装置を提供することを目的とする。
【解決手段】 各磁気ディスク装置10−iに対するデータの書き込みの際CRCデータを書き込みブロック毎に付加して書き込みを行なうとともにディスクアレイコントローラ20において同CRCデータの一部を保持する構成を有する。 (もっと読む)


【課題】記憶装置の記憶内容のチェックに要する時間の短縮およびCPUへの負荷の軽減をすることができ、かつ記憶装置の異常による影響を最小限にすることのできるコントロールユニットを提供する。
【解決手段】演算処理を行うCPU10と、CPU10が実行するプログラムが記憶されるROM11と、CPU10の処理が記憶されるRAM12とを備え、CPU10は、プログラムの内容に基づいて所定の制御を行うコントロールユニット1Aであって、ROM11およびRAM12はそれぞれ複数の領域に分割され、プログラムは、ROM11およびRAM12の記憶内容のチェックを行うチェックプログラムを含み、CPU10は、チェックプログラムを用い、領域ごとにチェックを行うものである。 (もっと読む)


【課題】車載バッテリでバックアップされた揮発性のバックアップメモリに関する異常検出において、マイクロプロセッサの制御負担を軽減しながら多様な異常検出が可能な車載電子制御装置を得る。
【解決手段】電源スイッチ102が閉路したときに主電源回路114aから給電される制御用CPU111aと、不揮発制御用メモリ112aおよびバックアップメモリ113cとを備えている。RAMメモリ113aの一部領域であるバックアップメモリ113cは、電源スイッチ102が開路しても車載バッテリ101に直接接続された補助電源回路114bを介して給電される。車載バッテリ101が取替え接続されると、電源遮断監視メモリ128がリセットされ、制御用CPU111aの運転開始に際しては、リセット情報に基づいてバックアップメモリ113cを初期化するとともに、電源監視メモリ128をセット状態に書換える。 (もっと読む)


第1のセクタ1の未使用部分にアプリケーションコードAを書き込む前に、ブートストラップローダコードBが第1のセクタ1から第2のセクタ2へコピーされ、ついで第1のセクタ1の全ての内容が消去され、その後ブートストラップローダコードBが第2のセクタ2から第1のセクタ1へ再コピーされる。
(もっと読む)


【課題】 少ない誤り検出データと簡単な回路構成によって、画素データの転送エラーが発生しても、それが画像表示部に表示されることを防ぐ。
【解決手段】 画像表示装置110は、画像送信部100から画像データと誤り検出データを受信する画像受信部100と、誤り検出データを用いて画像データの転送エラーを検出する誤り検出部102と、フレームメモリ107のアドレスを生成すると共に、転送エラーが検出された場合にそのアドレスを記憶するアドレス生成部103と、アドレス生成部103の記憶アドレスをエラー情報として画像送信部100に転送するエラー転送部104と、転送エラーが検出された場合のみラインメモリ105からフレームメモリ107にデータの書き込みを行わないメモリ制御部106とを有する。 (もっと読む)


本発明は、フラッシュメモリのデータ処理装置及び方法に関し、より詳しくはフラッシュメモリのデータに対する有効性を容易に判断し得るフラッシュメモリのデータ処理装置及び方法に関するものである。
本発明の実施形態によるフラッシュメモリのデータ処理装置は、所定の論理アドレスを用いてデータ演算を要請するユーザ要請部と、前記論理アドレスを物理アドレスに変換する変換部と、前記データから所定ビットの個数をカウントしたカウントデータを、前記データ演算実行時に前記データの有効性の可否を示すインデックス領域に記録する制御部とを含む。

(もっと読む)


本発明は、安全電子装置のIEC61508 SIL1から3またはEN954−1カテゴリー1から4に従った安全なパラメータ化の方法および装置に関する。
本発明の1つの目的は、ユーザによる安全電子装置からのパラメータの明示的なリードバックおよびこれらパラメータの各々の確認を克服する方法を説明することである。
このために、本発明はパラメータ化のためのパラメータ値が、電子制御装置のユーザ・インターフェースを経由して選択されまたは入力され、次いで、制御装置によってアクセスすることが可能な少なくとも1つのメモリ内に保存されて、安全なパラメータ化の検証のためにメモリから少なくとも1回リードバックされるように、電子装置に伝送されることを提案する。
(もっと読む)


【課題】 不揮発性メモリの寿命を確実に長くすることができる不揮発性メモリの制御装置を提供する。
【解決手段】 不揮発性メモリに対するデータの保存及び消去を制御する不揮発性メモリの制御装置であって、電源投入時又は所定処理サイクル(ステップS5〜ステップS11)ごとに、不揮発性メモリから、当該不揮発性メモリ内の記憶領域がデータ及びチェックサムから区分された検出データを読み出し、当該検出データの値のみを更新するデータ消去処理(ステップS5)と、更新された検出データを読み出し、この検出データと保存対象のデータとを用いてチェックサムを算出して、このチェックサム及び保存対象のデータを書き込むデータ保存処理(ステップS9)とを行うことによって、所定の処理サイクルごとの書込回数を1回にする。 (もっと読む)


不揮発性メモリ(2)の記憶領域を第1および第2のブロック(20A),(20B)に分け、各ブロック(20A),(20B)にデータを連続して書き込む一方、上記記憶領域からデータを読み出すメモリコントローラ(1)であって、上記第1のブロック(20A)にデータを書き込む第1の書き込み部(12A)と、第1の書き込み部(12A)によるデータの書き込み動作が完了すると、少なくとも電源断によって電源電圧が上記記憶領域へのデータの書き込みができなくなる電圧値に低下するまでの時間と略同一の待ち時間が経過した後、上記第2のブロック(20B)にデータを書き込む第2の書き込み部(12B)とを備えたことを特徴とする。
(もっと読む)


【課題】 記憶資源を節約し、コスト高や装置規模の増大を抑制するとともに、可用性を高める。
【解決手段】 供給を受けた構成データに応じて、ゲートアレイ上のゲート間の接続関係を変更することでハードウエア構成を変更し得るFPGA部を持つ情報処理システムにおいて、伝送されて到来した前記構成データを記憶するための構成データ記憶部と、予め求められ、当該構成データに関する誤り検出機能を持つ誤り検出データをもとに、当該構成データ記憶部に記憶されている構成データの誤り検出を行う誤り検出実行部と、当該誤り検出実行部によって誤りが検出されなかった構成データを前記FPGA部に供給するFPGA制御部とを備える。 (もっと読む)


【課題】不揮発性メモリ装置でデータ記録途中に停電が発生したか否かを判別することができる方法と装置を提供する。
【解決手段】複数のページ単位メモリセルを含むメモリアレイが含まれる不揮発性メモリ装置が含まれ、エラー検出動作が支援される集積回路装置が開示される。またメモリ制御器も提供される。前記メモリ制御器は前記不揮発性メモリ装置と電気的に連結され、ページ記録動作の間前記不揮発性メモリ装置に複数のセグメントで構成されたページデータを供給するように設定される。前記ページデータを構成する前記複数のセグメントはページ記録動作の間プログラムされる多数の不揮発性メモリセルを指示する複数のセグメントで構成されたチェックサムデータを含む。またページ読み出し動作の間比較とエラー検出のための付加的なチェックサムデータが生成される。 (もっと読む)


【課題】
ブートプログラムに有るダウンロード処理にメモリ異常が有る場合に、ダウンロード等、保守員に余計な作業工数を発生させず、さらには制御プログラムの異常動作により信号出力が不安定となった場合の制御基板上のデバイスを破損させるリスクを回避する画像形成装置を提供すること。
【解決手段】
制御プログラムを保存しておくフラッシュメモリと、前記フラッシュメモリへのダウンロード手段およびメモリ異常検出手段とを備えた画像形成装置において、前記フラッシュメモリは、ダウンロード不可のブートプログラムのメモリ領域と、ダウンロード可能なメインプログラムのメモリ領域とを有し、前記各メモリ領域に対して別々に前記メモリ異常検出手段を設け、前記ブートプログラムのメモリ領域に異常が有る場合には、前記異常を視覚的に保守員に知らせる。 (もっと読む)


81 - 100 / 105