説明

Fターム[5F110QQ01]の内容

薄膜トランジスタ (412,022) | 製造工程一般 (15,099) | パターニングに工夫 (4,277)

Fターム[5F110QQ01]の下位に属するFターム

Fターム[5F110QQ01]に分類される特許

161 - 180 / 753


【課題】SOI構造の縦型のMISFETの提供
【解決手段】Si基板1上に、一部に空孔4を有する絶縁膜2が設けられ、空孔4上及び絶縁膜2の一部上に横方向半導体層6が設けられ、半導体層6の側面の一部に導電膜3が接して設けられ、絶縁膜2により素子分離されている。半導体層6上の、空孔4直上部に縦方向半導体層7が設けられ、半導体層7の上部にドレイン領域(10,9)が設けられ、離間し、相対して下部にソース領域8が設けられ、ソース領域8は延在して、半導体層6全体に設けられている。半導体層7の全側面には、ゲート酸化膜11を介してゲート電極12が設けられ、ドレイン領域10、ゲート電極11及び導電膜3を介したソース領域8には、バリアメタル18を有する導電プラグ19を介してバリアメタル21を有する配線22が接続されている縦型のMISFET。 (もっと読む)


【課題】酸化物半導体を用いた半導体装置に安定した電気的特性を付与し、高信頼性化することを目的の一とする。
【解決手段】酸化物半導体膜を含むトランジスタにおいて、酸化物半導体膜に接し、且つソース電極およびドレイン電極を覆う帯電防止機能を有する金属酸化膜を形成し、該金属酸化膜を通過してハロゲン元素を導入(添加)し、加熱処理を行う。このハロゲン元素導入および加熱工程によって、水素、水分、水酸基または水素化物などの不純物を酸化物半導体膜より意図的に排除し、酸化物半導体膜を高純度化する。また、金属酸化膜を設けることで、トランジスタにおいて酸化物半導体膜のバックチャネル側に寄生チャネルが発生するのを防止する。 (もっと読む)


【課題】本発明は、高精細なパターニングが可能なパターン形成体の効率的な製造方法を提供することを主目的とする。
【解決手段】本発明は、基板上に形成され、表面が疎水性を示す疎水性層上にフォトレジストパターンを形成するフォトレジストパターン形成工程と、上記フォトレジストパターンが形成された上記疎水性層の表面にエネルギーを照射して親水化し、親水性領域を形成する親水化工程と、上記フォトレジストパターンを剥離し、上記疎水性層表面に、上記親水性領域と上記親水化工程にて上記フォトレジストパターンで覆われていた疎水性領域とがパターン状に形成された親疎水パターンを形成するフォトレジストパターン剥離工程とを有することを特徴とするパターン形成体の製造方法を提供することにより、上記目的を達成する。 (もっと読む)


【課題】過度な酸化により生じるナノワイヤの断線を防止できるナノワイヤトランジスタ及びその製造方法を提案する。
【解決手段】配線形成シリコン層4を酸化させて極めて細いナノワイヤ11を形成する際、シリコン窒化膜20を配線形成シリコン層4の上部となるシリコン酸化薄膜23に予め形成しておき、シリコン窒化膜20によって配線形成シリコン層4の酸化を抑制させつつ、ソース電極形成部12とドレイン電極形成部13とナノワイヤ11とを配線形成シリコン層4に形成するようにした。このように、配線形成シリコン層4が過度に酸化されることをシリコン窒化膜20により抑制させることで、所望の領域のみ酸化させることができ、かくして、過度に酸化されることにより生じるナノワイヤ11の断線を防止できる。 (もっと読む)


【課題】結晶性の高い微結晶半導体膜の作製法を提供する。または、電気特性が良好な半導体装置を、生産性高く作製する方法を提供する。
【解決手段】基板上に第1の微結晶半導体膜を形成した後、当該第1の微結晶半導体膜の表面を平坦化する処理を行い、次に、平坦化された第1の微結晶半導体膜の表面側の非晶質半導体領域を除去する処理を行って、結晶性が高く、且つ平坦性を有する第2の微結晶半導体膜を形成する。次に、第2の微結晶半導体膜上に第3の微結晶半導体膜を形成する。 (もっと読む)


【課題】微細電子回路を安価かつ簡便に作製する方法を提供することを課題とする。特に従来法では困難であった印刷法を利用する高精細な回路描画を達成することを課題とする。
【解決手段】特定の窒素原子含有オリゴマー鎖がπ共役縮合芳香環に結合した化合物を薄膜化し、光照射することにより、導電性またはキャリア移動特性を付与する。光照射をレーザー光線による走査あるいはフォトマスクを利用して実施することにより、微細回路を印刷法で形成可能である。 (もっと読む)


【課題】信頼性の高い半導体装置を提供することを課題の一とする。また、信頼性の高い半導体装置の作製方法を提供することを課題の一とする。また、消費電力が低い半導体装置を提供することを課題の一とする。また、消費電力が低い半導体装置の作製方法を提供することを課題の一とする。また、量産性の高い半導体装置を提供することを課題の一とする。また、量産性の高い半導体装置の作製方法を提供することを課題の一とする。
【解決手段】酸素欠損を生じることなく酸化物半導体層に残留する不純物を除去し、酸化物半導体層を極めて高い純度にまで精製して使用すればよい。具体的には、酸化物半導体層に酸素を添加した後に加熱処理を施し、不純物を除去して使用すればよい。特に酸素の添加方法としては、高エネルギーの酸素をイオン注入法またはイオンドーピング法などを用いて添加する方法が好ましい。 (もっと読む)


【課題】相対的に大面積化した表示装置に効果的に用いることができる薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタ、及びこれを備えた表示装置、並びにその製造方法において、本発明の実施形態に係る薄膜トランジスタは、基板上に形成されたアクティブ層と、前記アクティブ層の一部領域の上に形成されたゲート絶縁膜パターンと、前記ゲート絶縁膜パターンの一部領域の上に形成されたゲート電極と、前記ゲート絶縁膜パターン及び前記ゲート電極を覆うエッチング防止膜パターンと、前記アクティブ層及び前記エッチング防止膜パターンの上に形成されたソース部材及びドレイン部材とを含む。 (もっと読む)


【課題】電気特性が良好な薄膜トランジスタを、生産性高く作製する方法を提供する。
【解決手段】第1のゲート電極と、第1のゲート電極とチャネル領域を挟んで対向する第2のゲート電極とを有するデュアルゲート型の薄膜トランジスタのチャネル領域の形成方法において、結晶粒の間に非晶質半導体が充填される微結晶半導体膜を形成する第1の条件で第1の微結晶半導体膜を形成した後、結晶成長を促進させる第2の条件で、第1の微結晶半導体膜上に第2の微結晶半導体膜を形成する。 (もっと読む)


【課題】トランジスタの微細化を達成し、電界緩和がなされた、酸化物半導体を用いた半導体装置を提供することを課題の一とする。
【解決手段】ゲート電極の線幅を微細化し、ソース電極層とドレイン電極層の間隔を短縮する。ゲート電極をマスクとして自己整合的に希ガスを添加し、チャネル形成領域に接する低抵抗領域を酸化物半導体層に設けることができるため、ゲート電極の幅、即ちゲート配線の線幅を小さく加工しても位置精度よく低抵抗領域を設けることができ、トランジスタの微細化を実現できる。 (もっと読む)


【課題】回路構成の設計自由度の高いMEMS及びMEMSの製造方法を提供する。
【解決手段】基板10と、基板10の一方の面側に設けられる第1半導体部21と、基板10の一方の面側に設けられる振動子31と、を備えるMEMSにおいて、第1半導体部21の側面側に設けられ、かつ基板表面に対して略垂直な第1面21aと、振動子31の側面側に設けられ、かつ基板表面に平行な方向において第1面21aと対向する第2面31aが設けられると共に、第2面31a側の表層部分は第1面21a側をゲート電極として電圧が印加された際にチャネルとなることで、第1半導体部21における第1面21aを含む部分と振動子31における第2面31aを含む部分とで電界効果トランジスタが構成されることを特徴とする。 (もっと読む)


【課題】有機半導体層の上で導電層を迅速かつ容易にパターニングすると共に安定な性能を得ることが可能な薄膜トランジスタの製造方法を提供する。
【解決手段】有機半導体層4の上に、開口部5A,5Bを有する絶縁性保護層5を形成したのち、その絶縁性保護層5(開口部5A,5Bを含む)を覆うように、電極層6を形成する。こののち、絶縁性保護層5の形成領域(開口部5A,5Bを除く)における電極層6にレーザLを照射し、その電極層6をレーザアブレーションにより選択的に除去してソース電極およびドレイン電極を形成する。 (もっと読む)


【課題】電気的導通が確保された連続的なグラフェン膜を基板上の所望の位置に選択成長させた基板およびそれを用いた電子・光集積回路装置を提供する。
【解決手段】本発明に係るグラフェン膜が成長された基板は、単層または複数層からなるグラフェン膜が成長された基板であって、前記基板の表面には酸化アルミニウム膜が存在し、前記酸化アルミニウム膜の組成がAl2-xO3+x(x ≧ 0)であり、前記グラフェン膜は前記酸化アルミニウム膜の表面に対して平行でかつ該表面上のみに成長しており、電圧端子間距離0.2 mmの条件で電気伝導率を測定した場合に前記グラフェン膜の電気伝導率が1×104 S/cm以上であることを特徴とする。 (もっと読む)


【課題】本発明は、高価な専用の装置に依存せず、有機半導体が大気に晒されないよう
な、低コストの有機TFTの作製方法を提供することを課題とする。また、材料の熱分解が
問題とならないように低温での有機TFTの作製方法を提供することを課題とする。
【解決手段】上記課題を鑑み、本発明は保護膜として機能するフィルム状の保護体を有
機半導体膜上に設けることを特徴とする。フィルム状の保護体は、フィルム状の支持体を
接着剤等で固定して形成することができる。 (もっと読む)


【課題】トランジスタにおけるオフ電流を低減し、電圧調整回路における出力電圧の変換効率を向上させる。
【解決手段】ゲート、ソース、及びドレインを有し、ゲートがソース又はドレインに電気的に接続され、ソース及びドレインの一方に第1の信号が入力され、チャネル形成層としてキャリア濃度が5×1014/cm以下である酸化物半導体層を有するトランジスタと、第1の電極及び第2の電極を有し、第1の電極がトランジスタのソース及びドレインの他方に電気的に接続され、第2の電極にクロック信号である第2の信号が入力される容量素子と、を有し、第1の信号の電圧を昇圧又は降圧し、昇圧又は降圧した電圧である第3の信号を出力信号としてトランジスタのソース及びドレインの他方を介して出力する構成である。 (もっと読む)


【課題】本発明の一態様は、表示装置の高画質化を図りつつ、消費電力を低減すること及び表示の劣化(表示品質の低下)を抑制することを課題の一とする。
【解決手段】酸化物半導体層がゲート絶縁層を介してゲート電極と重畳するように設けられたトランジスタと、トランジスタのソース側又はドレイン側に接続された液晶を駆動する画素電極と、画素電極と対向するように設けられた対向電極と、画素電極と対向電極との間に設けられた液晶層とを有するサブユニットを複数有するユニットが、一又は複数設けられたピクセルがマトリクス状に配置されて画像を表示する表示パネルにおいて、オフ電流が、室温にてチャネル幅1μm当たり10zA/μm未満、85℃にて100zA/μm未満であるトランジスタを用いる。 (もっと読む)


【課題】消費電力の増加を招くことなくオフの状態を実現することのできる半導体装置を提供する。
【解決手段】ゲートに電圧が印加されていない状態でオン状態であるパワー素子と、パワー素子のゲートに第1の電圧を印加するためのスイッチング用の電界効果トランジスタと、パワー素子のゲートに第1の電圧より低い電圧を印加するためのスイッチング用の電界効果トランジスタと、を有し、上記スイッチング用の電界効果トランジスタはオフ電流が小さい半導体装置である。 (もっと読む)


【課題】液滴吐出法により吐出する液滴の着弾精度を飛躍的に向上させ、微細でかつ精度の高いパターンを基板上に直接形成することを可能にする。もって、基板の大型化に対応できる配線、導電層及び表示装置の作製方法を提供することを課題とする。また、スループットや材料の利用効率を向上させた配線、導電層及び表示装置の作製方法を提供することを課題とする。
【解決手段】液滴吐出法による液滴の吐出直前に、所望のパターンに従い基板表面上の液滴着弾位置に荷電ビームを走査し、そのすぐ後に該荷電ビームと逆符号の電荷を液滴に帯電させて吐出することによって、液滴の着弾位置の制御性を格段に向上させる。 (もっと読む)


【課題】本発明は、3マスク工程による液晶表示装置用アレイ基板で島状に半導体層を構成することにより、マスク数の減少と信頼性を向上する。また、マスク数の減少のために3マスク工程で液晶表示装置用アレイ基板を製作する過程で、リフトオフ工程による不良を最小化することができる。
【解決手段】本発明は液晶表示装置及びその製造方法に係り、3マスク工程の核心工程であるリフトオフ工程時スパターリング法を利用して保護膜パターンを形成することによってリフトオフ不良を最小化する。また、アクティブ及びオーミックコンタクト層を含む半導体層をデータ配線、ソース及びドレイン電極と別個のマスクを利用して島状にゲート電極内に形成することによって漏れ電流を防止する。 (もっと読む)


【課題】チャネル形成領域に結晶化率の高い領域を配し、電界効果移動度が高く、オン電流が大きい薄膜トランジスタを提供する。
【解決手段】薄膜トランジスタの半導体層中に逆錐形状の結晶粒を含ませ、下地層上に設けられた第1の配線層と、第1の配線層に少なくとも一部が接する不純物半導体層と、少なくとも一部が不純物半導体層を介して第1の配線層と電気的に接続される半導体層と、半導体層上に設けられた第1の絶縁層と、少なくとも半導体層と第1の絶縁層を覆って設けられた第2の絶縁層と、第2の絶縁層上であって、不純物半導体層の少なくとも一部、及び不純物半導体層によって形成されるソース領域とドレイン領域の間に重畳して設けられた第2の配線層と、を有する薄膜トランジスタとする。 (もっと読む)


161 - 180 / 753