説明

Fターム[5J055EY29]の内容

電子的スイッチ (55,123) | 回路素子 (7,558) | 浮遊、寄生素子 (65)

Fターム[5J055EY29]に分類される特許

1 - 20 / 65


【課題】スイッチング素子を誤動作させずに高速低損失動作が可能なゲート駆動回路を部品点数の少ない簡易な回路を提供する。
【解決手段】ローサイドゲート駆動回路2から正極性の電圧が出力されるとハイサイドゲート駆動回路1は0Vを維持または負極性の電圧を出力し、ローサイドゲート駆動回路2からの出力が0Vまたは負極性の電圧を出力する時はハイサイドゲート駆動回路1から正極性の電圧が出力されるように制御を行なう。ハイサイドスイッチング素子5のゲート・ソース間にNchノーマリーオン型補助スイッチング素子13のドレイン・ソースを接続し、トランス15の1次側をゲート駆動回路1の出力に接続し、2次側をNchノーマリーオン型スイッチング素子13のゲート・ソース間に接続し、ローサイドスイッチング素子6側もトランス及びNchノーマリーオン型スイッチング素子をハイサイドと同様に接続して電力変換回路を構成する。 (もっと読む)


【課題】 印加されるRF電圧Vswに制御可能に耐えるRFスイッチ、又はこのようなスイッチの製造方法を提供する。
【解決手段】 スイッチは直列接続された構成FETのストリングを有し、このストリングのノードは隣接するFETの各対の間にある。方法は、各構成FETにわたって分布するRFスイッチ電圧の不一致を減らすよう、容量的にストリングを有効に調整すべくストリングの異なるノードの間のキャパシタンスを制御し、それによって、スイッチ・ブレイクダウン電圧を高める。キャパシタンスは、例えば、ストリングのノードの間に容量特性配置することによって、及び/又は異なる構成FETの設計パラメータを変化させることによって、制御される。各ノードについて、ノードに現れるVswの比率による各有意なキャパシタの積の和は、おおよそ零になるよう制御され得る。 (もっと読む)


【課題】レベルシフト基準電位が下がった場合にスイッチング素子を安全且つ確実に停止できるレベルシフト回路。
【解決手段】レベルシフト電源に接続された抵抗R1にドレインが接続されソースがグランドに接続されたMOSFETMN3、R1と同じ抵抗値を有しレベルシフト電源に接続された抵抗R2にドレインが接続されソースがグランドに接続されたMOSFETMN4、入力信号に基づきMN3,MN4のオン/オフを制御するパルス生成回路10、MN3がオンである場合にセット信号を生成しMN4がオンである場合にリセット信号を生成する制御部MN1,MN2,R5,R6、制御部で生成されたセット信号とリセット信号とに基づき入力信号をレベルシフトした出力信号を出力しスイッチング素子Q1を動作させるフリップフロップFF1、レベルシフト基準電位が負電位に下がったことを検出してスイッチング素子を停止させるスイッチング動作停止部INV3,FF2,AD1を備える。 (もっと読む)


【課題】半導体スイッチを小さい負担で駆動できるとともに、半導体スイッチに十分なゲート電流を流すことができ、しかも、ゲート配線のインピーダンスによる障害を回避できる半導体モジュール。
【解決手段】ゲートに印加される電圧に応じてオンオフする半導体スイッチQ1と、半導体スイッチのソース電位に対して正極性を有する正極コンデンサ110と、半導体スイッチのソース電位に対して負極性を有する負極コンデンサ111と、正極コンデンサを充電する機能を有し、半導体スイッチをターンオンさせる場合は正極コンデンサからの電流を半導体スイッチのゲートに流すターンオン制御部112と、負極コンデンサを充電する機能を有し、半導体スイッチをターンオフさせる場合は負極コンデンサからの電流を半導体スイッチのゲートに流すターンオフ制御部113を備える。 (もっと読む)


【課題】トランジスタのゲートへの電流を防ぐ。
【解決手段】ノーマリーオン型の第1トランジスタと、ドレインが、第1トランジスタのソースと接続され、第1トランジスタとカスコード接続されたノーマリーオフ型の第2トランジスタと、第2トランジスタのソースと第1トランジスタのゲートとの間に設けられた、第2トランジスタのソースから第1トランジスタのゲートへと流れる電流を抑制する第1電流抑制部とを備えるトランジスタ回路を提供する。 (もっと読む)


【課題】電流変動が大きな箇所の半導体スイッチにおいて耐電流と損失を最適化する。
【解決手段】電気的特性及び種類が互いに異なるFET11とIGBT12を並列接続することで半導体スイッチ1aを形成する。端子5及び6間を接続するとき、FET11及びIGBT12は同時にオンされる。端子5及び6間の電流が小電流であるときには、FET11の内部抵抗がIGBT12よりも小さいため、FET11側に優先的に電流が流れて低損失が実現される。端子5及び6間の電流が増大するにつれて、FET11では発熱が内部抵抗増大を招くがIGBT12では内部抵抗が殆ど変化しないため、或る電流値以上では、IGBT12側に優先的に電流が流れる。結果、大電流がFET11側に流れることによるFET11の劣化又は破損が回避される。 (もっと読む)


【課題】パワーMOSFETを高速駆動する場合であっても、寄生インダクタンスに流れる電流の時間変化に応じて発生する電圧に起因したセルフターンオンの発生を防止できるようにしたパワーMOSFETの駆動回路、また、その素子値決定方法を提供する。
【解決手段】制御回路が、駆動回路によってスイッチを駆動制御することで、(2)区間においてスイッチS2HおよびS2Lをオンすると共にその他をオフとし、(3)区間においてスイッチS1LおよびS3Hをオンすると共にその他をオフとする。すると、(2)〜(3)区間にかけて、ハイサイド側のMOSFETのゲートソース間を所定のインピーダンスに切り替えることができ、リカバリー後半に至ったとしてもハイサイド側のMOSFETのゲートソース間電圧Vgs1を閾値電圧Vt未満に抑制できる。 (もっと読む)


【課題】 出力オフ時のスイッチング時間を短くすることのできるドライバ回路を提供する。
【解決手段】 実施形態のドライバ回路は、を駆動する出力用MOSトランジスタMV1が、電源端子VDDと誘導性負荷RLが接続される出力端子OUTとの間に接続され、抵抗R1が、出力用MOSトランジスタMV1のゲート端子とゲート電圧印加端子VGとの間に接続され、ゲート電圧印加端子VGに一端が接続された抵抗R2と、一端が抵抗R2の他端に接続され、他端が接地端子GNDに接続され、出力用MOSトランジスタMV1を制御する制御信号VSWにより導通が制御されるNMOSトランジスタMD1とを備える。さらに、このドライバ回路は、一端が抵抗R1の他端に接続され、他端が出力端子OUTに接続され、NMOSトランジスタMD1の一端から出力される信号により導通が制御されるPNPトランジスタQ1を備える。 (もっと読む)


【課題】 超音波診断装置等に適用され、送信信号または反射信号の電位変動に対しスイッチの誤動作や素子の破壊を起こすことなく、生体からの反射信号を広帯域、低雑音で受信回路に伝送するT/Rスイッチ回路を実現する。
【解決手段】 2つのMOSトランジスタのソースを共通に直列接続した共有ソース端子と、双方向スイッチ回路のゲート端子を共通に接続した共有ゲート端子と、2つのMOSトランジスタのドレインが入出力端子に接続されて構成される双方向スイッチ回路と、共有ゲート端子と共有ソース端子に接続され共有ソース端子の電位変動に対して共有ゲート端子の電位を同相で追従させ、スイッチのオンまたはオフ信号を共有ゲート端子に送るフローティングゲート電圧制御回路と、によりスイッチ回路を構成する。 (もっと読む)


【課題】 スイッチング素子を誤動作させずに高速低損失動作が可能なゲート駆動回路を部品点数の少ない簡易な回路構成で実現する。
【解決手段】 トランス15の1次側をローサイドゲート駆動回路2の出力端子に接続し、トランス15の2次側をハイサイドスイッチング素子5のゲート入力側に接続する。ローサイド駆動回路2から正極性のゲート駆動電圧が出力されるとハイサイドスイッチング素子5のゲート‐ソース間には負極性の電圧が印加されてゲート電圧は閾値以下に抑えられるため、ローサイドスイッチング素子がターンオンする際にハイサイドスイッチング素子はオフ状態を維持する。 (もっと読む)


【課題】入力信号をレベルシフトして出力するレベルシフト回路を有しながらも、電源の電圧変動等による誤信号の出力を抑えることが可能となる信号伝達回路を提供する。
【解決手段】第1入力信号および第2入力信号の各々をレベルシフトし、それぞれ第1シフト済み信号および第2シフト済み信号として出力する、レベルシフト回路を備え、レベルシフト回路は、第1入力信号に応じて開閉するスイッチング素子と抵抗を有する第1直列回路、および、第2入力信号に応じて開閉するスイッチング素子と抵抗を有する第2直列回路が、電源と接地端との間において互いに並列に設けられており、第1直列回路上の電圧を第1シフト済み信号として、第2直列回路上の電圧を第2シフト済み信号として、それぞれ出力するようになっており、接地端から第1直列回路および第2直列回路に向かって逆電流が流れることを防止する、逆流防止部を備えた信号伝達回路とする。 (もっと読む)


【課題】高位電源の電位より高い又は低位電源の電位より低い伝送信号を、MOSトランジスタを用いたアナログスイッチにより好適に阻止可能なアナログスイッチ回路を提供する。
【解決手段】第1のアナログスイッチ11と、第1のアナログスイッチ11の制御端子11cに至る制御信号経路21上に設けられた第2のアナログスイッチ12と、伝送信号の電位が所定の高電位レベルより高い場合又は伝送信号の電位が所定の低電位レベルより低い場合に第1のアナログスイッチ11の一方の入出力端子11aと制御端子11cとを短絡するよう構成された第3のアナログスイッチ13と、を備え、第2のアナログスイッチ12は、少なくとも第3のアナログスイッチ13が第1のアナログスイッチ11の一方の入出力端子11aと制御端子11cとを短絡する場合に、所定のレベルの電位が印加されてオフするようMOSトランジスタを用いて構成される。 (もっと読む)


【課題】差動出力電流のグリッチを打ち消しつつ、電源およびグランドに発生したノイズを打ち消す。
【解決手段】スイッチトランジスタM、Mは、差動入力電圧Dip、Dimに基づいてスイッチング動作することで入力電流Iinを電流Ii1、Ii2に変換し、雑音電流発生回路1は、入力電流源2を介して流れる雑音電流を模擬したダミー電流Iを生成し、スイッチトランジスタM、Mは、差動入力電圧Dip、Dimに基づいてスイッチング動作することでダミー電流Iを電流Ii3、Ii4に変換し、電流Ii1、Ii2に逆相的に重畳する。 (もっと読む)


【課題】制御部及びゲート駆動部によって消費される電力を抑制しつつ、負荷の起動時に突入電流を流しきることが可能な電子リレーを提供する。
【解決手段】商用電源6と負荷7に直列接続され、トランジスタ構造を有するスイッチ素子を用いた開閉部11と、負荷の起動及び停止を制御する制御部12と、制御部12とは絶縁され、スイッチ素子のゲート電極にゲート駆動信号を出力するゲート駆動部13と、制御部12及びゲート駆動部13を動作させるための電力を確保する電源部14を備え、制御部12は、負荷7の起動時に、ゲート駆動部13に、所定時間だけスイッチ素子のゲート電極に対して、定常安定動作時よりも多くの駆動電力を供給させる。 (もっと読む)


【課題】挿入損失およびチップサイズの増大を生じることなく、歪特性に優れた高周波スイッチおよび高周波モジュールを提供する。
【解決手段】高周波スイッチであって、高周波信号を入出力するための複数の入出力端子101〜103と、2つの入力端子101、103間に設けられた基本スイッチ部104、105と、基本スイッチ部104、105の導通および遮断を制御するための制御電圧が入力される制御端子106、107とを備え、基本スイッチ部104、105は、メアンダ形状のゲート電極を有するメアンダ型のFET110〜113及びFET120〜123が多段に接続されて形成され、FET110〜113、及び120〜123のうち、入出力端子103からの電気的距離が最も短いFET113、及び120のフィンガー長は、他のFET110〜112、及び121〜123のフィンガー長よりも短い。 (もっと読む)


【課題】ノイズ対策用のコンデンサC1を設置した場合であっても過電流を検出するための回路を正常に作動させることが可能な負荷制御装置を提供する。
【解決手段】プラス端子P11とマイナス端子P12より電力が供給されて駆動する制御回路10により、FET(T1)のオン、オフを切り替えて、負荷RLの駆動、停止を制御する場合に、マイナス端子P12とグランドとを接続するアース線に、抵抗R5とダイオードD1の並列接続回路を設ける。従って、入力スイッチSW1の投入時にプラス端子11とマイナス端子12の間に配置されたコンデンサC1の放電電流I2が流れる場合であっても、抵抗R5の電圧降下VR5によりマイナス端子P12の電圧をグランドレベルよりも相対的に低くすることができ、コンデンサC1の両端電圧VC1を拡大させて、放電電流I2を抑制し、電圧V1の低下を抑えることができる。 (もっと読む)


【課題】ノイズ対策用のコンデンサC1を設置した場合であっても過電流を検出するための回路を正常に作動させることが可能な負荷制御装置を提供する。
【解決手段】FET(T1)のゲートとドレインとの間に第2のコンデンサC2を設けることにより、点P1の電圧V1が減少した場合に、FET(T1)のゲート電流がコンデンサC2側にバイパスしてFET(T1)に流れ、FET(T1)のゲートに供給される電荷量が低減する。このため、FET(T1)のドレイン電流の増加を抑制でき、電圧V1の急激な変動を防止できる。その結果、比較器CMP1が作動不能となる程度まで電圧V1が低下することを防止でき、比較器CMP1が誤動作することを防止できる。 (もっと読む)


【課題】半導体素子のスイッチング時において、スイッチング損失の増加を抑制しつつ、サージ電圧を低減すること。
【解決手段】電子回路1は、IGBT11と、FWD12と、半導体素子駆動回路13と、を備えている。半導体素子駆動回路13は、IGBT11のゲート−エミッタ間の電圧Vgeを可変することによって、IGBT11のターンオン及びターンオフを制御する。半導体素子駆動回路13のdi/dt帰還部23は、電子回路1の主電流であるIGBT11のコレクタ電流Icの時間的変化、即ち時間微分値dIc/dtに基づき帰還電圧VFBを生成し、IGBT11のゲート−エミッタ間の電圧Vgeの一部として加算する。 (もっと読む)


【課題】FET(T1)のドレイン電圧の低下量が大きくなった場合であっても過電流を検出するための回路を正常に作動させることが可能な負荷制御装置を提供する。
【解決手段】FET(T1)のゲートとドレインとの間にコンデンサC1を設けることにより、点P1の電圧V1が減少した場合に、FET(T1)のゲート電流がコンデンサC1側にバイパスしてFET(T1)に流れ、FET(T1)のゲートに供給される電荷量が低減する。このため、FET(T1)のドレイン電流の増加を抑制でき、電圧V1の急激な変動を防止できる。その結果、比較器CMP1が作動不能となる程度まで電圧V1が低下することを防止でき、比較器CMP1が誤動作することを防止できる。 (もっと読む)


【課題】入力電圧の急変や負荷短絡時等における共振外れにより、中間電位VSが急変した場合にも、ハイサイドドライブ信号SDHとローサイドドライブ信号SDLに応じて、所定の動作をすることが可能なドライブ制御回路を提供する。
【解決手段】ドライブ制御回路101は、ハイサイドスイッチ素子Q1とローサイドスイッチ素子Q2との間の中間端子Xに接続された共振回路の状態を検出することにより得られた状態検出信号Desに応じて、第1のMOSトランジスタM1の他端と第2の電位線9との間の抵抗値を下げる抵抗制御回路2を備える。 (もっと読む)


1 - 20 / 65