説明

Fターム[5K029AA03]の内容

直流方式デジタル伝送 (8,390) | 目的、効果 (1,587) | 誤動作防止;誤り率の低減 (907) | 波形劣化、符号間干渉対策 (407)

Fターム[5K029AA03]の下位に属するFターム

Fターム[5K029AA03]に分類される特許

121 - 140 / 369


【課題】信号伝送における通信波形歪を低減することができるようにした信号伝送回路を提供する。
【解決手段】端子Aから出力バッファ回路2、出力インピーダンス部3を介して信号線4にデジタル出力信号の出力データが送信される。端子Aはインピーダンス制御部5を介してインピーダンス可変部6にも接続されており、インピーダンス可変部6は、信号線4の終端インピーダンスを切り替える。出力データがハイレベルからロウレベルに変化すると、出力インピーダンス部のインピーダンスがXΩから∞Ωに変更設定される。このとき、インピーダンス可変部6は、インピーダンス制御部5により信号線4の終端インピーダンスを∞Ωから信号線4の特性インピーダンスZΩに切り替える。これにより、信号線4での反射を防止でき、波形歪を抑制することができる。 (もっと読む)


【課題】伝送路の劣化特性を補償する利得が制御可能な補償回路の利得制御およびオフセット補正を効果的に行う。
【解決手段】利得制御(AGC)回路は、コンパレータ51から出力される連続するアイパターンの中央に位置する複数の2値シリアルデータ、および、複数の2値シリアルデータのうち少なくとも連続する2のデータの間に位置する遷移データを、所定のクロックに応じて保持する複数のD型FFと、複数のD型FFに保持されたデジタルデータのパターンを判定して、補償回路の利得を増減させる利得制御信号を生成するとともに、D型FFに保持された複数のデジタルデータの位相差に応じた信号を出力する論理回路53と、D型FFと論理回路5とでPLLを構成し、前記位相差に応じた信号の電圧に応じた周波数で発振してD型FFに印加するクロックを発生するVCO57を有する。 (もっと読む)


【課題】高速な伝送における誤りの少ないシリアルデータ受信を可能とする。
【解決手段】PMOSトランジスタMP1は、ゲートに入力信号VIが供給され、ドレインを接地し、ソースをNMOSトランジスタMN1のソースに接続すると共に、ソースから出力信号VOを出力する。NMOSトランジスタMN1は、ドレインを電源VDDに接続し、ゲートを抵抗素子Rを介して電源VDDに接続し、ソースをPMOSトランジスタのソースに接続する。 (もっと読む)


【課題】伝送速度が異なる複数のマンチェスタ符号化信号のデューティ比を補正可能なデューティ補正回路を得ること。
【解決手段】本発明にかかるデューティ補正回路は、マンチェスタ符号化された受信信号の連続する2つの立上りエッジの間隔または立下りエッジの間隔に基づいて受信信号の伝送速度を判定するシンボル周期判定回路7と、受信信号の“Hレベル”または“Lレベル”の継続時間を観測するエッジ検出回路2およびカウンタ3と、観測結果および判定結果に基づいて波形歪みを検出する波形歪み検出回路4と、波形歪みが検出された場合に波形歪み発生期間、受信信号を反転することにより波形の補正を行うセレクタ5と、を備えることとした。 (もっと読む)


【課題】主伝送線路との分岐点での信号反射を低減し分岐線路の部品配置や線路配線の自由度を高めかつ信号振幅減少のない伝送を行うマルチポイント接続信号伝送回路を得る。
【解決手段】信号を伝送する主伝送線路に送受信バッファ部を含む複数の分岐部が主伝送線路上のそれぞれの分岐点から分岐して接続された伝送回路であって、各分岐部が、送受信を行う端子を有する送受信バッファ部と、主伝送線路のインピーダンスより低いインピーダンスを有する送信用分岐線路と、主伝送線路のインピーダンスより高いインピーダンスを有する受信用分岐線路と、送受信バッファ部の端子の直近に接続された、送受信バッファ部の端子における受信信号の反射を抑制するための受信用分岐線路の終端抵抗と、送信時に少なくとも送信用分岐線路を、受信時に少なくとも受信用分岐線路を主伝送線路の分岐点と送受信バッファ部の端子間に接続された状態にするスイッチ手段と、を備えた。 (もっと読む)


【課題】同一の符号化方式で符号化され、かつ伝送速度が任意の複数種存在する受信信号のいずれに対してもデューティ比を補正可能にする。
【解決手段】符号化された受信信号の“H”または“L”の継続時間を観測する観測手段と、受信信号の符号シンボル周期に関する長パルス用設定値と短パルス用設定値に基づいて、観測された“H”または“L”の継続時間から波形歪みを検出する波形歪み検出手段と、波形歪みが検出された場合に、波形歪み発生期間の受信信号を反転することにより波形の補正を行う波形補正手段と、受信信号の立上りまたは立下りを検出し、その次の立上りまたは立下り検出までの間隔に基づいて判定した現在の受信信号の符号シンボル周期に基づいて上記長パルス用設定値と短パルス用設定値を設定する符号シンボル周期判定手段を備えた。 (もっと読む)


【課題】高速信号伝送において、高インピーダンス線路が不要で、損失の少ない線路長に対しても過補償による波形劣化が発生しない波形補償機能を有する波形補償回路を得る。
【解決手段】第1の伝送線路2aと、第1の伝送線路の終端部に接続されたインダクタ6と、インダクタを介して第1の伝送線路の終端部に一端が接続され、伝送されるディジタルデータパターンの1bit幅の半分の遅延時間と第1の伝送線路と同程度の特性インピーダンスを持つ第2の伝送線路2bと、第2の伝送線路の他端とグランド100との間に接続された抵抗5と、抵抗に並列接続され、第2の伝送線路からグランドに向かう方向を順方向とするダイオード4とを備える。 (もっと読む)


【課題】通信性能を維持しながら信号遷移時に伝送路上で発生するリンギングを低減可能な通信装置を提供する。
【解決手段】本発明による通信装置は、伝送路12を介して他の装置と通信する通信装置であって、伝送路12で発生するリンギングを抑制する終端部20と、他の装置との通信の終了を検出する通信終了検出部22と、通信終了検出部22が通信の終了を検出すると、通信の終了時点から所定時間の間、終端部20を伝送路12に接続する終端駆動部24とを有する。 (もっと読む)


【課題】簡単な回路でかつ低消費電力で帯域制限された正確な短パルスの発生回路を具現し、フィルタを使用せずに目的のパルスを得る。
【解決手段】起動信号に基づき所定形状のパルスを出力端子から出力するパルス発生回路において、起動信号の位相が変化した時点から所定量の時間差で位相が順次変化するn+1個の信号(nは2以上の整数)を発生するタイミング発生回路と、所定の電位を供給する第1の電源及び第2の電源と、n個のインピーダンス素子と、n+1個の信号に基づく論理関数値によって所定順序で出力端子と第1の電源または第2の電源とをインピーダンス素子を介して交互に切り替えて接続するスイッチ回路と、を含むパルス発生回路。 (もっと読む)


【課題】本発明の実施形態は、符号化/復号器(コーデック)を使用して禁止パターンなし(FPF)コードワードを生成する方法を説明する。
【解決手段】まず、本方法は、データワードをフィボナッチ記数法空間にマッピングすることによって、データワードを符号化してFPFコードワードを生成する。さらに、FPFコードワードはバスの隣接するラインを介して送信され、バスから受信されると復号されてデータワードが復元され、バス上のすべてのクロストークがなくなる。 (もっと読む)


【課題】少ない消費電力で、外来ノイズの影響を受け難い受信処理を行って、間違いのない時刻修正を行える電波受信装置ならびに電波時計を提供する。
【解決手段】パルス幅の異なる複数種類のデータパルスが複数配されてなるタイムコードの受信を行う電波受信装置および電波時計である。そして、標準電波を受信して該標準電波から前記タイムコードを検波する受信手段と、時刻を計時する計時手段と、タイムコードの中で0データパルスと1データパルスが配置されることが既知になっている4箇所以上のデータ位置に対応する各受信区間W0〜W4にタイムコードの受信処理を行わせる受信制御手段と、これらの受信区間W0〜W4に受信したデータパルスが既知のデータパルスと同一であった場合に、この受信したデータパルスに基づいて計時手段の秒の修正を行う時刻修正手段とを備えている。 (もっと読む)


【課題】シリアルバスの不要電磁輻射を抑制できる集積回路装置、電気光学装置及び電子機器を提供すること。
【解決手段】本発明は、シリアルバスを介して差動信号を受信するレシーバ回路42を有する高速シリアルインターフェース回路40と、輻射防止用のガード用端子G1、G2と、G1とG2の間に配置され差動信号が入力される端子DP、DMと、レシーバ回路42用の高電圧側の電源電圧が供給される電源端子VDDAと、低電圧側の電源電圧が供給される電源端子VSSとを含む。ガード用端子G1からの配線GL1と電源端子VSSからの配線VSLとの間には、スイッチ素子T1が設けられ、ガード用端子G2からの配線GL2と電源端子VSSからの配線VSLとの間には、スイッチ素子T2が設けられる。そして、高速インターフェースモードにおいてスイッチ素子T1、T2がオンする。 (もっと読む)


適応リンクパートナ送信機を等化するための方法及び装置が提供される。本発明の一態様によれば、局所トランシーバは、リンクパートナと局所トランシーバの間のチャネルを介してトレーニングフレームを受け取るステップであって、トレーニングフレームが定義済みトレーニングパターンからなるステップ、リンクパートナの等化パラメータのうちの1つ以上を調整するステップ、及びチャネルの等化が1つ以上の定義済み基準を満足しているかどうかを、定義済みトレーニングパターンが局所トランシーバによって適切に受信されたかどうかに基づいて決定するステップによって、リンクパートナの1つ以上の等化パラメータを適合させる。定義済みトレーニングパターンはPN11パターンなどの擬似ランダムパターンであってもよい。任意選択で、チャネルのための雑音マージン及びジッタマージンを改善することができる。
(もっと読む)


一実施形態において、データを送信及び受信する装置は、少なくとも3つの入力/出力端子を有する伝送路網と、それぞれが少なくとも3つの入力/出力端子に連結した少なくとも3つの送信/受信ユニットと、制御システムを含む。伝送路網上でのデータフローの所望の方向に依存して、i)送信/受信ユニットの各々を動的に送信モード又は受信モードに置き、ii)各送信/受信ユニットのアクティブな終端処理を動的に有効及び無効にするよう、制御システムを構成する。この装置及びその他関連する装置を使用して、伝送路網上でデータを送信及び受信する方法も開示する。 (もっと読む)


【課題】磁気結合を用いて高速応答性を向上しながら耐ノイズ性能を向上できるようにする。
【解決手段】入力信号となるデジタル信号が「L」→「H」または「H」→「L」となるタイミングから所定期間tb以外にコイル8の誘起電圧のデジタル信号の検出出力変化がある場合(15)には、異常信号として診断信号電圧を入力信号補正回路に出力し、この場合には、入力信号補正回路は補正用のパルス信号Yを入力信号に重畳してコイル6に印加する。すると、出力端子OUTに出力されるデジタル信号が補正されるようになり、正常なデジタル信号を出力端子OUTから出力できる。 (もっと読む)


【課題】ダイレクト・デジタル・シンセシス(DDS)で生成するシリアル・データ・パターン上に、符号間干渉(ISI)効果を生成する。
【解決手段】ユーザは、要求に応じて、ユーザ・インタフェースからデータ・レート、電圧振幅、エンコード方式などのシリアル・データ・パターンのパラメータを設定できる。ISIパラメータの値を選択し、シリアル・データ・パターンに適用することで、シリアル・データ・パターン中にISI効果を生成できる。シリアル・データ・パターンは、工業規格に従って設定しても良い。 (もっと読む)


【課題】バースト信号に対する応答性を改善するバースト信号受信方法、バースト信号受信装置、局側装置、PONシステムを提供する。
【解決手段】2値信号に基づくバースト信号を受信するフォトダイオード101と、その出力を増幅する増幅器102と、増幅器102の出力するバースト信号に時定数をもって追従する第1の電圧を出力し、当該時定数が可変である時定数回路105と、増幅器102の出力する信号電圧を第2の電圧として、これを、第1の電圧と比較した結果を出力として生じる比較器104とを設け、時定数回路105に対して時定数を設定可能な制御回路108とを備えたバースト信号受信装置とする。そして、制御回路108は、バースト信号を受信したときの信号初期に設定する時定数が、信号後期に設定する時定数より短くなるように時定数切替を行う。 (もっと読む)


【課題】個々の差動信号レシーバに入力される差動信号間のスキュー補正だけでなく、各差動信号レシーバから出力される画像データ信号間のスキュー補正を行う。
【解決手段】差動インタフェースを、差動信号ドライバ11a〜11cとスキュー補正差動信号レシーバ13a〜13bとから構成する。各差動信号レシーバ13a〜13bの前段に、差動信号受信回路17に入力される差動信号間のスキュー(立ち上がり時間及び立ち下がり時間のズレ)を補正する波形調整回路18a,18bを設ける。各差動信号レシーバ13a〜13cの後段に、差動信号受信回路17から出力されるデータ信号間のスキュー(遅延時間のズレ)を補正する遅延回路19を設ける。これにより、各差動信号受信回路17に入力される差動信号間のスキュー、及び各遅延回路19から出力される画像データ信号間のスキューを補正することができる。 (もっと読む)


【課題】エラーレートを低減する。
【解決手段】TMDSドライバ10は、差動信号を一対の差動信号線20を介して出力する。入力差動対12は、一端が共通に接続された第1トランジスタM1、第2トランジスタM2を含み、差動信号線20を介して接続される差動レシーバ110側の終端抵抗RTを負荷の一部として動作する。テール電流源14は、入力差動対12に定電流Icを供給する。インピーダンス調節部16は、入力差動対12と差動信号線20の間に設けられ、第1トランジスタM1、第2トランジスタM2の負荷インピーダンスを調節する。 (もっと読む)


【課題】回路面積の増大を防止し、電力消費の増大を防止し、且つクロックのタイミング管理が容易な損失信号修復方法および損失信号修復回路を提供することを目的としている。
【解決手段】有線伝送路を通じて受信した受信信号の損失を修復する損失信号修復方法であって、(i)受信信号Srの一定期間での振幅最大値Vppを測定する工程と、(ii)振幅最大値Vppに所定定数を掛けて参照振幅Vrefを求め、受信信号Srの全波整流処理後の信号振幅Vsigが一定期間常に参照振幅Vrefよりも大きくなる様に受信信号Srを強調する工程とを備える。 (もっと読む)


121 - 140 / 369