説明

国際特許分類[H03B5/12]の内容

国際特許分類[H03B5/12]に分類される特許

71 - 80 / 289


【課題】LC型発振器において、高調波歪みによる位相雑音の劣化が小さく、かつ発振振幅の増大化を図り、これにより良好な低位相雑音特性を有する発振器及びそれを用いた通信システムを提供する。
【解決手段】トランジスタからなる少なくとも1つ以上の電圧-電流変換部と、1対の容量性素子と誘導性素子からなるLCタンクを2つ有している共振器とを具備して成り、前記の電圧-電流変換部の出力端子は、前記の共振器に接続され電流-電圧変換されたのちに、前記電圧-電流変換部の入力端子に接続されることにより、帰還ループが構成されて成り、前記共振器を構成している2つのLCタンクを構成する誘導性素子が相互誘導結合されており、前記相互結合係数がおおよそ-0.6であることを特徴とする。 (もっと読む)


【課題】 位相雑音特性の良好な電圧制御発振器、並びにそれを用いた無線通信システム及び位相同期回路を提供することを目的とする。
【解決手段】
電圧制御発振器10は、共振器Resと、共振器Resに入力側が接続された増幅器AMP1と、増幅器AMP1の出力側と共振器Resとの間に接続されたキャパシタC1aと、増幅器AMP1の入力側と出力側の間に、互いに直列になるように接続されたキャパシタC1bとインダクタL1を備える。さらに、共振器Resに入力側が接続された増幅器AMP2と、増幅器AMP2の出力側と共振器Resとの間に接続されたキャパシタC2aと、増幅器AMP2の入力側と出力側の間に、互いに直列になるように接続されたキャパシタC2bとインダクタL2とを備える。 (もっと読む)


【課題】 信号振幅が大きい高調波信号を提供することができる発振器を提供する。
【解決手段】 一導電型又は逆導電型の第1のMOSトランジスタ20と、第1のMOSトランジスタ20のドレイン端子に接続された負荷素子30と、第1のMOSトランジスタ20のソース端子に接続され、高調波信号を出力する基本発振器40とを備え、第1のMOSトランジスタ20のドレイン端子から、基本発振器40から出力される高調波信号の増幅信号を出力することを特徴とする発振回路。 (もっと読む)


【課題】小さい面積で低ノイズのバイアスを生成する。
【解決手段】 元バイアス電圧を発生するバイアス発生部と、前記元バイアス電圧と比較電圧とを比較し、比較結果を出力する比較部と、可変抵抗部を含む抵抗回路によって構成されて前記比較電圧を発生する抵抗分割部と、前記比較部の比較結果に基づいて、前記比較電圧を前記元バイアス電圧に近づけるように前記可変抵抗部の抵抗値を制御するためのバイアス決定データを求めるバイアス決定制御部と、前記バイアス決定データを保持して前記可変抵抗部の抵抗値を制御することにより前記比較電圧をバイアス電圧として出力させる記憶部とを具備したことを特徴とする。 (もっと読む)


【解決手段】低電圧源で動作可能な変圧器に基づいたCMOS発振器を提供するための技術である。LCタンクは、トランジスタペアのドレインに設けられ、LCタンクのインダクタンスは、トランジスタペアのゲート間のインダクタンスに相互磁気結合される。分離相補型トランジスタペアはLCタンクにも結合される。典型的な実施形態によって、タンク間の3方向結合、トランジスタペアのゲート間のインダクタンス、及び相補型トランジスタペアのゲート間のインダクタンスだけでなくトランジスタペアのゲートにLCタンクが更に供給される。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した、複数周波数発振可能な可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、可変インダクタ100が備える複数の円弧が共有する中心点Zが1つ存在する。可変インダクタ100は、点Zを中心点とした第1の円周上の円弧で構成された、Y−Y’に関して線対称な第1のインダクタ部Ind1と、点Zを中心点とした第2の円周上の円弧で構成された、Y−Y’に関して線対称な第2のインダクタ部Ind2とを備える。Ind1は、端子D’から端子D’とY−Y’に関して線対称な端子D’’まで延在する。Ind2は、端子E’から第端子E’とY−Y’に関して線対称な端子E’’まで延在する。第1の円周の半径r1は、第2の円周の半径r2よりも短い。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した、複数周波数発振可能な可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、Y−Y’上の点Bを通るY−Y’に関して線対称なインダクタ部Ind1及びInd2を備える。インダクタ部Ind2は、点B以外でインダクタ部Ind1と交わらず、インダクタ部Ind1及びInd2は共に曲線のみで構成される。インダクタ部Ind1の線路長はInd2の線路長よりも短い。Ind1は、Y−Y’上の点Z1を中心点とした円周上の円弧で構成され、端子D’から点Bを通って端子D’とY−Y’に関して線対称な端子D’’まで延在する。Ind2は、Y−Y’上の点Z2を中心点とした円周上の円弧で構成され端子E’から点Bを通って端子E’とY−Y’に関して線対称な端子E’’まで延在する。 (もっと読む)


【課題】LCの並列共振による電圧制御発振器を構成するための可変インダクタであって、小型かつQ値の劣化を抑制した可変インダクタを提供すること。
【解決手段】可変インダクタ100は、線対称軸Y−Y’を有し、円弧ABCと、円弧ABCの端子Aに接続された線路AD’及びAE’と、円弧ABCの端子Cに接続された線路CD’’及びCE’’とを備える。端子CとAはY−Y’に関して線対称、線路CD’’及びCE’’はそれぞれ線路AD’及びAE’と線対称である。円弧ABC、線路AD’および線路CD’’はインダクタ部Ind1を、円弧ABC、線路AE’および線路CE’’はインダクタ部Ind2を構成する。円弧ABCはY−Y’上の点Zを中心点し、線路AD’およびCD’’は、それぞれY−Y’上の点ZDと中心点とした円弧であり、線路AE’およびCE’’は、それぞれY−Y’上の点ZEと中心点とした円弧である。 (もっと読む)


【課題】発振器の位相雑音を低減し、位相同期ループの消費電力および位相雑音を低減する。
【解決手段】発振器は、共振回路の容量値に応じて発振周波数が可変する構成であって、外部から入力する外部クロックと設定データに応じて、オーバーフロー信号を間欠的に出力するアキュムレータ11と、オーバーフロー信号の間欠入力に応じてオン・オフするスイッチ12と、スイッチ12を介して共振回路に接続される固定容量値を有する容量素子C2とを備え、設定データに応じて間欠的に出力されるオーバーフロー信号の入力によりスイッチ12がオンとなるオン時間における発振周波数と、オーバーフロー信号が入力されないときにスイッチ12がオフとなるオフ時間における発振周波数との間で、オン時間とオフ時間の時間割合に応じた平均発振周波数を可変させる。 (もっと読む)


【課題】製造バラツキ等による、S/N比の劣化が発生すると、出力信号の品質が劣化する可能性がある
【解決手段】本発明は、振幅制御値に応じて動作状態となる個数が変化する複数の第1電流源と、前記複数の第1電流源から出力されるバイアス電流値の合計値に応じて振幅が制御される出力信号を生成する信号生成回路と、振幅設定値に応じて動作状態となる個数が変化する複数の第2電流源と、前記複数の第2電流源から出力される振幅設定電流の合計値と前記出力信号の振幅に応じて生成される振幅検出電流との差に基づき振幅検出信号を出力する振幅検出回路と、前記振幅検出信号に基づき前記振幅制御値を変更する制御回路と、を有する発振回路である。 (もっと読む)


71 - 80 / 289