説明

国際特許分類[H03B5/18]の内容

国際特許分類[H03B5/18]に分類される特許

11 - 20 / 141


【課題】高い歩留りを得ながらゲートスロープを抑制することができるアナログ回路を提供する。
【解決手段】アナログ回路には、発振トランジスタ27と、発振トランジスタ27に対する負性抵抗を変更する負性抵抗変更回路と、が設けられている。負性抵抗変更回路には、可変抵抗回路及び可変容量回路が含まれている。可変抵抗回路には、抵抗体29、抵抗体31及びトランジスタ(スイッチ)35が含まれ、可変容量回路には、キャパシタ30及び可変容量ダイオード36が含まれている。 (もっと読む)


【課題】外部磁界からの影響を防止しつつ、小型化及び軽量化を図ると共に、耐振動及び耐衝撃性を向上させた静磁波発振装置を提供する。
【解決手段】静磁波素子を用いて所望の発振周波数を得る静磁波発振装置1であって、静磁波発振装置本体2の周囲に強磁性体33a,33bと振動を吸収可能な非磁性体32a,32b,32cとを交互に積層させると共に、該非磁性体32a,32b,32cが吸収可能な振動周波数を層によって相違させる。 (もっと読む)


【課題】90°の位相差を持つ2つのローカル信号を発生するローカル信号源として使用可能な2出力直交ローカル信号発振器の提供。
【解決手段】第1及び第2のトランジスター14及び15を有し、共振器20を共有することにより、基本発振周波数にてプッシュ−プッシュ発振動作を行い、第1及び第2のトランジスターの一方から第1のローカル信号を出力する第1のプッシュ−プッシュ型発振器18と、第3及び第4のトランジスター16及び17を有し、共振器20を共有することにより、前記基本発振周波数にてプッシュ−プッシュ発振動作を行い、第3及び前記第4のトランジスターの一方から第2のローカル信号を出力する第2のプッシュ−プッシュ型発振器19とを有し、第1及び第2のプッシュ−プッシュ型発振器は、共振器の直交共振モードによって直交発振動作を行い、90°の位相差のある直交ローカル信号を出力することを特徴とする2出力直交ローカル信号発振器。 (もっと読む)


【課題】負性抵抗回路において反射特性を向上させること。
【解決手段】制御端子、第1端子および第2端子を有する第1トランジスタとQ1、前記第1トランジスタの前記第2端子に接続された制御端子、第1端子およびDC電源が接続される第2端子を有する第2トランジスタQ2と、前記第1トランジスタの前記第1端子と前記第2トランジスタの前記第1端子との信号を前記第1トランジスタの制御端子に共通に帰還させる正帰還回路22と、前記第2トランジスタの前記第1端子と前記正帰還回路との間に接続された第1キャパシタC1と、前記第1トランジスタの前記第2端子と前記第2トランジスタの前記制御端子との間の第1ノードN1と、前記第2トランジスタの前記第1端子と前記第1キャパシタとの間の第2ノードN2と、をDC的に接続する経路12と、を具備する電子回路。 (もっと読む)


【課題】本発明は、位相雑音の劣化原因によらず位相雑音を低減できる高周波二倍波発振器を提供することを目的とする。
【解決手段】トランジスタと、該トランジスタのベース側に接続された第一電気信号線路と、該第一電気信号線路に接続され他の端は接地された第一シャントキャパシタと、該トランジスタのコレクタ側に接続された第二電気信号線路と、該第二電気信号線路に接続され他の端は接地された第二シャントキャパシタと、該第一電気信号線路と該第二電気信号線路を接続する大容量キャパシタとを備える。該第一電気信号線路の線路長は、基本波信号の波長の1/4の値を奇数倍した長さから基本波信号の波長の1/16の長さを減算した長さと、基本波信号の波長の1/4の値を奇数倍した長さに基本波信号の波長の1/16の長さを加算した長さとの間の値である。 (もっと読む)


【課題】小型でしかもQ値を向上させることが可能な周波数可変共振器を提供すること。
【解決手段】本発明一例の周波数可変共振器は、交流電源に一端を接続された第1のインダクタと、前記交流電源の他端にカソード端子を接続され、所定の直流電圧を印加される可変容量ダイオードと、この可変容量ダイオードのアノード端子に一端を接続され、他端を前記第1のインダクタの他端に接続され前記可変容量ダイオードに印加される逆バイアス電圧をカットする第1のコンデンサとからなる直列共振回路と、並列接続された第2のインダクタ及び第2のコンデンサからなり、前記第1のインダクタと第1のコンデンサとの接続点に一端を接続され、他端を前記可変容量ダイオードのカソード端子に接続され、前記直列共振回路の共振周波数とほぼ同じ共振周波数を有する並列共振回路と、を有する。 (もっと読む)


【課題】 スルーホールを削減してプリント基板の製造コストアップを防ぎ、基板の線膨張率の違いによる発振周波数ずれを防ぎ、基板に窓を空ける必要がなく、発振周波数範囲が狭くなるのを防ぎ、かつ中心周波数の調整が可能なマイクロ波発振回路の提供。
【解決手段】 マイクロ波発振回路100は、上部基板1と、その表面に設けられる第1表層パターン2と、第1表層パターン上に設けられ第1表層パターンと電気的接続される可変容量素子3と、上部基板の表面の第1表層パターンとは異なる位置に設けられる第2表層パターン4と、第2表層パターン上に設けられ第2表層パターンと電気的接続される発振素子5と、上部基板の裏面に設けられる第1および第2裏面パターン6,7と、下部基板8と、下部基板の表面に設けられる第3表層パターン9と、下部基板の裏面に設けられる第3裏面パターン10とを含む。 (もっと読む)


【課題】共振回路における発振周波数の公差を低減し、PLL回路に用いられる論理回路の低電圧化傾向の下でも、発振周波数の高周波化を図る。
【解決手段】発振周波数を可変制御するLC同調型の電圧制御発振器において、発振用トランジスタ1のエミッタ側で、接地電位となる一対のスルーホールH1 ,H2 の間に、同一線路長のマイクロストリップ線路からなる2つのショートスタブP1 ,P2 を形成し、これらショートスタブP1 とP2 との間に上記トランジスタ1のエミッタを接続する。即ち、ショートスタブP1 とP2 は、エミッタ接続点を中心に対称となる位置で並列に接続される。また、コンデンサC1 ,C2 でDCカットされたバラクタCvのカソードに、0〜5Vの制御用電圧Vtを印加すると共に、アノードに、基準電圧源6から例えば−5Vの基準電圧を印加する。 (もっと読む)


【課題】マイクロストリップラインのトリミングによってQ値の劣化を招くことなく、各種の周波数帯への調整を可能とする。
【解決手段】電圧制御発振器は、発振用トランジスタのベースに接続された共振回路を有しており、この共振回路には、バラクタダイオードとともにマイクロストリップライン10が設けられている。マイクロストリップライン10は、その一端が制御端子に接続されており、他端がビア7を介してグランド電極に接続されている。またマイクロストリップライン10は、その一端に位置する入力導体部10bから他端に位置する接地導体部10eに至る導電路がスパイラル形状をなしており、導電路の途中が粗調用導電体10aを介してグランドに接続されている。 (もっと読む)


【課題】発振回路の出力周波数範囲を従来に対して拡大方向にもっていくことにより、発振周波数を目的とする周波数に合致させ易くした電圧制御発振回路を提供する。
【解決手段】発振に寄与するトランジスタTrのソース端子に、第1の誘導性素子Tscと、印加される電圧により容量が変化するダイオード素子C1〜C4により構成される容量性素子を直列接続したもの、が接続されているとともに、トランジスタTrのソース端子に、第2の誘導性素子Tsの一端が接続されており、第2の誘導性素子Tsの他端が接地されており、トランジスタTrのゲート端子に、第3の誘導性素子Tgを介してバイアス電圧端子Vggが接続されており、トランジスタTrのドレイン端子に、出力側の回路3を介して出力端子Voutが接続されている。 (もっと読む)


11 - 20 / 141