説明

Fターム[2H092JB21]の内容

Fターム[2H092JB21]の下位に属するFターム

Fターム[2H092JB21]に分類される特許

81 - 100 / 219


【課題】静電破壊に対する保護回路を備えたアクティブ・マトリクス方式の液晶表示パネ
ルにおいて、消費電力が少なくかつフリッカの発生も少なくて表示画質が良好な液晶表示
パネルを提供すること。
【解決手段】アクティブ・マトリクス方式の液晶表示パネル10Aにおいて、液晶表示パ
ネル10Aの表示領域の周囲を囲むように走査線11及び映像線12よりも太い内側短絡
配線20を配置し、各走査線11をそれぞれ第1の静電気保護回路15を接続した上で
第1の短絡線16で束ね、第1の短絡線16を少なくとも一つの第2の静電気保護回
路18を介して前記内側短絡配線20に接続し、前記内側短絡配線20の外周部に内側
短絡配線20よりも太い共通電位線17を配置し、内側短絡配線20と前記共通電位線1
7との間に少なくとも1箇所接続部21を設けて互いに電気的に接続したことを特徴とす
る。 (もっと読む)


【課題】生産性が高く、表示品位の優れた液晶表示装置及びその製造方法を提供すること
【解決手段】本発明にかかる表示装置は、基板1上に設けられた信号線9と、基板1上に信号線9と離間して設けられた導電性膜12と、信号線9、及び導電性膜12の上に設けられた下地絶縁膜と、下地絶縁膜の上に設けられたポリシリコン膜4と、ポリシリコン膜4の上に形成された層間絶縁膜7と、層間絶縁膜7の上に形成された画素電極11と、層間絶縁膜7の上に画素電極11と離間して形成され、ポリシリコン膜4と信号線9とを接続する接続パターン15と、を備え、下部に導電性膜12が形成されたポリシリコン膜4の結晶粒径が、下部に導電性膜12が形成されていないポリシリコン膜4の結晶粒径よりも大きい。 (もっと読む)


【課題】表示用配線の本数が増加しても、周辺領域のサイズを可及的に小さくする。
【解決手段】マトリクス状に設けられた複数の画素電極4と、各画素電極4の間に互いに平行に延びる複数のゲート線Gと、各画素電極4の間に各ゲート線Gに交差して互いに平行に延びる複数のソース線Sと、各画素電極4毎に設けられた複数のTFT3とを備えたアクティブマトリクス基板20aであって、複数のゲート線Gは、互いに隣り合う2本毎に連結され、その連結された2本毎にゲート引き回し配線GCを有し、各ソース線Sは、互いに平行に延びるソース第1入力線SL及びソース第2入力線SRを有し、連結されたゲート線Gに接続され各ソース線Sに沿って互いに隣り合う各画素電極4に接続されたTFTは、一方がソース第1入力線SLに接続されていると共に、他方がソース第2入力線SRに接続されている。 (もっと読む)


【課題】液晶表示装置の配線および電極を形成するための熱欠陥発生がなくかつ密着性に優れた銅合金薄膜並びにその薄膜を形成するためのスパッタリングターゲットを提供する。
【解決手段】希土類元素のうちの1種または2種以上を合計で0.1〜3原子%を含み、さらにAg:0.1〜5原子%を含有し、残部がCuおよび不可避不純物からなる組成を有する銅合金からなる。 (もっと読む)


【課題】画素電極と信号配線間の容量を低減して信号配線の信号電圧の影響を小さくし、横筋等のクロストークを防止する。
【解決手段】画素電極8と信号配線6の間の層間絶縁膜7に対して凹部10を形成し、この凹部10に層間絶縁膜7よりも比誘電率の小さな物質、例えば、配向膜11を充填する。これによって、画素電極8と信号配線6間の容量を低減して、画素電極8と信号配線6のクロストークを低減する。 (もっと読む)


【課題】透過率の低下なく、高輝度の表示品質で低コストの液晶表示装置を提供する。
【解決手段】第1基板SUB1上に薄膜トランジスタのゲート電極GTを一部に形成して走査信号を印加するゲート配線GLと、ゲート配線を覆って成膜されたゲート絶縁膜GIと、ゲート絶縁膜の上に島状に形成されて薄膜トランジスタの能動層を構成する半導体層nS/Sと、ゲート絶縁膜GIの上かつ半導体層に個別に接続されたソース電極SD1およびドレイン電極SD2と、ドレイン電極SD2に接続された画素電極PXを有し、ゲート配線GLとゲート電極GT、ソース電極SD1およびドレイン電極SD2、画素電極PXを絶縁性膜のバンクG−BNK、SD−BNK、P−BNKで囲まれた領域内にインクジェット塗布した導電性溶液の焼成で形成するものにおいて、これらのバンクのいずれも第2基板SUB2に有する遮光膜BMで隠される領域内にのみ配置し、表示領域には設けない。 (もっと読む)


【課題】電気光学装置において高品質な画像表示を行う。
【解決手段】基板(10)と、基板上に引き回され、画素部や周辺回路部に電気的に接続されると共に、一又は複数のクロック信号の電気的経路を構成する少なくとも一本のクロック信号配線(801b)と、基板上に引き回され、画素部や周辺回路部に電気的に接続されると共に、複数の他の信号の電気的経路を夫々構成する複数の他の信号配線(801a)とを備える。基板上で平面的に見て、複数の他の信号配線のうち少なくとも一本のクロック信号配線と隣接する一の信号配線と、少なくとも一本のクロック信号配線との間の距離は、相隣接する複数の他の信号配線同士間の距離と比べて大きい。 (もっと読む)


【課題】層間絶縁膜のCMPでパターン密度差起因により発生する膜厚段差を低減することができる反射型液晶表示パネルの製造方法を提供することを目的とする。
【解決手段】トランジスタ106によって光の透過を制御され、液晶層121とトランジスタ106との間に反射電極117及び遮光層114が配置され、反射電極117は金属配線層111を介してトランジスタ106と接続される反射型液晶表示パネルの製造方法において、金属配線層111は、ダマシン法によって形成されることを特徴とする。 (もっと読む)


【課題】配線や接続用端子の挟ピッチ化を図りながら各接続用端子の電気的信頼性を向上させることができる電気光学装置、その電気光学装置の製造方法及びその電気光学装置を用いた電子機器を提供すること。
【解決手段】複数の出力用接続端子16を複数の表示用薄膜トランジスターとしてのTFT10のゲート電極20及びソース電極23と夫々同層で同じ金属からなる第1及び第2の金属層27,28が、少なくとも一部で平面的に重なるように形成することとした。従って、その重なり部分では第1の基材5aからの高さが同じとなり、半導体ICチップとしてのドライバーIC19のバンプ35への電気的接続の信頼性を向上できる。 (もっと読む)


【課題】引き回し配線間に大きな容量が寄生せず、かつ、引き回し配線の引き回し領域が占有する面積を狭めることのできる電気光学装置、電子機器、および電気光学装置の製造方法を提供すること。
【解決手段】液晶装置1の素子基板において、複数本のゲート引き回し配線1xが平行な平行配線領域1gでは、ゲート引き回し配線1xを一本おきに、層間絶縁膜4sの下層側に形成された第1メタル配線3sとし、他の1本おきのゲート引き回し配線1xについては層間絶縁膜4sの上層側に形成された第2メタル配線6sとする。第1メタル配線3sと第2メタル配線6sとの間の平面的なスペース幅Sは、第1メタル配線3sのライン幅L1および第2メタル配線6sのライン幅L2のいずれよりも狭く、例えば0である。 (もっと読む)


【課題】液晶装置における表示領域の外側の遮光性を向上させる。
【解決手段】遮光膜54は、TFTアレイ基板10上において、画像表示領域10aの外側に延びる周辺領域のうち額縁遮光膜53が形成された額縁領域の外側に形成されている。データ線駆動回路101及び引き回し配線90は、遮光膜54に覆われている。引回配線90は、外部回接続端子102と、データ線駆動回路101、走査線駆動回路104、及び上下導通端子106等とを電気的に接続している。遮光膜54は、額縁遮光膜53によって遮光しきれなかった入射光、及び当該遮光膜53及び額縁遮光膜54によってTFTアレイ基板1側に反射された反射光を額縁領域の外側で遮光できる。 (もっと読む)


【課題】平坦度の低下を抑制して所定の特性を発現させる。
【解決手段】第1膜パターン(ゲート配線40)に対応する第1開口部(第1のパターン形成領域55)、及び第1膜パターン(40)より幅狭で第1膜パターン(40)に接続される第2膜パターン(ゲート電極41)に対応する第2開口部(第2のパターン形成領域56)を有するバンク34を形成する工程と、第1開口部(55)に機能液L2の液滴を配置し、機能液L2の自己流動により機能液L2を第2開口部(56)に配置する工程と、第1開口部(55)及び第2開口部(56)に配置された機能液L2を硬化させる工程とを有する。第1膜パターン(40)及び第2膜パターン(41)は、液滴を塗布する工程と機能液を硬化させる工程とを液滴毎に複数回繰り返して成膜される。 (もっと読む)


【課題】TFT−LCDアレイ基板及びその製造方法を提供する。
【解決手段】本発明に係るTFT−LCDアレイ基板は、基板と基板に合った画素アレイとを含むTFT−LCDアレイ基板であって、画素のいずれかは、基板に形成されたゲートライン及びゲート電極と、ゲート電極に形成されたゲート絶縁層と、ゲート絶縁層に形成された半導体層と、半導体層の両側に形成されたオーム接触層と、半導体層が形成された部分を除いて基板及びゲート絶縁層を覆う隔離絶縁媒体層と、隔離絶縁媒体層及び半導体層上のオーム接触層に形成された画素電極と、オーム接触層の上方の画素電極にそれぞれ形成されたソース・ドレイン電極と、ソース・ドレイン電極の上方に形成されたパッシベーション層と、を備える。TFT−LCDアレイ基板は3マスク技術により形成されたため、製造工程の簡素化及びスパッタ装置の利用可能度の向上が実現する。 (もっと読む)


【課題】ドライバICと走査線および信号線との間での抵抗値差を抑制したLCDモジュールを提供する。
【解決手段】ドライバIC23a,23bの出力側に電気的に接続した抵抗部26の抵抗26a,26bの抵抗値分布を、ゲート線および信号線に電気的に接続した配線部の接続配線の抵抗値分布を吸収補正するように設定する。各抵抗26a,26bと各接続配線との接続により、ドライバIC23a,23bとゲート線および信号線との間での抵抗値差を抑制できる。 (もっと読む)


【課題】表示パネル額縁領域の引き回し配線の配設形態の改良による額縁領域の縮小化。
【解決手段】ソースドライバ2から引き出されたビデオ信号配線群2aの、その引き出し位置とドライバ2に対応する外部接続端子30との間の途中区間を分離して、その分離したビデオ信号配線群2aをバイパス配線群14として対向電極基板20の液晶層に対向する面上に配設し、そのバイパス配線群14の両端のバイパス電極15、16とアレイ基板10上のビデオ信号配線群2aが分断されて残った残留ビデオ信号配線群2b、2eの二つの端部のバイパス電極2c、2dとを、シール材中に埋設した導電部材を介して直列に接続し、かつ、パネルを平面視した際、アレイ基板10上のソースドライバ2と対向電極基板20上の対応するバイパス配線群14とが幅方向に重なるようにする。 (もっと読む)


【課題】IPSモード液晶表示装置における黒表示性能をさらに向上させること。
【解決手段】液晶セルの両側に、Reが10nm以下、Rthが−30〜30nmの透明保護フィルムを用いた偏光板が配置され、Nz値が0.3〜0.7、Reが200〜350nmの一枚の位相差フィルムと、Nz値が0.80〜0.99(又は−0.2〜0.1)、Reが200〜350nmのもう一枚の位相差フィルムとが、前記一枚の位相差フィルムの遅相軸が液晶セルの遅相軸と平行もしくは垂直方向を向き、もう一枚の位相差フィルムの遅相軸が液晶セルの遅相軸と平行(又は垂直)方向を向いており、好ましくは液晶セルの片側に積層配置されている、IPSモード液晶表示装置。 (もっと読む)


【課題】高開口率、且つ高コントラストな横電界型液晶表示装置を提供する。
【解決手段】
共通電極11及び画素電極12との間の画素領域は、共通電極11及び画素電極12の延伸方向が液晶分子の初期配向方向17と平行な主要部1と、液晶分子の初期配向方向17とは平行ではない特異部2とからなる。特異部2においては、画素電極12の先端部及び共通電極11の基端部は液晶分子の初期配向方向17に対して一定角度で互いに平行に傾斜している。共通電極11及び画素電極12間に電圧を印加し、横電界16を発生させると、コラム3の大部分を占める主要部1においては、横電界16は液晶分子の初期配向方向17に対して垂直であるが、特異部2においては垂直とはならない。主要部1は、コラム3の大部分を占める。 (もっと読む)


【課題】回路面積の縮小を実現できる集積回路装置、電子機器の提供。
【解決手段】集積回路装置は、データ線を駆動するためのデータドライバブロックと、各制御トランジスタがデータドライバブロックの各出力線に対応して設けられ、各制御トランジスタが共通制御信号により制御される複数の制御トランジスタTC1、TC2と、データ線とデータドライバブロックの出力線QL1、QL2とを電気的に接続するためのデータドライバ用パッドP1、P2が配置されるパッド配置領域を含む。そして制御トランジスタTC1、TC2がパッド配置領域に配置される。 (もっと読む)


【課題】液晶等の電気光学装置において、例えば画像信号等の他の信号に対してクロック信号が及ぼすノイズの悪影響を抑制し、且つ、装置の小型化を可能とする。
【解決手段】電気光学装置は、複数の画素が設けられた画像表示領域10aの周辺に位置する周辺領域に配置されたデータ線駆動回路101と、データ線駆動回路101へクロック信号を供給するX側クロック信号線92と、データ線駆動回路101へクロック信号に対して位相が反転している反転クロック信号を供給するX側反転クロック信号線93とを備える。X側クロック信号線92及びX側反転クロック信号線93は、層間絶縁膜を介して互いに異なる層に位置する導電膜から夫々形成され、TFTアレイ基板10上で平面的に見て少なくとも部分的に互いに重なる。 (もっと読む)


【課題】表示パネルを駆動する半導体チップ搭載領域内の配線不良を低減できるようにして表示パネル製造の歩留まりを向上させた表示パネルを提供すること。
【解決手段】複数のソース線SW〜SW及びゲート線GW〜GWと、薄膜トランジスタとが形成されたアレイ基板2と、アレイ基板2と対向し間に液晶層が形成された対向透明基板10とを備え、アレイ基板2に形成された画像表示部外の周辺部にゲート及びソース駆動用半導体チップを設けた液晶表示パネルにおいて、半導体チップ搭載領域GDR、GDRには、複数本の引回し線を互いに隣接する2本の引回し線を組にして一方を低位に、間に絶縁層を介在させて他方を高位に積層して導入し、これらの引回し線に実装用端子を設けるとともに、実装用端子から長さの異なる数種類の引出線を引出して所定の規則性を持たせて配列し、検査用端子を形成した。 (もっと読む)


81 - 100 / 219