説明

Fターム[5C006AF82]の内容

液晶表示装置の制御 (150,375) | 処理内容 (44,629) | D/A変換 (1,300)

Fターム[5C006AF82]の下位に属するFターム

Fターム[5C006AF82]に分類される特許

121 - 140 / 334


【課題】ソースドライバ回路220に含まれるADC224の変換特性にエラー(誤り)が生じた場合においても、既存の構成に対して新たな装置を追加せずに、表示する画像にムラの少ない、高品質な画像を表示可能な表示装置の駆動方法を提供すること。
【解決手段】VDDを固定、SW1とゲート信号線17,18をオフ、SW3をオンとしてプリチャージ電圧をソース信号線16に出力し、その後SW2をオンとしてプリチャージ電圧をADC224に入力し、この時のAD変換結果をメモリ213へ保持することにより、ソースドライバ回路220に含まれるADC224の変換特性を取得する。取得したADC224の変換特性の結果から補正データ、すなわち、入力と出力を入れ替えたものを生成して入力する画像信号に対して補正を行う。 (もっと読む)


【課題】画像表示用の駆動回路を画素検査に利用することで、コストアップを抑制すると共に、画素単位での検査も可能になることから画素の不良解析も容易にでき、信頼性・生産性を向上する。
【解決手段】制御回路40は、一画素分であり、水平方向の画素数に対応した数だけ設けられている。コンパレータにより互いに異なる1ラインの画素の値と1H内で変化するカウンタ値とを比較して供給される信号58が、比較結果が一致であることを示すときは、FF403の出力信号がハイレベルとなり、スイッチ48をオンとする。スイッチ48がオンとなると、スイッチ48に接続されているデータ線と当該スイッチ48とを通して、画素部内の対応する1画素の画素データが、Video信号57の伝送線である水平信号線に読み出されるので、1画素単位で画素検査ができる。 (もっと読む)


【課題】消費電力を低下させ、画質を向上させたダイナミックメモリ内蔵の液晶表示装置を提供する。
【解決手段】複数のソース線と複数のゲート線の交点に設けられた、周期的にリフレッシュが行われて出力状態が反転する少なくとも一つのダイナミックメモリセル(DRAM)と、このダイナミックメモリセルのディジタル出力により透過率が制御される液晶素子(LQ)とを画素単位として、該画素単位がマトリクス状に配設されたアクティブマトリクス型液晶表示装置において、前記ダイナミックメモリセルの出力と前記液晶素子との間に、これらの接続を制御信号(ENABLE)により制御可能なスイッチ素子(5)を備えたことを特徴とするアクティブマトリクス型液晶表示装置が提供される。 (もっと読む)


【課題】各液晶駆動信号線(ソース信号線)にプリチャージ電圧を供給する手段に工夫を凝らすことにより、供給される階調電圧のいかんにかかわらず常に最適な電荷充電が行え、高速駆動が可能な液晶表示装置のドライブ装置を提供する。
【解決手段】表示データに対応した階調電圧をソース信号線(液晶駆動信号線)13に出力するソースドライバ(液晶駆動回路)20と、ソース信号線13の遠端部に接続されて表示データに対応したプリチャージ電圧を水平走査期間の初めの所定期間出力するプリチャージドライバ60とを備え、プリチャージドライバ60は、1水平走査期間前後の表示データをソース信号線13ごとに比較する比較回路64と、4以上の選択候補のプリチャージ電圧の中から比較回路64による比較結果に対応したプリチャージ電圧を選択するプリチャージ電圧選択回路65とを有している。 (もっと読む)


【課題】一層の表示品質の向上をはかり、ちらつきや表示流れに関する問題及び直流成分印加による焼き付き不良を解消する。
【解決手段】第1の表示規格に準拠した映像信号の有効表示ライン数に対応して表示を行う液晶モジュール10に、有効表示ライン数が異なる第2の表示規格に準拠した映像信号を入力し、表示ラインを所定の割合で間引いて前記液晶モジュールの有効表示ライン数に合わせて表示を行う液晶表示装置において、間引く周期を7フィールド完結とし、また、直流成分解消のために液晶セルへの印加電圧の周期をさらに2倍の14フィールド完結とし、さらに、ちらつきや表示流れを解消するために7表示ラインにおいて間引くラインをフィールド間で1ライン以上の間隔を空けるようにタイミングを制御する構成とした。 (もっと読む)


【課題】
フレームメモリを使用せずに、異なる2つの表示信号を非同期で表示し、また、2つの映像の重ね合わせを水平ライン上で制御する。
【解決手段】
複数の水平表示制御線CTLを信号線Dと並列に配置すると共に画素のスイッチング素子ctlに接続し、ゲート線Gからの選択電圧によってスイッチング素子swがオン状態となった画素のうち、表示信号の書換えを行わない画素は、スイッチング素子ctlをオフ状態とし該液晶セルへの表示信号の印加を行わず、表示信号の書換えを行う画素は、水平表示制御回路109により書換え選択信号を印加することによってスイッチング素子ctlをオン状態とし、信号回路が出力する該画素に対応する表示信号を該液晶セルに印加することで表示信号の書換えを行う。 (もっと読む)


【課題】記憶データに基づいて駆動電圧を負荷に供給するとともに、動作速度の低下およびレイアウト面積の増大を防ぐことが可能な半導体装置を提供する。
【解決手段】半導体装置101は、各々が、記憶データの論理値に対応する電気抵抗値を有する複数の抵抗体記憶素子Mと、複数の抵抗体記憶素子Mを通してそれぞれ読み出し電流を流す読み出し回路12と、各抵抗体記憶素子Mを通して流れる読み出し電流を加算し、加算した読み出し電流を駆動電圧に変換して負荷に供給する駆動電圧生成回路11とを備える。 (もっと読む)


【課題】データ取り込み回路における高速なデータ取り込みを安定して行え、かつ低消費電力化を実現。
【解決手段】クロック信号CKPとクロック信号CKPの逆相信号CKNとが入力され、クロック信号CKPと同相のクロック信号CLP1と逆相のクロック信号CLN1を出力するコンパレータCMP1と、クロック信号CLP1が非反転入力端子に入力され、クロック信号CLN1が反転入力端子に入力されるコンパレータCMP2と、クロック信号CLP1が反転入力端子に入力され、クロック信号CLN1が非反転入力端子に入力されるコンパレータCMP3とが設けられており、コンパレータCMP2とCMP3の出力信号CL1とCL2をラッチ回路L1とL2のクロック信号として使用することにより、ラッチ回路L1とL2に入力されるクロック信号CL1とCL2の立上りもしくは立上りの遅延時間を同程度にしかつ、低消費電力なデータ取り込み回路を実現する。 (もっと読む)


【課題】補正された可変のバイアス電圧を比較的簡単な回路構成で容易に生成する。
【解決手段】バイアス電圧生成回路50は、外部から設定される可変のnビットのレジスタ値RVを保持するレジスタ51と、そのデータ値RVを補正するためのnビットの補正値CV0〜CV7を格納する不揮発性メモリ52と、nビットのレジスタ値RVとnビットの補正値CV0〜CV7とを演算してnビットの演算結果S0〜S7を出力する演算回路60と、基準電圧VRSを2個に分圧して2レベルの分圧電圧を出力する抵抗分圧回路70と、nビットの演算結果S0〜S7に基づき、2レベルの分圧電圧DV0〜DV255から1レベルの分圧電圧DVをそれぞれ選択し、2レベルに変化するバイアス電圧BVを出力する選択回路80とを有している。 (もっと読む)


【課題】装置全体の回路構成を簡素化する。
【解決手段】映像出力装置10は、調整量補正モード時に、チャネル毎のレベル調整部11〜13に第1の基準信号Vref1を投入し、各レベル調整部11〜13からの出力信号を第2の基準信号Vref2とそれぞれ比較し、各比較結果に基づいて、対応するレベル調整部11〜13の調整量をそれぞれ補正する。さらに、映像出力装置10では、各レベル調整部11〜13は、D/A変換器21〜23を備え、各D/A変換器21〜23のゲインおよびオフセットを、前記比較結果に基づいて補正することで、前記調整量の補正を行う。 (もっと読む)


【課題】電荷分配を行う容量の容量値が小さくても、アンプの入力容量による出力誤差が小さい、高精度出力のサンプル・ホールド回路、シリアルDACの提供。
【解決手段】第1のスイッチ110を介して接続された第1及び第2の容量素子C11,C12と、差動回路と、を備え、前記差動回路は、差動入力対の第1入力が、前記第1の容量素子の一端N11に第2のスイッチ121を介して接続され、第2入力が、前記第2の容量素子の一端N8に接続された差動入力段と、前記差動入力段の出力を入力に受け、出力がサンプル・ホールド回路の出力端子N9に接続されるとともに、第3のスイッチ122を介して、前記差動入力段の前記第1入力に接続される増幅段16と、を備えている。 (もっと読む)


【課題】レベルの補正精度を高め、表示ムラを十分に抑制する。
【解決手段】チャネル毎に設けられたレベル調整部11〜13にデジタル映像入力信号V1〜V3を投入し、各レベル調整部11〜13で調整された映像信号を、映像出力端子VID1d〜VID3dから液晶ディスプレイ100に出力する。調整量補正モード時には、レベル調整部11〜13にデジタル映像入力信号V1〜V3に換えて第1の基準信号Vref1を投入し、各レベル調整部11〜13からの出力信号S1〜S3を第2の基準信号Vref2とそれぞれ比較し、各比較結果に基づいて、対応するレベル調整部11〜13の調整量を補正する。調整量補正モード時には、映像出力端子VID1d〜VID3dをハイインピーダンス状態に切り換える。この結果、調整量補正モード時に、液晶ディスプレイ100側の負荷変動の影響を受けることがない。 (もっと読む)


【課題】規定下限電圧から規定上限電圧までの範囲の出力電圧カーブを保持したまま、表示モジュールの動作を安定させるための表示制御装置およびその表示制御装置を備える表示モジュールを提供する。
【解決手段】画像データに基づいて出力電圧信号を生成する電圧制御回路101を備える表示制御装置10。電圧制御回路101は、画像データを出力電圧信号に変換するデジタル/アナログ変換部101Gと、所定の規定電圧値と画像データとの大小関係を比較する比較部101E,101Fと、比較部101E,101Fの比較結果に基づいて、デジタル/アナログ変換部101Gによって変換された出力電圧信号または規定電圧値に対応する規定出力電圧信号を選択する出力電圧信号選択部101Hと、を含む。 (もっと読む)


【課題】望ましい階調を正常に表示することのできるデータドライバ及びこれを備えた表示装置を提供する。
【解決手段】データドライバにおいて、インバータは、複数のデータ信号のうち、第1グループに含まれる第1データ信号を反転させる。コンバータは、第1及び第2変換回路からなる。第1変換回路は、複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して第1ガンマ電圧に変換する。第2変換回路は、第1変換回路に対して反転された回路からなり、インバータから反転された第1データ信号を受信して第2ガンマ電圧に変換する。出力バッファは、コンバータから出力された第1及び第2ガンマ電圧を一時的に格納した後、出力する。これにより、コンバータ内で発生するカップリング現象によって、表示パネル上に正常に階調が表示されなくなることを防止することができる。 (もっと読む)


【課題】階調数よりも少ない数の基準電圧から階調電圧を生成し、かつ、液晶表示パネルの表示品位の低下を防止できるDA変換回路を提供する。
【解決手段】入力されたn(nは2以上の自然数)階調の階調値に基づき、n階調の階調電圧を出力するDA変換回路43であって、互いに異なるm(mはn未満の自然数)個の基準電圧を生成する基準電圧生成回路431と、m個の基準電圧から、入力された階調値に基づき、1個または2個の基準電圧を選択する選択回路432と、選択された1個の基準電圧、または、選択された2個の基準電圧の中間値を、階調電圧として出力するボルテージフォロア回路433と、を備え、基準電圧生成回路431は、n階調の階調電圧の電圧範囲の両端部において、ボルテージフォロア回路433が出力する階調電圧数と同数の基準電圧を生成する。 (もっと読む)


【課題】レベルの補正精度を高め、表示ムラを十分に抑制する。
【解決手段】映像出力装置10は、調整量補正モード時に、チャネル毎のレベル調整部11〜13に第1の基準信号Vref1を投入し、各レベル調整部11〜13からの出力信号を第2の基準信号Vref2とそれぞれ比較し、各比較結果に基づいて、対応する前記レベル調整部11〜13の調整量をそれぞれ補正する。さらに、映像出力装置10は、調整量補正モード時に、液晶ディスプレイ100のイネーブル信号端子ENBXおよびプリチャージタイミング信号端子PreCHGをロウレベルとする。この結果、液晶ディスプレイ100の走査TFTは全てオフ状態となり、アナログ映像端子VID1,VID2,VID3はオープンの状態となることから、調整量補正モード時に、出力側の負荷変動の影響を受けることがない。 (もっと読む)


【課題】 大型化しても、表示品位を損なうことなく長期残像を緩和することができる液晶表示装置を提供する。
【解決手段】 液晶表示パネル42の共通電極53が複数に分割して形成され、分割されている第1〜第4共通電極53a〜53dのそれぞれの部分に、共通電極駆動部によって個別に電位を付与するので、TFT16および画素電極11の形状のばらつきが生じたり、配線容量が増大したりしても、第1〜第4共通電極53a〜53dのそれぞれにおいて電位を調整しておくことができる。 (もっと読む)


【課題】液晶表示装置において簡易な構成で静止画を表示させる。
【解決手段】画素回路は、表示部と、液晶の配向状態を示す計測信号Idetを出力する計測部とを備える。計測信号IdetはAD変換回路U2および逆ガンマ回路U3を経て出力階調データDoutとなる。制御信号CTLは静止画を表示する期間においてハイレベルとなる信号である。選択回路SWは、制御信号CTLがハイレベルである場合に出力階調データDoutを選択出力し、制御信号CTLがローレベルである場合に入力階調データDinを選択出力する。静止画を表示する場合、画素回路ごとに、出力階調データDoutを検出してこれを入力階調データDinの代わりにXドライバ内の第1メモリM1に取り込み、画素回路に書き込む。 (もっと読む)


光情報ビットを送信するのに、表示装置の少なくとも1つの表示用画素を、および光情報ビットを受信するのに、表示装置の少なくとも1つの検知用画素を使う、光通信リンクを介して通信するシステムが提供される。光情報ビットを送信するために、表示装置のコントローラは、送信表示用画素を、少なくとも第1および第2の光学表示条件の間で切り換えさせて、1つまたは複数の情報ビットを表す変調光信号を生じる。光情報ビットを受信するために、コントローラは、受信検知用画素によって発生された電気検知信号を読み取り、受信用画素から読み取られた電気検知信号を、1つまたは複数の情報ビットに対応するものとして解釈する。
(もっと読む)


【課題】ソースドライバー及びそれを含むディスプレイ装置を提供する。
【解決手段】レイアウトサイズが小さく、かつ電力消費が小さいソースドライバーは、発振信号に基づいて生成されたデジタルコードによって多数のPWM信号と多数の階段波階調電圧信号とを生成する信号生成ブロックとチャンネルドライバーとを含む。チャンネルドライバーは、ラッチされた映像データを上位ビットと下位ビットとに分離し、多数のPWM信号のうち、下位ビットに応答して選択された何れか一つのPWM信号を用いて、多数のスイッチング信号を生成し、多数の階段波階調電圧信号のうち、上位ビットに応答して選択された何れか一つの階段波階調電圧信号を出力し、多数のスイッチング信号に応答して、何れか一つの階段波階調電圧信号に含まれた特定階調電圧レベルを出力する。 (もっと読む)


121 - 140 / 334