説明

Fターム[5C080DD25]の内容

陰極線管以外の表示装置の制御 (251,852) | 目的、効果 (44,953) | システム規模縮小化 (5,096) | IC化 (960)

Fターム[5C080DD25]に分類される特許

101 - 120 / 960


【課題】発光装置において、発光素子に電流を供給するTFTのしきい値のばらつきを補正し、容量値のばらつきの影響を受けにくい画素回路を提供する。
【解決手段】容量手段109に、TFT106のしきい値に等しい電圧を保持しておき、映像信号をソース信号線から入力する際に、容量手段にて保持している電圧を上乗せしてTFT106のゲート電極に印加し、画素ごとにしきい値がばらついている場合にも、それぞれのしきい値を画素ごとの容量手段109が保持して、しきい値ばらつきの影響をなくす構成とする。 (もっと読む)


【課題】所望の分散時間にて動作することが可能な表示ドライバ及びそれを備えた表示装置を提供すること。
【解決手段】本発明にかかる表示ドライバは、外部から入力される映像信号を増幅して増幅信号を生成する複数のパネル駆動用アンプと、対応する増幅信号を外部に出力するか否かを、対応する出力制御信号に基づいて制御する複数の出力制御回路と、外部から入力される出力タイミング信号を遅延させて生成した複数の遅延信号を出力し、対応する前記遅延信号に基づいて対応する前記出力制御信号を生成するカスケード接続された複数の遅延ブロックと、を備え、2つ以上の前記遅延回路の遅延値を共通の遅延制御信号によって制御する。 (もっと読む)


【課題】トランジスタのしきい値電圧の変動を抑制し、表示パネルに実装するドライバI
Cの接点数を削減し、表示装置の低消費電力化を達成し、表示装置の大型化又は高精細化
を達成することを目的とする。
【解決手段】劣化しやすいトランジスタのゲート電極を、第1のスイッチングトランジス
タを介して高電位が供給される配線、及び第2のスイッチングトランジスタを介して低電
位が供給される配線に接続し、第1のスイッチングトランジスタのゲート電極にクロック
信号を入力し、第2のスイッチングトランジスタのゲート電極に反転クロック信号を入力
することで、劣化しやすいトランジスタのゲート電極に高電位、又は低電位を交互に供給
する。 (もっと読む)


【課題】 パネルのデータ線への出力ピッチの制限を設けず低消費電力化を図りながらガンマ補正のための基準電圧発生回路、データドライバ、表示装置及び電子機器を提供する。
【解決手段】 基準電圧発生回路100は、抵抗回路の両端の電圧を抵抗分割した複数の抵抗分割ノードに複数の基準電圧を出力するガンマ補正抵抗回路110と、抵抗回路の両端に高電位側電圧及び低電位側電圧を供給する高電位側電圧供給回路120及び低電位側電圧供給回路130とを含む。高電位側電圧供給回路120及び低電位側電圧供給回路130は、1画素を構成する色成分ごとに用意された高電位側電圧及び低電位側電圧を、色成分ごとに切り替えて抵抗回路の両端に高電位側電圧及び低電位側電圧を供給する。ガンマ補正抵抗回路110は、電気光学装置のデータ線を駆動する駆動部の入力として選択するための複数の基準電圧信号線に色成分ごとに切り替えられる複数の基準電圧を供給する。 (もっと読む)


【課題】低電圧駆動が可能な構成の画素を、簡単な工程にて提供する。
【解決方法】ソース信号線から入力されるデジタル映像信号は、スイッチング用TFT101を介して画素に入力される。このとき、電圧補償回路110はデジタル映像信号の電圧振幅を増幅もしくは振幅変換し、駆動用TFT102のゲート電極に印加する。これによって、ゲート信号線を駆動する電源電圧を低くしても正常に画素内のTFTのON・OFF制御を行うことが出来る。 (もっと読む)


【課題】左目用画像と右目用画像との間に黒信号を挿入しても、カウンタクロックの周波数を上げることなく従来に比べて明るい3D表示を行う。
【解決手段】本発明は左目用画像と右目用画像との間に黒信号を挿入した画像データを書き込むスピードを例えば8倍速にして黒の挿入期間を短くする。そのとき、入力データレートを上げないようにするため画像データを16相化する。8相シフトレジスタ及びコンパレータ101及び102は、その16相画像データのうちの8相画像データが分割されて入力される。コンパレータは1ラインの画像データの画素値と基準階調データの階調値とが一致した時に一致パルスを出力してビデオスイッチをオフとし、その時点のランプ信号をサンプリングしてデータ線に出力させる。ランプ信号は、画像データの上位2ビットの値に応じてDCオフセットが付加される。 (もっと読む)


【課題】液晶モジュールに対して1フレーム時間毎に全ての画素の表示データをシリアルに高速転送する場合と高速転送しない場合とに限らず、コントローラIC及びインタフェース回路が表示デバイス基板と一の基板上に形成されるため小型化が可能で、回路面積が小さく、低消費電力で、メモリ部の動作の信頼度が高く、低コストである表示装置と、この表示装置を使用した機器を提供する。
【解決手段】容量を有するデータ保持回路3と、複数の画素を有する表示部4とが一の第1支持基板1上に形成された表示装置において、画素には、それぞれ画素電極が設けられ、表示部4の上方には第1支持基板1に対向する第2支持基板2が設けられているが、データ保持回路3が配置された領域の上方には対向基板が存在せず、かつ、データ保持回路3が読み出し動作のみでメモリセルをリフレッシュ可能なDRAMからなる。 (もっと読む)


【課題】画素部や信号線駆動回路が形成された基板と、ドライバICとの接続配線数を低減させる。
【解決手段】信号線駆動回路は第1乃至第3のトランジスタを有し、第1乃至第3のトランジスタは第1乃至第3の信号線と電気的に接続している。第1乃至第3の信号線は画素部へ延びている。第1乃至第3のトランジスタは共通して、ドライバICの第1端子と電気的に接続している。このような構成により、接続配線数を1/3に低減することができる。 (もっと読む)


【課題】簡易な構成により画素の充電不足を解消して適切な駆動を維持する液晶表示装置の提供を目的とする。
【解決手段】ゲートドライバは、前記パネル部の主走査方向における第一の方向から前記ゲート信号を前記パネル部に供給する第一ゲートドライバと、主走査方向において前記第一の方向と対向する第二の方向から前記ゲート信号をパネル部に供給する第二ゲートドライバにより構成され、前記第二ゲートドライバは、前記第一ゲートドライバに対して、副走査方向において所定ライン分だけ速くゲート信号を供給し、前記第二ゲートドライバから出力されるゲート信号により前記スイッチ素子のゲートに供給される電荷は同スイッチ素子の閾値電圧より低い値である構成としてある。 (もっと読む)


【課題】回路構成の複雑化、消費電流の増加、特性低下を防止することができ、レイアウト面積の削減を図れるレベル変換回路および表示装置、並びに電子機器を提供する。
【解決手段】バイアス部12は、第5のNMOSトランジスタNT15と、抵抗素子R11を含む降圧部16と、電圧源15に接続された電流源I11と、を含み、第5のNMOSトランジスタNT15のソースが第1電圧源14に接続され、ドレインが抵抗素子R11の一端に接続され、抵抗素子R11の他端が電流源I11に接続され、第5のNMOSトランジスタNT15のゲートが抵抗素子R11の他端側に接続され、第1電圧から第1および第2のNMOSトランジスタNT11,NT12のしきい電圧分高く、または第1電圧より高くこのしきい値電圧より低いバイアス電圧を抵抗素子の一端側に生成し、レベル変換部11の第1および第2のNMOSトランジスタNT11,NT12のゲートに供給する。 (もっと読む)


【課題】劣化や温度変化による有機発光層の特性変化を検出し、発光素子の輝度を一定に
保つことが可能な表示装置を提供する。
【解決手段】表示用画素部に加えてモニター用領域を設ける。モニター用領域には複数の
モニター素子が配置される。複数のモニター素子のうち、ショートしたモニター素子に多
量の電流が流れることを防ぐためスイッチング回路を設ける。その結果、モニター素子の
電極間にかかる電位変化をモニターして、経時劣化や温度変化などに伴い、表示用画素部
の発光素子に供給する電圧、または電流を補正することができる。 (もっと読む)


【課題】画素行毎に2本のゲート線が配置され、2つの画素列に1本のドレイン線が配置される液晶表示装置における縦すじの発生を防止する技術を提供する。
【解決手段】第1の方向に沿って画素行、第2の方向に沿って画素列を構成し、画素行がずれて配置され、1つの画素行に対して第1ゲート線及び第2ゲート線が配置され、2つの画素列に1本のドレイン線が配置される液晶表示装置であって、画素行は、第1ゲート線に接続される第1薄膜トランジスタを有する第1画素と、第2ゲート線に接続される第2薄膜トランジスタを有する第2画素とを備え、ドレイン線は、第2の方向に延在する第2方向ドレイン線と、第1の方向に伸延され、第2ゲート線と交差した後に第2薄膜トランジスタに接続される第1方向ドレイン線とからなり、第2方向ドレイン線は、第1の方向又は第2の方向に伸延され、第1ゲート線と交差する追加延在部と、を有する。 (もっと読む)


【課題】ゲート信号におけるノイズを抑制するゲート信号線駆動回路、及び、それを用いた表示装置の提供。
【解決手段】2n相のクロック信号が、順方向走査においては順番と正順に、逆方向走査においては順番と逆順に、それぞれ入力される2n本のクロック信号線を備えるとともに、2n本のクロック信号線が接続され、ゲート信号を出力端子より出力する基本回路を、複数備える、ゲート信号線駆動回路において、各基本回路は、いずれかのクロック信号線が入力側に接続されるとともに、該クロック信号線に印加される電圧を前記出力端子に印加する、ハイ電圧印加スイッチング回路と、ハイ電圧印加スイッチング回路のスイッチにオフ電圧を印加するオフ信号印加スイッチング回路と、を備え、オフ信号印加スイッチング回路のスイッチに、逆相となるクロック信号が入力されるクロック信号線が接続される。 (もっと読む)


【課題】選択期間においてゲート信号線に出力される信号の遅延又はなまりが低減された半導体装置を提供することを課題とする。
【解決手段】半導体装置は、ゲート信号線と、ゲート信号線に選択信号及び非選択信号を出力する、第1のゲートドライバ回路及び第2のゲートドライバ回路と、ゲート信号線と電気的に接続され、選択信号及び非選択信号が入力される複数の画素と、を有する。ゲート信号線が選択される期間において、第1のゲートドライバ回路及び第2のゲートドライバ回路の双方は、ゲート信号線に選択信号を出力し、ゲート信号線が選択されない期間において、第1のゲートドライバ回路及び第2のゲートドライバ回路の一方は、ゲート信号線に非選択信号を出力し、第1のゲートドライバ回路及び第2のゲートドライバ回路の他方は、ゲート信号線に選択信号及び非選択信号を出力しない。 (もっと読む)


【課題】液晶駆動用のソースドライバのオフセットキャンセル出力回路を提供する。
【解決手段】基準電圧が非反転入力端に印加されたオペアンプと、反転入力端に各々の一端が接続された入力コンデンサ及び出力コンデンサと、反転入力端とオペアンプの出力端との間に接続された第1の電界効果トランジスタを有し、リセット動作時に入力コンデンサ及び出力コンデンサ各々にオフセット電圧を蓄電させ、通常出力動作時に入力コンデンサの他端に階調電圧を印加しかつ出力コンデンサの他端をオペアンプの出力端に接続するスイッチ素子回路と、を備え、リセット動作時及び通常出力動作時に第1の電界効果トランジスタの基盤に基準電圧に等しい第1の電位を印加し、通常出力動作中の階調電圧の切り替え時に第1の電界効果トランジスタのソース/ドレインから基盤に流れるリーク電流を防止するように基盤に第1の電位とは異なる第2の電位を第1の電位に代えて印加する。 (もっと読む)


【課題】電子装置において、新規の駆動方法および回路を用いることにより、デューテ
ィー比(発光期間と非発光期間との比)の低下に起因した、輝度不足を始めとした問題点
を改善することを目的とする。
【解決手段】 1ゲート信号線選択期間内に、異なる複数段の画素に信号を書き込む点に
特徴がある。それにより、ある段の画素において、信号を入力してから次の信号を入力す
るまでの時間を、画素への書き込み時間を確保した上である程度任意に設定することによ
り、サステイン(点灯)期間を任意に設定し、高デューティー比を実現する。 (もっと読む)


【課題】DSPから出力したクロック信号と画像データで、LCDモジュールを確実に動作させる方法を提供する
【解決手段】LCDモジュールと、該LCDモジュールに対して出力するクロック信号及び画像データを生成するDSPと、クロック信号を低い周波数のクロック信号に変換するクロック分周回路とを有し、前記DSPは、出力するクロック信号が前記LCDモジュールを動作させる条件に合わない場合、前記LCDモジュールが動作するクロックの周波数に対する前記クロック信号の倍数に合わせた倍率で画像データの横方向の幅を拡張させるように、水平方向の画素を増やした出力画像データを生成すると共に、クロック信号を前記クロック分周回路により前記LCDモジュールを動作させる条件に合うように変換し、該変換したクロック信号と前記出力画像データとを前記LCDモジュールに出力することを特徴とする。 (もっと読む)


【課題】オフ電流を抑制することにより性能が向上される、ゲート信号線駆動回路、及び、それを備える表示装置の提供。
【解決手段】ゲート信号線駆動回路は、信号ロー期間に応じて、ゲート信号線にロー電圧を印加するロー電圧印加スイッチング回路と、信号ハイ期間に応じて、ロー電圧印加スイッチング回路のスイッチにロー電圧を印加するロー電圧印加オフ制御回路と、を備え、ロー電圧印加オフ制御回路は、ロー電圧印加スイッチング回路のスイッチに出力する出力電圧スイッチング回路と、オン状態において出力電圧スイッチング回路の入力端にロー電圧を印加するロー電圧印加回路と、オン状態において出力電圧スイッチング回路の入力端に中間電圧を印加する中間電圧印加回路と、を備え、信号ロー期間に応じて、ロー電圧印加回路がオフされ、中間電圧印加回路はオンされ、信号ハイ期間に応じて、出力電圧スイッチング回路及びロー電圧印加回路がオンされる。 (もっと読む)


【課題】 点灯持続時間に応じた駆動電圧の印加時間を容易に調整可能な集積回路装置等の提供。
【解決手段】 集積回路装置は、電気光学パネルのセグメント電極に供給される駆動電圧を出力端子に出力する駆動電圧出力部10と、表示データ記憶部と、第1の表示状態から第2の表示状態に変化する際の駆動波形情報と、識別情報とを出力する駆動波形情報出力部とを含む。前記駆動電圧出力部10は、第1の表示データ、第2の表示データ及び前記駆動波形情報によって特定される駆動電圧を、前記駆動波形情報出力部からの前記識別情報が第1の論理である時に前記出力端子に出力し、前記識別情報が第2の論理である時に前記出力端子をハイインピーダンス状態に設定する。 (もっと読む)


【課題】解像度が異なるディスプレイコントローラ間で安価なチップを共通化して用いることが可能なディスプレイコントローラを提供する。
【解決手段】第1の解像度表示をサポートするディスプレイコントローラであって、1個のチップのみを用いた場合には前記第1の解像度表示よりも低解像度表示である第2の解像度表示までしかサポートすることができないディスプレイコントローラチップ1〜4を備え、チップ1〜4が、CPU6から見た連続アドレスの各画素データを、チップ1〜4それぞれに対応しているビデオメモリVM1〜VM4それぞれに所定数単位で順番に格納するサイクルを繰り返すようにして、ビデオメモリVM1〜VM4それぞれに画像データを格納し、チップ1〜4が、自己に接続されている他のチップとの間で前記画像データをシリアル伝送するトランシーバー部を有しているディスプレイコントローラ。 (もっと読む)


101 - 120 / 960