説明

Fターム[5F110BB08]の内容

薄膜トランジスタ (412,022) | 用途、動作 (15,052) | メモリ (1,900) | 不揮発性メモリ (412)

Fターム[5F110BB08]に分類される特許

161 - 180 / 412


【課題】高速かつ高精度に、確率的な動作を実行する。
【解決手段】2D−TJA14は、ソース領域12とドレイン領域13とを接続する抵抗線網である。2D−TJA14では、複数のドット20が形成されている。ゲート電極G1、G2は、2D−TJA14の複数のドット20各々と容量結合されている。2D−TJA14は、ドット20間を接続する抵抗線網によって微小トンネル接合が形成されている。ドット20のサイズは実質的に均一であり、微小トンネル接合のサイズも実質的に均一である。 (もっと読む)


【課題】優れた特性を有するメモリーセルを提供することにある。
【解決手段】
a)二つの対向面を有する有機半導体、
b)有機半導体の一つの面と接触する二つの隔置された電極(その間の距離はチャンネル長さであり、その間の有機半導体の部分はチャンネル領域として形成される)、
c)誘電率及び二つの対向面を有する強誘電ポリマー(一つの面はチャンネル領域の少なくとも一部について有機半導体の一つの面と接触している)、及び
d)チャンネル領域の少なくとも一部について強誘電ポリマーの一つの面と接触しているゲート電極
を含むことを特徴とするメモリーセル。 (もっと読む)


【課題】薄膜トランジスタ(TFT)のベースを利用して電荷を保存し、不揮発性メモリとする方法を提供する。
【解決手段】薄膜トランジスタ10を利用し、そのうち薄膜トランジスタ10は中間がベース21、両端がそれぞれドレイン電極22、ソース電極23である半導体層20を備え、絶縁表面31を備えた基板30上に設置され、ゲート電極絶縁層41が前記半導体層20上に設置され、ゲート電極40がゲート電極絶縁層41上に設置され、電子がゲート電極40の電場作用下で、熱電子界放射により電子正孔対を形成し、電子正孔対がゲート電極40の垂直電場により分離され、複数のキャリア(nチャネルでいうと正孔)が薄膜トランジスタ10のベース21に注入され、薄膜トランジスタ10の閾値電圧の変化を引き起こし、書き込み動作が完了する。 (もっと読む)


【課題】フローティングゲート電極を備えた不揮発性メモリ素子の駆動電圧を高くすることなく、不揮発性メモリ素子、および厚いゲート絶縁膜を備えた高耐圧型トランジスタを同一基板上に形成する。
【解決手段】不揮発性メモリ素子の島状半導体領域とフローティングゲート電極間、および、トランジスタの島状半導体領域とゲート電極間には、第1の絶縁膜と第2の絶縁膜の積層膜が形成されている。第1の絶縁膜はフローティングゲート電極と重なる部分が除去されており、島状半導体領域とフローティングゲート電極間の絶縁膜が、トランジスタのゲート絶縁膜よりも薄くされている。トランジスタはフローティングゲート電極と同じ層に形成されている導電膜と、コントロールゲート電極と同じ層に形成されている導電膜とを有し、これら2つの導電膜は電気的に接続され、トランジスタのゲート電極として機能する。 (もっと読む)


【課題】半導体または誘電体と、金属との界面において、接合する金属の実効仕事関数を最適化することを可能にするとともに、抵抗を可及的に低くすることを可能にする。
【解決手段】半導体膜4aと、半導体膜上に形成された酸化膜6bと、酸化膜上に形成された金属膜12aと、を備え、酸化膜がTi酸化膜であって、酸化膜に、V、Cr、Mn、Fe、Co、Ni、Nb、Mo、Tc、Ru、Rh、Pd、Ta、W、Re、Os、Ir、Ptから選ばれた少なくとも一つの元素が添加されている。 (もっと読む)


【課題】ゲート絶縁膜とゲート電極との間の界面層にカーボン層を導入して、低い閾値電圧を実現している例では、カーボン層中のカーボンはSi半導体基板中に入り、欠陥準位を形成するため、EWFが不安定であった。本発明は上記問題点を解決するためになされたもので、p−metalを用いたMIS型半導体装置において、EWFを安定して増加させることが可能な半導体装置を提供する。
【解決手段】半導体基板10と、半導体基10上に形成された絶縁膜20と、絶縁膜20上に形成され、且つ、CN基又はCO基を含む界面層30と、界面層30上に形成された金属層40とを備えて半導体装置を構成する。 (もっと読む)


【課題】電気的性質が良好なhigh−k膜/Geゲートスタック構造を有する半導体装置を提供する。
【解決手段】Geを主成分とする半導体領域(10)と、前記半導体領域上に形成された絶縁膜(11)と、前記絶縁膜上に形成された金属膜(12)とを具備する半導体装置である。前記絶縁膜は、少なくとも1種の希土類元素(MR)と、TiおよびZrから選択される少なくとも1種のIV族元素(MIV)と、酸素とを含むことを特徴とする。 (もっと読む)


【課題】本発明は、裏面コンタクト電極と拡散層とのコンタクト抵抗が低減して、半導体装置の動作速度の向上を図ることを可能にする。
【解決手段】基板10の表面側に形成された拡散層25P、26P、25N、26Nと、前記拡散層25P、26P、25N、26Nの表面に形成されていて前記拡散層25P、26P、25N、26Nよりも抵抗が低い低抵抗部27P、28P、27N、28Nと、前記基板10の裏面側より前記基板10を貫通して前記拡散層25P、26P、25N、26Nを通して前記低抵抗部27P、28P、27N、28Nに接続された裏面コンタクト電極63P、64P、63N、64Nを有する。 (もっと読む)


【課題】高集積の磁気抵抗メモリ素子に必要な選択トランジスタの電流駆動能力をフローティングボディー効果によって向上させた磁気抵抗メモリセル、これを含む磁気抵抗メモリ素子及びその動作方法を提供する。
【解決手段】磁気抵抗メモリセルは、磁気トンネル接合素子及び選択トランジスタを含む磁気抵抗メモリセルであり、選択トランジスタは、第1導電型の半導体層101;半導体層101上にゲート絶縁膜22を介して形成されたゲート電極20;半導体層101内に相互離隔して形成され、第2導電型を持つ第1及び第2拡散領域40;を含む。ここで、第1及び第2拡散領域40の間の半導体層101の一部が電気的にフローティングされたボディー領域103に形成される。本発明によれば、フローティングボディー効果を利用した高性能の選択トランジスタを適用することで、磁気抵抗メモリ素子の高集積化を達成することができる。 (もっと読む)


【課題】不揮発性メモリと画素TFTとを同一基板上に形成でき、且つ両者を良好に動作させることが可能な電気光学装置を提供する。
【解決手段】画素TFTのゲート絶縁膜18を不揮発性メモリのトンネル絶縁膜(第1の絶縁膜)35と、トンネル絶縁膜35よりも膜厚の大きい第2の絶縁膜37によって構成する。また、フローティングゲート電極36のコントロールゲート電極60側の面を凹凸とし、該凹凸によってフローティングゲート電極36の表面積を拡げる。これにより、フローティングゲート電極36とコントロールゲート電極60との間の容量を、フローティングゲート電極36と半導体層33との間の容量よりも大きくする。 (もっと読む)


【課題】結晶欠陥が少なく結晶性の高い単結晶シリコン層が絶縁膜上に形成されてなる半導体装置の製造方法及び半導体装置を得るという課題があった。
【解決手段】基板1の一面1aに絶縁膜2を形成する工程と、絶縁膜2を開口して基板1を露出させる穴2cを形成する工程と、穴2cの内壁面を覆うように結晶成長補助膜3を形成する工程と、穴2cを充填するとともに、絶縁膜2の前記基板と反対側の面2aを覆うように非結晶シリコン層を形成する工程と、前記非結晶シリコン層を、レーザーアニール法により単結晶シリコン層5とする工程と、を有する半導体装置101の製造方法を用いることにより、上記課題を解決できる。 (もっと読む)


【課題】メモリセル面積を拡大させることなく、メモリセルにおける単位面積あたりの容量値を増やした半導体記憶装置を実現する。
【解決手段】メモリセル100は、トランジスタ101と、メモリ素子104と、第1の容量102と、第2の容量103と、を有する。第1の容量102は、トランジスタ101を構成する半導体膜108、ゲート絶縁膜114およびゲート電極109で構成され、トランジスタ101と同時に形成される。第2の容量103は、メモリ素子104を構成する電極107ならびに電極107上に形成した絶縁膜113および電極111から構成される。また、第2の容量103は、第1の容量102の直上に形成する。このように、メモリ素子104と並列に接続する、第1の容量102および第2の容量103を形成する。 (もっと読む)


【課題】低温で良好な絶縁膜であるシリコン酸化膜を形成する。
【解決手段】シリコン基板1上にトレンチ1a、1bを形成し、シラザン結合を有するポリマーを有機溶媒に溶かした塗布剤を塗布して塗布膜を形成する。塗布膜に含まれる有機溶媒を気化させてポリマー膜を形成する。ポリマー膜に90℃以下の温度で紫外線を照射し、そのポリマー膜を50℃以上80℃未満の温度の純水または水溶液中に浸漬することによってシリコン酸化膜3に転換する。 (もっと読む)


【課題】 書き換え及び読み出しがランダムかつ無制限に可能で、安価で高性能な不揮発性メモリを提供する。
【解決手段】 単位メモリセルが、半導体基板から電気的に分離されているチャンネルボディを持つMISFET108と、MISFETのドレインと一方端が電気的に接続セル二端子構造の抵抗変化素子113で構成されている。MISFET108が揮発性メモリ素子、抵抗変化素子113が不揮発性メモリ素子として機能し、電源OFF前にはMISFET108に記憶されている情報を抵抗変化素子113に複製し、電源ON時には抵抗変化素子に記憶されている情報をMISFET108に転送して、MISFET108をランダム書き換え・読み出しが可能な揮発性メモリとして使用する。 (もっと読む)


【課題】界面準位を意図的に形成−消滅させることにより素子特性を制御した構成の、高性能なスイッチング素子やメモリ素子を提供する。
【解決手段】半導体素子1は、界面準位制御層5と、半導体層4と、ソース電極2と、ドレイン電極3と、ゲート電極7と、ゲート絶縁膜6と、基板8とを層状に積層してなり、界面準位制御層5の1側面にゲート絶縁膜6を設けて構成する。微小な外部からの入力信号(外場)をこの界面準位制御層5で受け、界面準位の形成−消滅を切り替えることにより増幅された出力信号として高感度に取り出す。 (もっと読む)


【課題】ゲート構造にIFI構造が含まれるMFS型メモリの強誘電体ゲート電界効果トランジスタにおいて、強誘電体膜の強誘電体特性及びトランジスタの電気特性の劣化を防止する。
【解決手段】Si基板1と、Si基板1上に少なくともHfSiON膜2、強誘電体膜3及びHfSiON膜4が、この順で積層されたゲート構造を有しており、HfSiON膜2及びHfSiON膜4は、強誘電体膜3を加熱処理によって形成する焼成温度で非晶質である。 (もっと読む)


【課題】強誘電体膜及びゲート電極間のリーク電流値を低減させると共に耐絶縁性を向上させる。
【解決手段】Si基板1と、Si基板1上に少なくともHfSiON膜2、強誘電体膜3HfSiON膜4及びC60膜6が、この順で積層されたゲート構造を有しており、強誘電体膜3の、HfSiON膜4と接する側の表面におけるRa値とRms値との和の第1絶対値が、HfSiON膜4の膜厚以下であり、かつ、HfSiON膜4の、C60膜6と接している側の表面におけるRa値とRms値との和の第2絶対値が3.0nm以下である。 (もっと読む)


【課題】 再構成可能な半導体デバイスを提供する。
【解決手段】 再構成可能な半導体デバイスが開示されている。半導体デバイスは、基板と、基板上に形成された第1の絶縁材料と、異なる極性を有する2つのチャネルと、絶縁材料上に形成され、かつ対向する端部で、これらのチャネルに、共通に結合された複数のターミナル電極と、ターミナル電極に形成された第2の絶縁材料と、第2の絶縁材料上に形成された少なくとも1つのコントロールゲートとを含む。チャネルは、異なる極性を有し、電荷蓄積層は、第2の絶縁材料内側に形成されている。コントロールゲートに、フォワードバイアスまたはリバースバイアスが印加され、次にバイアスが切断される。半導体デバイスの電圧−電流特性は、電荷蓄積層に生成された電荷に従って変化する。 (もっと読む)


【課題】絶縁膜中の貫通配線が、絶縁膜よりも下層に配置されている配線層あるいは半導体素子層の配線と剥離するのを防ぐ。
【解決手段】マイクロカプセルと、前記マイクロカプセルが分散された絶縁性樹脂と、前記マイクロカプセルの空孔が接する貫通孔と、前記貫通孔中に形成され、前記絶縁性樹脂の両面に露出している貫通配線を有する配線基板及びその作製方法に関する。また、マイクロカプセルと、前記マイクロカプセルが分散された絶縁性樹脂と、前記マイクロカプセルの空孔が接する貫通孔と、前記貫通孔中に形成され、前記絶縁性樹脂の両面に露出している貫通配線を有する配線基板と、絶縁膜の表面に配線が露出した半導体素子層とを有し、前記配線が前記貫通配線と接触するように、前記半導体素子層が前記配線基板と密接している半導体装置及びその作製方法に関する。 (もっと読む)


【課題】同一絶縁基板上に形成された2つのトランジスタの拡散層の抵抗値を同じにすることのできる新構造のトランジスタを搭載した半導体装置を提供する。
【解決手段】第1のトランジスタ(図中左側のトランジスタ)は、第1のゲート電極304a下部に形成された第1の絶縁膜303aと、拡散層領域302a2,302a3上に形成された第2の絶縁膜303bとを備え、これら第1の絶縁膜303a及び第2の絶縁膜303bより上層に第1のゲート電極304aが配置されており、かつ、第1の絶縁膜303aが第2の絶縁膜303bよりも薄く形成され、第1のトランジスタの第2の絶縁膜303bは、第1のゲート電極304aの下面縁部から内側まで入り込んで形成され、拡散層領域302a2,302a3は、第1の絶縁膜303aの下までオーバーラップして形成された構造となっている。 (もっと読む)


161 - 180 / 412