説明

Fターム[5F110HK04]の内容

薄膜トランジスタ (412,022) | ソース、ドレイン−低抵抗層 (42,553) | 材料 (26,322) | 金属 (18,241) | 高融点金属 (4,055)

Fターム[5F110HK04]に分類される特許

161 - 180 / 4,055


【課題】高品質のGa系半導体素子を提供する。
【解決手段】一実施の形態として、α−Al基板2上に形成されたα−(AlGa1−x単結晶(0≦x<1)からなるp型α−(AlGa1−x単結晶膜3と、p型α−(AlGa1−x単結晶膜3上に形成されたソース電極12及びドレイン電極13と、p型α−(AlGa1−x単結晶膜3中に形成され、ソース電極12及びドレイン電極13にそれぞれ接続されたコンタクト領域14、15と、α−Al基板2のp型α−(AlGa1−x単結晶膜3と反対側の面上の、コンタクト領域14とコンタクト領域15との間に形成されたゲート電極11と、を含むGa系FET10を提供する。 (もっと読む)


【課題】消費電力が抑制された表示装置を提供する。
【解決手段】第1のトランジスタ、第2のトランジスタ、及び一対の電極を有する発光素
子を含む画素が複数設けられた画素部を有し、前記第1のトランジスタは、ゲートが走査
線に電気的に接続され、ソースまたはドレインの一方が信号線に電気的に接続され、ソー
スまたはドレインの他方が前記第2のトランジスタのゲートに電気的に接続され、前記第
2のトランジスタは、ソースまたはドレインの一方が電源線に電気的に接続され、ソース
またはドレインの他方が前記一対の電極の一方に電気的に接続され、前記第1のトランジ
スタは、水素濃度が5×1019/cm以下である酸化物半導体層を有する。そして、
前記表示装置が静止画像を表示する期間の間に、前記画素部に含まれる全ての走査線に供
給される信号の出力が停止される期間を有する。 (もっと読む)


【課題】新規な不揮発性のラッチ回路及びそれを用いた半導体装置を提供する。
【解決手段】第1の素子の出力は第2の素子の入力に電気的に接続され、第2の素子の出
力は第2のトランジスタを介して第1の素子の入力に電気的に接続されるループ構造を有
するラッチ回路であって、チャネル形成領域を構成する半導体材料として酸化物半導体を
用いたトランジスタをスイッチング素子として用い、またこのトランジスタのソース電極
又はドレイン電極に電気的に接続された容量を有することで、ラッチ回路のデータを保持
することができる。これにより不揮発性のラッチ回路を構成することができる。 (もっと読む)


【課題】低いコンタクト抵抗、高い移動度を達成し得る半導体装置を提供する。
【解決手段】ゲート電極13、ゲート絶縁層14、有機半導体材料層から構成されたチャネル形成領域16、及び、金属から成るソース/ドレイン電極15を有する電界効果型トランジスタから成る半導体装置において、チャネル形成領域16を構成する有機半導体材料層と接するソース/ドレイン電極15の部分は、電極被覆材料21で被覆されており、電極被覆材料21は、金属イオンと結合し得る官能基、及び、金属から成るソース/ドレイン電極15と結合する官能基を有する有機分子から成る。 (もっと読む)


【課題】前駆体膜を変換して得られた半導体膜の導電率の向上。その有機膜を電極と有機半導体の間に配置することで、電極と半導体層の接触抵抗を低減すること。その結果として、接触抵抗が改善された高性能の電気特性を得ることが可能な電子デバイス用インク組成物ならびにそれを用いた電子デバイス、電界効果トランジスタ、およびその製造方法を提供すること。
【解決手段】電子デバイス用インク組成物であって、少なくともπ電子共役系化合物前駆体と、前記π電子共役系化合物のドーパントと、前記π電子共役系化合物前駆体とドーパントを溶解させる溶媒を含有することを特徴とするインク組成物。 (もっと読む)


【課題】酸化物半導体の特性の変化を防ぎつつ、耐圧特性も向上させた薄膜トランジスタを用いた表示装置を提供すること。
【解決手段】表示装置は、薄膜トランジスタを含む。薄膜トランジスタは、ゲート電極と、ゲート電極を覆い絶縁物質を含むゲート絶縁層と、前記ゲート絶縁層の上面に接する酸化物半導体膜と、前記酸化物半導体膜の上面にあり互いに離間する第1の領域と第2の領域にそれぞれ接するソース電極およびドレイン電極と、前記第1の領域と前記第2の領域の間の第3の領域に接し、前記絶縁物質を含むチャネル保護膜と、を含む。平面的にみて前記ゲート電極に重なる前記酸化物半導体膜の上面の領域は第3の領域に含まれかつ小さく、前記酸化物半導体膜のうち前記ゲート電極に重なる部分の一部を除く部分は、前記ゲート電極に重なる部分の前記一部より抵抗が低い。 (もっと読む)


【課題】安定した電気特性を有する薄膜トランジスタを有する、信頼性のよい半導体装置
を提供することを課題の一とする。
【解決手段】半導体層を酸化物半導体層とする逆スタガ型薄膜トランジスタを含む半導体
装置において、酸化物半導体層上にバッファ層を有する。バッファ層は、半導体層のチャ
ネル形成領域と、ソース電極層及びドレイン電極層とに接する。バッファ層は膜内に抵抗
分布を有し、半導体層のチャネル形成領域上に設けられる領域の電気伝導度は半導体層の
チャネル形成領域の電気伝導度より低く、ソース電極層及びドレイン電極層と接する領域
の電気伝導度は半導体層のチャネル形成領域の電気伝導度より高い。 (もっと読む)


【課題】トランジスタのオン特性を向上させて、半導体装置の高速応答、高速駆動を実現する構成を提供する。信頼性の高い半導体装置を提供する。
【解決手段】半導体層、ソース電極層又はドレイン電極層、ゲート絶縁膜、及びゲート電極層が順に積層されたトランジスタにおいて、該半導体層としてインジウム、第3族元素、亜鉛、及び酸素を少なくとも含む非単結晶の酸化物半導体層を用いる。第3族元素は安定剤として機能する。 (もっと読む)


【課題】微結晶シリコンを用いたボトムゲート型の薄膜トランジスタのオン電流に対するオフ電流の割合を減少させること。
【解決手段】表示装置に含まれる薄膜トランジスタは、ゲート電極が設けられた導電層と、前記導電層の上に設けられたゲート絶縁層と、前記ゲート絶縁層の上面に接するとともに前記ゲート電極の上方に設けられ、微結晶シリコンを含む第1の半導体膜と、前記第1の半導体膜の上面に接する第2の半導体膜と、前記第2の半導体膜に電気的に接続される第1の電極と、前記第2の半導体膜に電気的に接続される第2の電極と、を含む。前記第1の半導体膜における水素濃度は、前記ゲート絶縁層との界面と前記第2の半導体膜との界面との中間で最小となり、前記第1の半導体膜と前記第2の半導体膜との境界における酸素濃度は、前記第1の半導体膜の中央および前記第2の半導体膜の中央のうち少なくとも一方の酸素濃度以下である。 (もっと読む)


【課題】有機トランジスタの活性層に用いた場合に、電界効果移動度が十分に高くなる高分子化合物を提供する。
【解決手段】式


〔式中、Eは、−O−、−S−又は−Se−を表す。Rは、水素原子、アルキル基、アルコキシ基、アルキルチオ基、アリール基、ヘテロアリール基又はハロゲン原子を表す。Rは、水素原子、アルキル基、アリール基、ヘテロアリール基又はハロゲン原子を表すか、2個のRが連結して環を形成する。〕で表される構造単位と、式(1)で表される構造単位とは異なる式−Ar−で表される構造単位とを含む高分子化合物である(式中、Arは、2価の芳香族基、−CR=CR−で表される基又は−C≡C−で表される基を表す)。 (もっと読む)


【課題】半導体装置の開口率を向上することを課題の一とする。
【解決手段】同一基板上に駆動回路部と、表示部(画素部ともいう)とを有し、当該駆動回路部は、ソース電極及びドレイン電極が金属によって構成され且つチャネル層が酸化物半導体によって構成された駆動回路用チャネルエッチ型薄膜トランジスタと、金属によって構成された駆動回路用配線とを有し、当該表示部は、ソース電極層及びドレイン電極層が酸化物導電体によって構成され且つ半導体層が酸化物半導体によって構成された画素用ボトムコンタクト型薄膜トランジスタと、酸化物導電体によって構成された表示部用配線とを有する半導体装置である。多階調マスクを用いたフォトリソグラフィ工程を用いることで、作製工程を簡略化できる。 (もっと読む)


【課題】少ない工程数でアクティブマトリクス表示素子を形成する。
【解決手段】実施形態にかかるアクティブマトリックス型表示素子の製造方法は、絶縁基板上にゲート電極層、第1の絶縁膜、酸化物半導体層、第2の絶縁膜、酸化物半導体層と電気的に接続したソース・ドレイン電極を順に形成する工程を含む。酸化物半導体層は、ソース・ドレイン電極が形成される領域から画素領域にわたって形成され、第2の絶縁膜を形成する前に、酸化物半導体の画素領域に相当する部分を低抵抗処理して第1の画素電極を形成する。 (もっと読む)


【課題】高電子移動度トランジスタにおいて、ゲート部のドレイン側端部における電界集中を緩和する。
【解決手段】高電子移動度トランジスタ10は、導電体部23と第1抵抗部R1と第2抵抗部R2を備えている。導電体部23は、ドレイン電極21とゲート部26の間に設けられている。第1抵抗部R1は、一端がドレイン電極21に電気的に接続されており、他端が導電体部23に電気的に接続されている。第2抵抗部R2は、一端がソース電極28に電気的に接続されており、他端が導電体部23に電気的に接続されている。 (もっと読む)


【課題】高移動度、高オン・オフ比の電界効果素子を提供する。
【解決手段】絶縁膜層、前記絶縁膜層上に積層されたチャネル層、及び電極としてゲート電極、ソース電極及びドレイン電極の3つを有する電界効果素子であって、前記チャネル層は表面粗さ0.2nm以上1.3nm以下であり、前記チャネル層はIn,Ga,Sn及びZnから選択される1以上の元素を含有する非晶質酸化物半導体からなる電界効果素子。 (もっと読む)


【課題】ショットキー障壁の高さおよび幅を容易に制御すると共に寄生抵抗が低く、且つ短チャネル効果を効果的に抑制する。
【解決手段】金属ソース・ドレイン電極(ニッケルシリサイド)6とP型シリコン基板1との間に、セシウム含有領域5を形成している。こうして、金属ソース・ドレイン電極6近傍のセシウムをイオン化して正孔に対するエネルギー障壁高さを大きくし、金属ソース・ドレイン電極6とP型シリコン基板1との間のリーク電流を著しく低減する。また、チャネルと金属ソース・ドレイン電極6との間のショットキー障壁の高さおよび幅を実効的に小さくして寄生抵抗を著しく低減する。したがって、金属シリサイドの厚み(深さ)をイオン注入による制約なしに決定でき、極めて浅いソース・ドレインを形成して良好な短チャネル効果特性を得ることができる。 (もっと読む)


【課題】TFTの工程を複雑化させることなくシステムオンパネル化を実現し、なおかつコストを抑えることができる液晶表示装置の提案を課題とする。
【解決手段】画素部に液晶素子と、液晶素子に印加される電圧を制御するTFTとを有する画素が設けられており、駆動回路が有するTFTと、液晶素子に印加される電圧を制御するTFTとは、ゲート電極とゲート電極上に形成されたゲート絶縁膜と、ゲート絶縁膜を間に挟んでゲート電極と重なっている第1の半導体膜と、第1の半導体膜上に形成された一対の第2の半導体膜とを有し、一対の第2の半導体膜には一導電型を付与する不純物が添加されており、第1の半導体膜はセミアモルファス半導体で形成されていることを特徴とする液晶表示装置。 (もっと読む)


【課題】部材を新たに追加することなく、偏光サングラスを装着したままランドスケープ、ポートレートともに表示が観察可能な表示品位の優れたFFSモードの液晶表示装置を提供すること。
【解決手段】本発明に係る液晶表示装置は、ゲート配線43の延在方向に対して0°<α<90°の角度αで傾斜した配向方向を有する配向膜と、画素電極6と、画素電極6上に絶縁膜を介して対向配置される共通電極8と、共通電極8に形成され、画素電極6との間で液晶20にフリンジ電界を発生させるスリットとを備える。画素内は、配向方向に延在する境界線により分割され、スリットは、各領域において境界線の延在する方向に対して角度±θ傾斜して配置された複数の第1スリットA、第2スリットBと、境界線上に形成され、該境界線に沿う方向に延在する端辺を有する第3スリットCを有し、第2の基板には配向方向に設定された吸収軸を有する偏光板を有する。 (もっと読む)


【課題】酸化物半導体層を用いる薄膜トランジスタにおいて、酸化物半導体層と電気的に接続するソース電極層またはドレイン電極層との接触抵抗の低減を図る。
【解決手段】ソース電極層またはドレイン電極層を2層以上の積層構造とし、その積層のうち、酸化物半導体層と接する一層104a、104bを薄いインジウム層または薄いインジウム合金層とする。なお、酸化物半導体層103は、インジウムを含む。二層目以降のソース電極層105aまたはドレイン電極層105bの材料は、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金等を用いる。 (もっと読む)


【課題】高速動作が可能であり、且つ消費電力の低減が可能な半導体装置を提供する。
【解決手段】酸化物半導体を有するトランジスタを備える半導体装置において、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜と、電界効果移動度が高くオン電流が大きいトランジスタの酸化物半導体膜において、酸素濃度が異なる。代表的には、ゲート電圧が負のときの電流が小さいトランジスタの酸化物半導体膜と比較して、電界効果移動度が高くオン電流が大きいトランジスタの酸化物半導体膜の酸素濃度が低い。 (もっと読む)


【課題】不揮発性を有し、書き込み回数に制限のない新たな構造の半導体装置を提供する。
【解決手段】複数の記憶素子が直列に接続され、複数の記憶素子の一は、第1〜第3のゲート電極、第1〜第3のソース電極、および第1〜第3のドレイン電極を有する第1〜第3のトランジスタを有し、第2のトランジスタは酸化物半導体層を含んで構成され、第1のゲート電極と、第2のソース電極または第2のドレイン電極の一方とは、電気的に接続され、第1の配線と、第1のソース電極と、第3のソース電極とは、電気的に接続され、第2の配線と、第1のドレイン電極と、第3のドレイン電極とは、電気的に接続され、第3の配線と、第2のソース電極または第2のドレイン電極の他方とは、電気的に接続され、第4の配線と、第2のゲート電極とは、電気的に接続され、第5の配線と、第3のゲート電極とは電気的に接続された半導体装置。 (もっと読む)


161 - 180 / 4,055