説明

Fターム[5H730EE58]の内容

DC−DCコンバータ (106,849) | 出力部 (12,226) | 出力制御、安定化の方法 (3,316) | 主変換部、主演算部からの信号によるもの (102)

Fターム[5H730EE58]に分類される特許

41 - 60 / 102


【課題】 スイッチング素子をオンさせる期間が短いときでも、スイッチング素子の過熱を防止することができるスイッチング制御回路を提供する。
【解決手段】 スイッチング素子62を制御するスイッチング制御回路10aであって、スイッチング素子をオンさせてからの時間が経過するのに従って上昇する閾値を出力する閾値出力器18と、スイッチング素子を流れる電流に対応する値が閾値を超えた時にスイッチング素子をオフさせる遮断手段20、22、12、14を有している。 (もっと読む)


【課題】 スイッチング損失を低減できるとともに、ダイオードのサージ電流及びリンギングを低減することができるDC−DCコンバータを提供する。
【解決手段】 入出力ライン22のコイル30より出力端16側に介装されている第1ダイオード52と、入出力ラインと基準電位ライン20の間に並列に接続されている第1および第2スイッチング素子40,44と、制御手段60を備えており、制御手段は、第1ダイオードを流れる電流が小さい期間では第1スイッチング素子をターンオンさせてから第2スイッチング素子をターンオンさせるまでの時間差を短く設定し、その電流が大きい期間ではその時間差を長く設定して、第1および第2スイッチング素子の両者がオンしている状態と両者がオフしている状態を繰り返し切り換える。 (もっと読む)


【課題】二次側の電流の不均衡を抑制して、電力変換可能なハーフブリッジ型コンバータを提供する。
【解決手段】コンデンサC1又はC2と一次側コイル91との接続点の電位Vmを示す確認電位Vcと、所定の基準電位Vrとの差分を検出する差分検出部2と、差分に基づいて2つのスイッチング素子M1,M2を相補的にスイッチングさせる制御信号のデューティーを調整してスイッチング素子M1,M2を制御する制御部3とを備える。 (もっと読む)


【課題】二つの電源ユニットの負荷の違いにより、電源スイッチのオン/オフ時において、過渡的に、上記二つの電源ユニットの出力電圧に違いが生じた場合であっても、常に安定した高周波整合回路部の動作が期待できる高周波電源装置を提供する。
【解決手段】電源同期回路13aは、高周波電源装置10の電源オン時において、第1の直流電源ユニット11から出力される正電圧電源と、第2の直流電源ユニット12から出力される負電圧電源とを互いに同期をとって出力・遮断制御する。 (もっと読む)


【課題】電流検出器を大型化したり損失を増大させたりすることなく、検出精度を向上できるようにする。
【解決手段】オペアンプと抵抗からなる電流−電圧変換回路21と、可変電圧出力回路22からなる電流検出回路2の、電流−電圧変換回路21の第1入力端子をセンス端子Sに接続し、第2入力端子を可変電圧出力回路22に接続し、電流−電圧変換回路21からの出力を可変電圧出力回路22の制御入力に接続し、センス端子Sに流れる電流Isに応じて可変電圧出力回路22の出力電圧を調整することにより、パワー半導体デバイスの主領域と電流検出用領域との特性の差を補正し、精度の向上を図る。 (もっと読む)


【課題】ESRが低いコンデンサを用いた場合や、スイッチング周波数が高くなった場合でも安定に動作させるスイッチング電源回路を提供する。
【解決手段】基準電圧Vrefと出力電圧VOUTに基づく電圧との差電圧を表す誤差信号S1を出力する差動増幅段5と、主スイッチング素子SW1がオンとなる期間を規定するオンタイム発生回路3と、誤差信号S1に基づくセット信号S3によりセットされるとともにオンタイム発生回路3の出力であるリセット信号S8によりリセットされるフリップフロップ回路2と、従スイッチング素子SW2に流れる電流を表す電流情報S4を検出する電流情報手段7と、電流情報S4に基づき電流情報検出信号S5を差動増幅段5の出力側に供給する電流情報検出手段8と、従スイッチング素子SW2がオンした瞬間の電流情報S4を保持して電流情報保持信号S6を差動増幅段5の出力に供給する電流情報保持手段9とを有する。 (もっと読む)


【課題】高いスイッチング周波数の実現が可能な半導体装置及びDC−DCコンバータを提供する。
【解決手段】半導体基板搭載部及び前記半導体基板搭載部の周囲に設けられた第1の導電体を有する装置本体と、前記第1の導電体を介して流れる電流及び印加される電圧の少なくともいずれかを検出する検出回路を有するDC−DCコンバータ制御回路を含み、前記検出回路が前記第1の導体側に近接するように前記半導体基板搭載部に配設された半導体基板と、を備えることを特徴とする半導体装置が提供される。 (もっと読む)


【課題】画像表示用光源及び非画像表示用光源の駆動を両立的に行うことができる画像表示用駆動回路を提供する
【解決手段】複数の画像表示用光源R−LED,G−LED,B−LEDを時分割的に順次駆動する画像表示用駆動回路であって、電源11と、時分割的に順次駆動される複数の画像表示用光源と、電源11からの電力が供給される画像表示用光源の切換えと、切換時に生じる非通電時間に、画像表示用光源とは異なる非画像表示用光源LEDへ、電源11からの電力の供給とを行う切換手段13、14と、を備える画像表示用駆動回路である。 (もっと読む)


【課題】本発明は、負荷電流を帰還することなく、安定な動作の可能な電流駆動回路の提供を目的とする。
【解決手段】スイッチ素子21を有して入力電圧Viを出力電圧に変換するコンバータ部2aと、スイッチ素子21の電流を示す検出信号Vfbを生成する電流検出器4と、入力電圧Viに応じた補償信号Vrを生成する入力電圧補償回路5と、検出信号Vfbと補償信号Vrと比較する比較器6と、比較器6の出力Vcに応じてスイッチ素子21をターンオフさせ、ターンオフから所定時間後に再びターンオンさせる駆動信号Vgを生成するスイッチ駆動回路7を備えている。 (もっと読む)


【課題】DC−DCコンバータにおいて、同期/非同期切替を負荷状態に応じた最適なタイミングで行えるようにすることにある。
【解決手段】DC−DCコンバータにおいて、電力を出力側に送り出すときに流れる電流をオンオフ制御するハイサイドスイッチング素子HSと、ハイサイドスイッチング素子HSがオフのときに出力側から戻る戻り電流をハイサイドスイッチング素子HSに対して交互にオンオフ制御して同期整流するローサイドスイッチング素子LSと、ローサイドスイッチング素子LSに並列接続されたダイオードDQ1と、ハイサイドスイッチング素子HSのオフ期間の絶対値を検出し、検出されたオフ期間の絶対値に基づいて同期整流と非同期整流の切り替えを行う制御切替手段3を備えたことを特徴とする。 (もっと読む)


【課題】耐圧の低い出力用コンデンサを用いても、回路性能を変えずに小型かつ低コストである電源回路を提供する。
【解決手段】出力用コンデンサC2をチャージポンプ方式昇圧装置10の電圧出力端子VOUTと直流電源VCCの出力側との間に接続することによって、チャージポンプ方式昇圧装置は、直流電源VCCの電圧レベルを基準とした昇圧電圧を出力することができる。これにより、チャージポンプ方式昇圧装置10で昇圧された出力電圧から、直流電源VCCの電圧分を差し引いた差電圧に対応する耐圧を有する出力用コンデンサを用いることができる。 (もっと読む)


【課題】入力電源の出力電圧に異常が発生した場合におけるスイッチング素子の破壊を防止することのできる電源装置を提供する。
【解決手段】直流電源制御回路5は、インダクタL1を流れる電流が所定の電流値以下になると零信号を出力する零電流検出部51と、直流電源回路1のスイッチング素子Q1を流れる電流が所定の電流値以上になるとピーク信号を出力するピーク電流検出部と、零信号に応じてスイッチング素子Q1をオンに切り換えるとともにピーク信号に応じてスイッチング素子Q1をオフに切り換える第1の駆動部50とを有し、零電流検出部51に、インダクタL1を流れる電流が所定の電流値以下になった後零信号が第1の駆動部50に出力されるのを所定期間の間停止するマスク部51aを設けた。 (もっと読む)


【課題】コンバータ回路CVa,CVbのパワースイッチング素子Q1,Q2を操作することで、補機12へとコモンモードノイズが流入するおそれがあること。
【解決手段】一対のコンバータ回路CVa,CVbの1次側には、高電圧バッテリ10及び1次側コイル22を備える閉ループ回路を形成するためのパワースイッチング素子Q1と、コンデンサ14及び1次側コイル22を備える閉ループ回路を形成するためのパワースイッチング素子Q2とを備える。これらパワースイッチング素子Q1,Q2と高電圧バッテリ10との接続態様は、コンバータ回路CVa,CVb同士で互いに逆とされる。 (もっと読む)


【課題】駆動信号のオンデューティ比に係わらず、スイッチングに伴うノイズを充分に抑えることができる電源装置を提供する。
【解決手段】電源装置1は、MOSFET110、111、120、121を有するDC−DCコンバータ回路11、12と、駆動回路14とを備えている。DC−DCコンバータ回路11、12は並列接続されている。駆動回路14は、DC−DCコンバータ回路11に対して、オンデューティ比D(0<D<1)のPWM信号を出力し、DC−DCコンバータ回路12に対して、オンデューティ比(1−D)のPWM信号を、そのオン期間及びオフ期間がオンデューティ比DのPWM信号のオフ期間及びオン期間とそれぞれ一致するように位相を調整して出力する。これにより、出力電流の変動を抑えることができる。そのため、PWM信号のオンデューティ比に係わらず、スイッチングに伴うノイズを充分に抑えることができる。 (もっと読む)


【課題】短絡試験において発熱を生じず、短絡保護回路が誤動作しない構成の通信システムを提供すること。
【解決手段】アダプタ3は、第2の接続部31が第1の接続部22に接続されたかどうかを検出する検出部33と、第1の直流電圧V1を第2の直流電圧V2に変換する第1の電圧変換部34と、第1の直流電圧V1を第2の直流電圧V2に変換するように第1の電圧変換部34を制御する制御部35と、第2の接続部31が短絡状態であるかどうかを検出する状態検出部36と、第2の直流電圧V2を抑制する保護回路37と、を有する。PCカード2は、第2の直流電圧V2を一定の期間遅延させる遅延部23と、第2の直流電圧V2を第3の直流電圧V3に変換する第2の電圧変換部24と、を有し、第2の電圧変換部24は、第3の直流電圧V3を通信部21に供給する。 (もっと読む)


【課題】電力変換装置を構成するスイッチング素子のdv/dtが規定の最大値を超えないようにし、導通損失を増加させないようにする。
【解決手段】半導体スイッチング素子1〜4を有し、直流入力電圧を交流電圧に変換するインバータを、トランス6を介して整流ダイオード10~13と接続して負荷に電力を供給するに当たり、半導体スイッチング素子1〜4の制御方式を、位相シフト方式またはハードスイッチング方式のいずれかに切り替える切替手段(7A,9)を設け、負荷の状態が無負荷または軽負荷のときは、半導体スイッチング素子の制御方式を位相シフト方式からハードスイッチング方式へと切り替える。 (もっと読む)


【課題】 パソコンなどの電源に供するのに好適な単相出力の無停電電源装置を提供する。
【解決手段】 交流電源1の電圧を直流電圧に変換して出力するコンバータ12、コンバータ12の出力電圧を平滑するコンデンサ13、コンデンサ13の両端電圧を所望の周波数・振幅の単相交流電圧に変換して出力するインバータ14、交流電源1が喪失したときに蓄電池設備2の端子電圧を昇圧しつつ、コンデンサ13およびコンバータ14に供給する昇圧チョッパ18などから形成される無停電電源装置10において、昇圧チョッパ18の電圧制御回路40に、第1LPF46、第2LPF47、加算演算器48、設定器49、乗算演算器50からなる蓄電池設備2から流れるインバータ14が出力する単相交流電圧の基本波周波数の2倍周波数成分電流を抑制する電流抑制制御手段を設けることにより、コンデンサ13の容量を少なくできるとともに、蓄電池設備2の長寿命化が計れ、特に、この無停電電源装置10と蓄電池設備2とを一体化した構造での小型化が計れる。 (もっと読む)


【課題】効果的な負荷の接続異常検出を行う。
【解決手段】駆動電源電圧出力は、駆動電源制御信号に応じて変更される。アンプAP1,AP2は、前記駆動電源電圧にから負荷PZへ供給する交番駆動電流を出力する。電流検出抵抗R21には、流れる電流に応じた検出電圧を発生する。コンパレータCP21は、検出電圧をしきい値と比較し、その比較結果から異常判定を行う。そして、この異常判定を交番駆動電流の特定の位相に限定して行う。 (もっと読む)


【課題】 ワールドワイド入力対応型の電源装置において、特に交流電源電圧が200V系であるときに、一対の平滑コンデンサの一方に異常が生じることによる他方の耐圧オーバによる破損を確実に防止する。
【解決手段】 本発明が適用されたスイッチング電源装置10によれば、交流電源電圧としての商用交流電圧Viが100V系であるときダイオードブリッジ整流回路20は倍電圧整流回路として機能し、200V系であるとき全波整流回路として機能する。ここで、一対の平滑用の電解コンデンサ28および30のいずれかが短絡すると、これに応答して、リレー22のスイッチ22aがオンされる。これにより、突入電流制限用抵抗器18に過電流が流れて、当該突入電流制限用抵抗器18が溶断する。この結果、一対の電解コンデンサ28および30を含むスイッチング電源装置10全体が保護される。 (もっと読む)


【課題】負荷急変時に、スイッチング電源装置の出力電圧低下を抑えることができるスイッチング電源装置を提供する。
【解決手段】制御回路110は、電源電圧生成回路25,26からの信号を受取るべく結合された制御端子CONTROLと、制御端子CONTROLが受取った電圧信号Vccに応じて、スイッチング素子1のスイッチング動作を調整するスイッチ制御回路20と、制御端子CONTROLに接続されたダミー負荷回路100を備えた。 (もっと読む)


41 - 60 / 102