説明

Fターム[5J022CB06]の内容

アナログ←→デジタル変換 (13,545) | 基準電圧・バイアス系 (1,329) | 加減算制御 (575)

Fターム[5J022CB06]の下位に属するFターム

Fターム[5J022CB06]に分類される特許

201 - 220 / 522


アナログ増幅器は、少なくとも1つの信号経路を具備する。上記少なくとも1つの信号経路の各々は、入力端子と出力端子との間に延びるとともに、出力端子に接続された負荷デバイスと入力端子に接続されたトランジスタとを具備する。上記アナログ増幅器は、上記少なくとも1つの信号経路に選択的に接続されたディザ電流源を更に具備する。上記ディザ電流源は、選択された信号経路のトランジスタをバイパスすることによって、選択された信号経路の負荷デバイスに対してディザ電流を直接供給することができる。
(もっと読む)


【課題】 基準電圧の精度に拘わらずアナログ出力電圧を正確に生成できるD/A変換器を提供する。
【解決手段】 基準電圧生成回路51は、基準電圧Vrefを生成する。D/A変換回路52は、ディジタル入力値Dinを基準電圧Vrefに応じてアナログ出力電圧Voutに変換する。実測値記憶回路53は、基準電圧Vrefの実測値を予め記憶し、記憶している実測値を出力する。D/A変換器50の使用者はD/A変換時における基準電圧Vrefの電圧値に相当する基準電圧Vrefの実測値を取得できるため、実測値記憶回路53からの基準電圧Vrefの実測値を基数としたディジタル値をD/A変換回路52のディジタル入力値Dinとして供給することで、基準電圧Vrefの精度に拘わらずアナログ出力電圧Voutを正確に生成できる。 (もっと読む)


【課題】 A/D変換部前段の入力ゲイン切換部のゲイン誤差を補正する。
【解決手段】 測定時、制御部31は基準信号生成部25に生成させた1kHz正弦波の基準信号を入力ゲイン切換部21に入力させ、最小ゲインから最大ゲインまで6段階に切り換えたときにA/D変換部22でA/D変換後のディジタル信号レベルから最小ゲインに対する各段階のゲイン相対誤差を打ち消すための補正係数を決定し記憶させておく。通常時、入力アナログオーディオ信号を入力ゲイン切換部21を介してA/D変換部22でA/D変換されたディジタル信号レベルを監視し、小レベル状態が続いたり、過大となったときにA/D変換部22の入力レベルが最適となるようにゲインを切り換え、同時に、切り換えゲインに対応する補正係数をレベル補正部23にセットし、ゲイン誤差を補正させる。 (もっと読む)


【課題】 モニタ電圧を発生する第1の回路と、モニタ電圧をデジタル値に変換する第2の回路とが異なるグランドに接続されている場合に、グランド間の電位差に起因するモニタ電圧の誤差を補正することのできるモニタ電圧補正回路および電圧モニタ回路を実現する。
【解決手段】 補正電圧出力回路31は、第1および第2のグランドG1,G2間に発生する可能性のある電位差を補正電圧Vrefとして出力する。オペアンプ33は、抵抗R1およびR2に発生する電圧を加算し、出力電圧VoutとしてAD変換器12へ出力する。R1:R2=1:2、R1=R3、R2=R4に設定されており、Vout=(1/2)*Vin+Vrefが成立するため、出力電圧Voutが第1および第2のグランドG1,G2間の電位差に依存しないようにすることができる。 (もっと読む)


【課題】A/D変換可能なアナログ入力信号のレベルの範囲を広げることができるA/D変換回路を提供する。
【解決手段】A/D変換回路100a,100b,100cはそれぞれ、パルス走行部と符号化部とを有しており、異なる電源電圧が供給されている。パルス走行部は、走行するパルスに対して、アナログ入力信号の大きさに応じた遅延量を与える複数の遅延素子を有する。符号化部は、入力されるサンプリングクロックに従って、パルスの走行位置に応じたデジタル値を出力する。選択部2000は、アナログ入力信号のレベルに応じて複数のA/D変換回路のうち少なくとも一つを選択し、選択したA/D変換回路にアナログ入力信号を入力する。 (もっと読む)


【課題】雑音特性を向上させるA/D変換器、及びそれを備えた固体撮像装置を提供すること。
【解決手段】第1アナログ信号電圧と第2アナログ信号電圧とを入力とし、該第1アナログ電圧より大きな第1基準電圧から該第1アナログ電圧より小さな電圧まで一定の傾きで降下する第1比較電圧と、該第2アナログ電圧より大きな第2基準電圧から該第2アナログ電圧より小さな電圧まで該第1比較電圧と同じ傾きで降下する第2比較電圧とを参照電圧とするA/D変換器であって、前記第1比較電圧が前記第1基準電圧から前記第1アナログ信号電圧と等電位となるまでに費やした時間を複数回カウントし、この複数回のカウント結果に応じたデジタル値の累積結果を第1結果とし、前記第2比較電圧が前記第2基準電圧から前記第2アナログ信号電圧と等電位となるまでに費やした時間を複数回カウントし、この複数回のカウント結果に応じたデジタル値の累積結果を第2結果とし、前記第1結果及び前記第2結果との差分をデジタル値として出力する。 (もっと読む)


【課題】制御及び設計が簡易であり、しかも素子の小型化に有利なD/Aコンバータを提供する。
【解決手段】サンプリング周波数に応じて複数のモードに分類されるデジタル入力信号を入力し、当該デジタル入力信号に複数のフィルタ係数を順次乗じるデジタルフィルタを、フィルタ係数を記憶するメモリ409、デジタル入力信号のモードを検出するモード検出カウンタ402、モードに応じてメモリ409からフィルタ係数を読みだすXセレクタ409a、Yセレクタ409b、読み出されたフィルタ係数を、モードによらない一定の動作速度でデジタル入力信号とたたみ込み演算する乗算器408及びアキュムレータ403によって構成し、メモリ409にタップ数が最も多いモードに必要なフィルタ係数を記憶させ、Xセレクタ409a、Yセレクタ409bは、たたみ込み演算に必要なフィルタ係数をデジタル入力信号のモードに応じて読み出す。 (もっと読む)


【課題】SNR及びダイナミックレンジを改善できる差分増幅回路を提供し、高精度でかつ高速でAD変換できるAD変換装置を提供する。
【解決手段】差分増幅回路1は、帰還容量を有し、アナログ入力信号を増幅してアナログ出力信号を出力する演算増幅器20と、演算増幅器20の入力端子の仮想接地点に接続され、所定の変調制御信号に基づいて、入力される1対のアナログ差動信号のうちの1つの入力信号を交互に選択するように切り替えて出力する変調回路2とを備えて構成される。差分増幅回路1は、所定の入力レベル限定範囲でかつ上記変調制御信号のタイミングで上記仮想接地点の電位から開始するように、上記アナログ入力信号の互いに異なる極性の信号に交互に折り返して増幅する。さらに、AD変換器3及びデジタル復調回路4を備えてAD変換装置を構成し、もしくはAT変換器7及びデジタル信号処理回路8を備えてAD変換装置を構成する。 (もっと読む)


【課題】従来のデジタルアナログ変換回路は、出力結果を補正するために回路面積の増加が大きくなる問題があった。
【解決手段】本発明のデジタルアナログ変換回路は、外部から入力される第1のデジタル入力データDinaの下位ビット側に補正用ビットを付加して第2のデジタル入力データDinbを出力する補正部10と、第2のデジタル入力データDinbを受けて、アナログ値を出力する変換部11と、を有し、補正部10は、アナログ値と第1の入力データに対応して設けられた期待値との誤差に基づき誤差が予め設定された値よりも大きくなる点の前後の第2のデジタル入力データDinbの下位ビット側データを操作することで第2のデジタル入力データDinbを生成する。 (もっと読む)


【課題】 温度によって変動する定抵抗回路の出力値を、アンプのゲインを変えずに常にA/D入力範囲内にコントロールすることのできる信号処理装置を提供する。
【解決手段】 入力信号をAD変換回路24でディジタル信号に変換し所定の信号処理を行う信号処理装置において、入力信号からシフト電圧を減算しAD変換回路24に出力する演算部23と、演算部23の出力がAD変換回路24の入力範囲内に設けられた上限値または下限値に達すると第1のDA変換回路26を介してシフト電圧をそれぞれ所定量増加または減少して演算部23に出力するとともに、AD変換回路24からの出力に基づいて信号処理を行うCPU25と、を備えたことを特徴とする (もっと読む)


【課題】A/D変換装置21で、安価な低ダイナミックレンジのA/D変換器を複数個使用することで、高ダイナミックレンジのA/D変換器と同等のダイナミックレンジ特性を得る。
【解決手段】分配手段8が変換対象となるアナログ信号を複数である所定数に分配し、各信号処理系で、減衰手段9、13が各分配信号を所定の倍率で減衰し、A/D変換手段10、14が減衰信号をディジタル信号へ変換し、乗算手段12、15がディジタル信号に所定の乗算係数を乗算する。加算手段16が乗算結果を加算する。オーバーフロー判定手段11が減衰信号のレベルが大きい方のA/D変換手段についてオーバーフローが発生したか否かを判定し、乗算係数設定手段11がオーバーフローが発生したA/D変換手段の信号処理系の乗算手段で使用される乗算係数を0に設定する。 (もっと読む)


【課題】高分解能のA/D変換装置において用いることができ簡単な構成でかつ高精度でセットリング誤差補正する。
【解決手段】カスコード接続された第1乃至第4のトランジスタからそれぞれなる2組のカスコード回路に2個の補助差動増幅器が接続されたテレスコピック差動演算増幅回路において、サンプリングフェーズにおいて、第1及び第2のスイッチがオンされて、第1及び第4のトランジスタの各ゲートには所定のバイアス電圧が印加され、当該差動演算増幅回路の入力端子はコモンモード電圧に設定され、ホールドフェーズにおいて、第1及び第2のスイッチがオフされて、第1及び第4のトランジスタの各ゲートは入力端子を介して入力された入力信号に追随して変化し、カップリングキャパシタは入力信号のレベルシフタとして動作して、当該増幅回路はプッシュプル動作することによりgm駆動領域のみで動作しスルーイング領域で動作しない。 (もっと読む)


【課題】処理負荷を抑えながら、複数のA/D変換回路を用いることで発生する変換誤差の影響を低減するA/D変換器を提供する。
【解決手段】受光回路20は、A/D変換処理の周期毎に、A/D変換回路のA/D変換開始順序を変更し、各周期でA/D変換されたデジタル信号について同位相のデジタル信号を加算する。例えば、A/D変換切替部22は、1周期目では、A/D変換回路21A、21B、21Cの順にA/D変換を行い、2周期目では、A/D変換回路21B、21C、21Aの順にA/D変換を行う。3周期目では、A/D変換回路21C、21A、21Bの順にA/D変換を行う。 (もっと読む)


【課題】簡単な回路構成で、簡単な演算処理機能を備え、低ノイズの高ゲインアンプと広い測定レンジとの両方の機能を同時に合わせ持ったAD変換装置を提供すること。
【解決手段】入力信号に対してリファレンス信号を正転又は反転して加算して加算入力信号を生成し、加算入力信号を差動入力端子に入力して差動増幅してアナログ出力信号を生成し、該生成されたアナログ出力信号の大きさを判定し、アナログ出力信号の判定結果に基づいてリファレンス信号を正転又は反転させると共に、アナログ出力信号の判定結果に基づいて計数処理を実行してデジタル信号を出力する。 (もっと読む)


【課題】A/D変換器のビット数で定まる分解能を越える分解能を簡単に得ることができるA/D変換方法及びA/D変換装置を提供する。
【解決手段】抵抗分圧回路の抵抗R2と抵抗R3の接続点に入力電圧を入力し、抵抗R1と抵抗R2の接続点の電圧を8ビットのA/D変換器1の入力チャンネル1に、抵抗R3と抵抗R4の接続点の電圧をA/D変換器1の入力チャンネル2に入力する。これにより、0V〜5Vの入力電圧のすべての領域でA/D変換器1の二つの入力チャンネルに10mVの一定の電位差を発生させることができるので、A/D変換器1の出力チャンネル1、2のA/D変換値を加算器2で加算することにより9ビットのA/D変換結果を得ることができる。 (もっと読む)


【課題】高速処理に対応可能なアナログデジタル変換器を提供する。
【解決手段】先のタイミングでアナログデジタル変換がなされた複数のアナログ信号のうち、最大の電圧値を示す電圧値V(N−1)よりも所定電圧d(d1、d2)だけ大きな電圧値を初期電圧値(D、D)としたダウンカウントのランプ波Lを生成する。こうして生成されたランプ波Lを利用して後のタイミングでアナログデジタル変換を行なう。 (もっと読む)


【課題】急峻な電源電圧の立ち上がりを実現する電源制御装置と電源制御方法を提供すること。
【解決手段】本発明にかかる電源制御装置は、出力電圧104をA/D変換し、デジタル信号108を出力するA/D変換器107と、A/D変換器107から出力されたデジタル信号108と、出力電圧104の目標値となる基準電圧値との偏差信号111を生成する偏差信号生成部150と、偏差信号生成部150によって生成された偏差信号111に基づいて出力電圧104を制御する電源制御部160と、電源の立ち上がり期間にA/D変換器107から出力されたデジタル信号108に基づいて参照電圧の範囲をA/D変換器107に設定し、定常期間に偏差信号111又は偏差信号111に応じた信号113に基づいて参照電圧の範囲をA/D変換器107に設定する変換範囲決定部170とを備えた電源制御装置100である。 (もっと読む)


【課題】 高精度のD/A変換が可能であるとともに、低入力時におけるリミットサイクルの成分の発生を防止することができ、かつ、D/A変換結果たるアナログ信号にディザ信号の影響が現れるのを防止することができるD/A変換回路を提供する。
【解決手段】 ディザ信号発生部505は、交流信号であるディザ信号DITHERとこのディザ信号を反転した反転ディザ信号DITHER_Nを出力する。DEMデコーダ502は、ディザ信号DITHERの成分を含む入力デジタル信号を処理対象とし、処理対象である入力デジタル信号に応じた“1”または“0”の密度を有する複数系列の時系列デジタル信号を出力する。アナログ加算部503は、複数系列の時系列デジタル信号と反転ディザ信号DITHER_Nとをアナログ信号に各々変換して加算し、加算結果であるアナログ信号を出力する。 (もっと読む)


【課題】分解能の低いDAコンバータを複数使用して高い分解能で出力電圧を設定できるDA変換装置を提供する。
【解決手段】それぞれ異なる出力電圧範囲が設定された複数個のDAコンバータと、これらDAコンバータの出力電圧を加算または減算する演算器、とで構成するDA変換装置。また、それぞれ異なる出力電圧範囲が設定された複数個のDAコンバータと、これらDAコンバータの出力電圧がアンプを介して入力され、これらを加算または減算する演算器、とで構成されたDA変換装置。 (もっと読む)


【課題】電流加算型D/A変換器のインバータに流れる貫通電流を抑制する。
【解決手段】電流加算型D/A変換器100のインバータIV1〜IVmは、データ信号D1〜DmにRHZ信号を合成する信号合成回路1の出力INP1〜INPmおよびINN1〜INNmが入力され、RHZ信号が短周期パルスを出力するごとに、出力OUT1〜OUTmがハイインピーダンス状態になる。 (もっと読む)


201 - 220 / 522