説明

国際特許分類[H03F3/45]の内容

電気 (1,674,590) | 基本電子回路 (63,536) | 増幅器 (10,074) | 増幅素子として電子管のみまたは半導体装置のみをもつ増幅器 (6,434) | 差動増幅器 (968)

国際特許分類[H03F3/45]に分類される特許

71 - 80 / 968


【課題】帰還抵抗の寄生容量による悪影響をなくして、半導体基板上で実用化が可能な、出力ノイズの小さいチャージアンプを提供する。
【課題の解決手段】チャージアンプ1は、非反転入力端子を増幅基準電圧6に接続し、反転入力端子に水晶振動子を有する振動型角速度センサ7から50KHzの周波数信号を入力するとともに、その出力端子は並列接続された帰還抵抗4,5及び帰還容量3を介して反転入力端子に接続したものであって、帰還抵抗4,5の反転入力端子側ほぼ半分に対応する寄生容量8の基板電極を反転入力端子に接続して、出力ノイズを低減したものである。 (もっと読む)


【課題】出力アンプのスルーレートを、出力負荷変動があっても高精度に調整可能なスルーレート制御回路を提供すること。
【解決手段】制御時間設定回路がスルーレートを検出するタイミング信号を発生し、電圧比較回路が、出力アンプの出力信号と、上記のタイミング信号によるタイミングに応じた制御電圧との比較を行う。比較結果に応じて、出力アンプ制御回路が、出力アンプのバイアス電流を制御する。上記した処理を、スルーレート制御期間において複数回繰り返す。 (もっと読む)


【課題】低ノイズ特性を持つプリアンプ回路を提供すること
【解決手段】プリアンプ回路は、ソースフォロアとして機能するPMOSトランジスタM1A及びM1Bを備える。さらにプリアンプ回路は、差動増幅器として対となって機能するPMOSトランジスタM2A及びM2Bを備える。M1AのゲートとM2Bのゲートとが、可変容量C2を介して接続される。M1BのゲートとM2Aのゲートとが、可変容量C1を介して接続される。M1Aのソースと、M2Aのドレインと、が接続される。M1Bのソースと、M2Bのドレインと、が接続される。M2Aのソースと、M2Bのソースと、が接続される。 (もっと読む)


【課題】 差動増幅装置が出力するオフセット電圧を充分に抑制する。
【解決手段】 差動増幅器10は、キャパシタCを介して+IN端子に入力される信号と、−IN端子に入力される信号の差分を増幅する。スイッチS1は、+IN端子が、キャパシタCを介した信号を入力するか否かを切り替える。抵抗RINは、+IN端子と−IN端子の間に接続される。オフセット電圧補正回路20は、+IN端子がキャパシタCを介した信号を入力しないようにスイッチS1が制御された補正期間において、差動増幅器10の出力信号に基づき差動増幅器10のオフセット電圧を補正する。 (もっと読む)


【課題】縦続接続することが可能な感圧性増幅段を提供する。
【解決手段】感圧性増幅段10は、第1及び第2のユニポーラ型の圧力センサ用トランジスタ12,14,16、18を2組備えており、それぞれ圧電抵抗性の電流経路12d、14d、16d、18dを有し、2つのブリッジ部22,24を有する圧力測定ブリッジとして接続されている。該電流経路12d、14d、16d、18dは直列に接続されている。2つのユニポーラ型の制御トランジスタ26,28を更に備えられており、制御端子26a,28aと第1の端子26b,28b及び第2の端子26c,28cの間に配置された電流経路26d,28dとを有し、第1の端子26b,28b同士及び第2の端子26c,28c同士は互いに接続されており、制御端子26a,28aは、2つのブリッジ部における第1及び第2の圧力センサ用トランジスタの間の接続点22a,24aに夫々接続されている。 (もっと読む)


【課題】出力電圧ごとにトリミングなどによる再調整を必要としないリップル除去率改善回路を有するボルテージレギュレータを提供する。
【解決手段】誤差増幅回路のカレント・ミラー部のMOSトランジスタ、もしくは入力段のMOSトランジスタのバックゲートに、リップル除去率改善回路の出力を接続する。こうすることで、電源端子もしくはグランド端子のリップルと出力端子のリップルが相殺されて、リップル除去率を改善することができる。 (もっと読む)


【課題】トランジスタがアンバランスであってもチャージポンプ回路に最適なバイアス電圧を与えられる遅延制御回路を提供する。
【解決手段】所定の信号を受けて電流入出力端子から充放電を行うチャージポンプ回路と、電流入出力端子の端子電圧に基づく電圧が電源として供給される遅延回路と、チャージポンプ回路の充放電電流の基準となるバイアス電圧を生成するバイアス生成回路と、を備え、チャージポンプ回路及び遅延回路が、それぞれ、第1導電型トランジスタと、第2導電型トランジスタを含んで構成され、バイアス生成回路が、第1導電型トランジスタの相互コンダクタンスと第2導電型トランジスタの相互コンダクタンスの和に基づいて、バイアス電圧を生成する。チャージポンプ回路の充放電により遅延回路の電源電圧を制御し、これにより遅延回路の遅延時間を制御する。 (もっと読む)


【課題】送信状態とスタンバイ状態との間の遷移時間の増大を抑制しつつ、電流の変動を低減する。
【解決手段】メインドライバ1は、差動信号PREP、PRENのレベル変換を行い、バイパス回路2は、メインドライバ1の動作状態とスタンバイ状態との間の遷移時に高電源電位VDDから低電源電位VSSに流れる電流I5の変化量が一定の範囲内に収まるようにメインドライバ1に流れる電流I5をバイパスさせる。 (もっと読む)


【課題】少ない追加素子数で消費電流を増加させることなく出力ソース電流の出力能力の向上を図る共に、特に、出力ソース電流が出力される際の入力オフセット電圧の増加を抑制可能とする。
【解決手段】入力信号に対して差動増幅を行う差動増幅回路101と、この差動増幅回路101の出力を電圧・電流変換して出力するプリドライバ回路103と、このプリドライバ回路103の出力により駆動されるプッシュプル出力段106とを有してなる演算増幅器であって、プリドライバ回路103を構成するプリドライバ用トランジスタ3のベース電流を補償する補償電流供給回路104が設けられ、出力ソース電流の最大値の増加と共に、入力オフセット電圧の増加が抑圧されるものとなっている。 (もっと読む)


【課題】 本発明は、低速信号よりも高速信号を増幅し、かつ、消費電力を抑える受信回路並びにそれを備えた半導体装置及び情報処理システムを実現することを目的とする。
【解決手段】 本発明の受信回路並びにそれを備えた半導体装置及び情報処理システムは、第1の増幅器と、第1の増幅器よりもカットオフ周波数の低い第2の増幅器とを有し、第1の増幅器及び第2の増幅器に受信信号を入力し、第1の増幅器の出力から第2の増幅器の出力を減じて出力する。 (もっと読む)


71 - 80 / 968