説明

Fターム[2H092JA29]の内容

液晶−電極、アクティブマトリックス (131,435) | 能動素子 (19,865) | 三端子素子 (19,408) | 構造 (10,751) | 半導体層 (1,729) | 形状 (280)

Fターム[2H092JA29]に分類される特許

1 - 20 / 280



【課題】光の利用効率に優れると共に、容易に製造可能な液晶装置、液晶装置の製造方法及びプロジェクターを提供すること。
【解決手段】対向配置され、複数の画素領域が設けられた一対の基板と、前記一対の基板に挟持された液晶層と、前記一対の基板のうち第一基板において複数の前記画素領域のそれぞれに対応して設けられたスイッチング素子と、前記一対の基板のうち前記第一基板において前記スイッチング素子よりも前記液晶層側に設けられ、前記画素領域ごとに配置された複数の第一光屈折部と、前記一対の基板のうち前記第一基板とは異なる第二基板に設けられ、前記画素領域ごとに配置された複数の第二光屈折部とを備え、前記第一光屈折部及び前記第二光屈折部のうち、一方は曲面状に形成されており、他方は平面視で前記画素領域の中央部へ向けて傾斜する複数の平面によって形成されている。 (もっと読む)


【課題】バックライトの間接光に起因するリーク電流を低減可能な薄膜トランジスタを提供する。
【解決手段】表示装置用のボトムゲート型の薄膜トランジスタであって、基板1と、ゲート電極配線2と、ゲート絶縁膜3と、チャネルとなる第1の半導体層4と、第1及び第2のコンタクト層5a、5bとなる第2の半導体層と、ソース又はドレイン電極配線7a、7bとを有し、ソース又はドレイン電極配線7a、7bに対して露出する第2の半導体層の露出部に、絶縁性半導体層6a、6bが形成されている。 (もっと読む)


【課題】表示領域の周辺部分近傍に見られる表示ムラを無くし、優れた表示品位の液晶表示装置を得る。
【解決手段】各々にスイッチング素子を有する複数の画素13がマトリクス状に形成された表示領域3と表示領域3の外側であってスイッチング素子に信号を供給する引き出し配線6が形成された引き出し配線領域4とを有するアレイ基板2と、アレイ基板2上に、表示領域3と引き出し配線領域4の境界からアレイ基板2端部に向けて、相互に平行に延在する複数の畝状の凸部10と、表示領域3を覆う配向膜9と、を備える。 (もっと読む)


【課題】大型化に適した薄膜トランジスタ、薄膜トランジスタアレイ基板、フレキシブル表示素子、フレキシブル表示装置及び薄膜トランジスタアレイ基板の製造方法を提供する。
【解決手段】フレキシブルな樹脂基板60に形成された薄膜トランジスタ200であって、周面の一部又は全部が導電性材料20により覆われたワイヤー10と、前記導電性材料を覆う絶縁膜30と、該絶縁膜を介して前記導電性材料上に形成された薄膜半導体40と、が一体的に構成されたゲート・チャネル一体形成部50を有し、該ゲート・チャネル一体形成部が前記樹脂基板の表面上又は内部の所定位置に設けられ、前記薄膜半導体の両側に第1及び第2の電極70、80が接続されて形成されたことを特徴とする。 (もっと読む)


【課題】 光リーク電流を抑制した高い耐光性を有するTFTを、製造工程を簡素化することにより低コストで実現する。
【解決手段】 TFT100は、絶縁基板107としてのガラス基板上に形成された遮光膜113と、遮光膜113上に形成された絶縁膜112と、絶縁膜112上に形成された半導体膜111と、半導体膜111上に形成されたゲート絶縁膜104とを基本的に有する。遮光膜113、絶縁膜112及び半導体膜111の三層から成る積層体100aは、各層が同時にパターニングされている。そして、積層体100aの各層がシリコン又はシリコンを含む材料から成る。 (もっと読む)


【課題】アライメント精度良く半導体層を形成し、かつ、プロセス数を増やすことなくトランジスタの素子分離を行うことのできる薄膜トランジスタ、薄膜トランジスタの製造方法及び画像表示装置を提供する。
【解決手段】薄膜トランジスタ50は、基板1と、基板1上に形成されたゲート電極2と、基板1とゲート電極2とにわたって、これらの上に形成されたゲート絶縁体層4と、ゲート絶縁体層4上に形成された半導体層5と、半導体層5上に形成された保護層6と、ゲート絶縁体層4と半導体層5と保護層6とにわたって、これらの上に形成された、ソース電極7及びドレイン電極8と、を有し、半導体層5における、ソース電極7とドレイン電極8との間のチャネル部を流れる電流の方向の一端5aは、ソース電極7の一端7aと一致し、半導体層5における他端5bは、ドレイン電極8の一端8aと一致している。 (もっと読む)


【課題】トップゲート型の薄膜トランジスタのオフリーク電流を低減させ、表示品質を向上させることが可能な技術を提供することである。
【解決手段】
ゲート線からの走査信号に同期しドレイン線からの映像信号を画素電極に出力する薄膜トランジスタが形成される第1基板を有する液晶表示装置であって、ゲート電極が半導体層よりも第1基板よりも遠い側に形成され、ドレイン電極がドレイン線に接続される第1の薄膜トランジスタと、第1の薄膜トランジスタと直列に接続され、ソース電極が画素電極に電気的に接続される第2の薄膜トランジスタと、半導体層と第1基板との間に形成され、第1基板側から入射されるバックライト光を遮光する遮光層とを備え、前記遮光層は、平面的に見て、第1の薄膜トランジスタと重畳して形成され、第1の薄膜トランジスタ側に入射するバックライト光を遮光すると共に、第2の薄膜トランジスタ側に入射するバックライト光は通過させる液晶表示装置である。 (もっと読む)


【課題】少ない工程数でアクティブマトリクス表示素子を形成する。
【解決手段】実施形態にかかるアクティブマトリックス型表示素子の製造方法は、絶縁基板上にゲート電極層、第1の絶縁膜、酸化物半導体層、第2の絶縁膜、酸化物半導体層と電気的に接続したソース・ドレイン電極を順に形成する工程を含む。酸化物半導体層は、ソース・ドレイン電極が形成される領域から画素領域にわたって形成され、第2の絶縁膜を形成する前に、酸化物半導体の画素領域に相当する部分を低抵抗処理して第1の画素電極を形成する。 (もっと読む)


【課題】オフリーク電流を抑制することが可能な液晶表示装置を提供する。
【解決手段】本発明の液晶表示装置では、半導体層53は、平面視においてゲート電極51の範囲内に配置される。ソース電極55及びドレイン電極57は、平面視において半導体層53の範囲内に配置される。シールド7は、保護絶縁膜4上に配置され、画素電極6と同一の材料からなり、画素電極6と電気的に接続されていない。 (もっと読む)


【課題】用途に合わせて要求される電気的特性を備えた酸化物半導体層を用いたトランジスタ、及び該トランジスタを有する半導体装置を提供する。
【解決手段】ソース電極層又はドレイン電極層に接する第1の酸化物半導体層と、第1の酸化物半導体層上に設けられ第1の酸化物半導体層とは異なるエネルギーギャップを有する第2の酸化物半導体層と、を少なくとも含む酸化物半導体積層を用いてトランジスタを構成する。第1の酸化物半導体層と第2の酸化物半導体層とは互いに異なるエネルギーギャップを有すればよく、その積層順は問わない。 (もっと読む)


【課題】TFTをそれぞれ有する複数の画素からなる画素アレイにおいて、画素の電気的特性に影響を及ぼすことなく、容易に高密度化することが可能な画素アレイを提供する。
【解決手段】複数の画素を有する画素アレイにおいて、隣接する所定数の画素にそれぞれ設けられたTFTは互いに近接配置され、該TFTの半導体膜は近接する複数のTFTに渡って連続して形成される。画素アレイは、同一の列に配列された複数の画素にそれぞれ設けられたTFTに接続され、該TFTに信号を供給、または該TFTから信号を読み出す列信号線と、複数の画素の隣接する行間に設けられ、TFTをオフ状態にしうる電圧信号が印加された行共通線と、を有する。半導体膜が連続して形成された複数のTFTのうち、行方向に近接配置される各TFTは、2本の列信号線を挟んで近接配置されており、列方向に近接配置される各TFTは、行共通線を挟んで近接配置されている。 (もっと読む)


【課題】本発明は、アクティブマトリクス基板にマトリクス状に配列された各々の有機半導体トランジスタの形成面積が小さく、かつ表示装置に用いた場合に均一で視認性に優れた画像表示を行うことを可能とするアクティブマトリクス基板を提供することを主目的とする。
【解決手段】樹脂製基材と、上記樹脂製基材上に形成され、ゲート電極、ソース電極、ドレイン電極、および有機半導体材料を含む有機半導体層を備える有機半導体トランジスタとを有し、上記有機半導体トランジスタがマトリクス状に複数配列されているアクティブマトリクス基板であって、隣接する2つの上記有機半導体トランジスタが、1つの上記有機半導体層のみを共有していることを特徴とするアクティブマトリクス基板を提供することにより上記課題を解決する。 (もっと読む)


【課題】消費電力の増大を抑制し且つ微細化を達成した半導体装置および当該半導体装置の作製方法を提供する。また、安定した電気的特性が付与された、信頼性の高い半導体装置および当該半導体装置の作製方法を提供する。
【解決手段】酸化物半導体膜に電界で加速されたイオンを照射して、当該酸化物半導体膜の表面の平均面粗さを低減することにより、トランジスタのリーク電流の増大および消費電力の増大を抑制することができる。さらに、加熱処理を行って、酸化物半導体膜が当該酸化物半導体膜表面に垂直なc軸を有する結晶を含むように形成することにより、酸化物半導体膜の可視光や紫外光の照射による電気的特性の変化を抑制することができる。 (もっと読む)


【課題】側壁スペーサを形成することなく、且つ、工程数を増やすことなく、自己整合的にLDD領域を少なくとも一つ備えたTFTを提供する。また、同一基板上に、工程数を増やすことなく、様々なTFT、例えば、チャネル形成領域の片側にLDD領域を有するTFTと、チャネル形成領域の両側にLDD領域を有するTFTとを形成する作製方法を提供する。
【解決手段】回折格子パターン或いは半透膜からなる光強度低減機能を有する補助パターンを設置したフォトマスクまたはレチクルをゲート電極形成用のフォトリソグラフィ工程に適用して膜厚の厚い領域と、該領域より膜厚の薄い領域を片側側部に有する非対称のレジストパターンを形成し、段差を有するゲート電極を形成し、ゲート電極の膜厚の薄い領域を通過させて前記半導体層に不純物元素を注入して、自己整合的にLDD領域を形成す
る。 (もっと読む)


【課題】ブラックマトリックス層の幅を設計値以上に拡張しなくても、位置合わせずれによる光漏れが生じることを抑制する。
【解決手段】ボトムゲート電極12aと第1のブラックマトリックス層17aで第1の半導体層14を挟むシングルゲート型の薄膜トランジスタを有する半導体装置であって、前記第1の半導体層と前記第1のブラックマトリックス層は重畳している半導体装置である。 (もっと読む)


【課題】不良の発生が抑制され高いコストパフォーマンスを有する電気光学装置、及び電子機器を提供する。
【解決手段】素子基板上に設けられた、TFT30と、TFT30に対応して設けられた画素電極15と、TFT30と画素電極15との間に設けられたデータ線6aと、データ線6aと画素電極15との間に設けられた第1容量電極16aと、第1容量電極16aと画素電極15との間に設けられ、第1容量電極16aの一部に誘電体層を介して対向配置されると共に、電気的にTFT30と画素電極15とに接続された第2容量電極16bと、を備え、第2容量電極16bは、アモルファスタングステンシリサイド膜からなる。 (もっと読む)


【課題】半導体装置でパシベーション膜として一般的に使用されている減圧CVD法による窒化シリコン膜は、膜厚の10%程度のばらつきが生じるので、これを反射型液晶パネルに用いると、パシベーション膜の膜厚のばらつきによって反射率が大きく変化したり、液晶の屈折率が変動したりするという不具合がある。
【解決手段】基板(1)上に反射電極(14)がマトリックス状に形成されるとともに各反射電極に対応して各々トランジスタが形成され、前記トランジスタを介して前記反射電極に電圧が印加されるように構成された液晶パネル用基板において、パシベーション膜(17)として、膜厚が500〜2000オングストロームの酸化シリコン膜を使用し、入射光の波長に応じて膜厚を適当な値に設定するようにした。 (もっと読む)


【課題】半導体装置をより少ない工程で作製する。
【解決手段】トランジスタと、画素電極とを有し、トランジスタは、第1のゲート電極と、第1のゲート電極上の第1の絶縁層と、第1の絶縁層上の半導体層と、半導体層上の第2の絶縁層と、第2の絶縁層上の第2のゲート電極とを有し、第1のゲート電極は、第1の絶縁層を介して、半導体層と重なる領域を有し、第2のゲート電極は、第2の絶縁層を介して、半導体層と重なる領域を有し、画素電極は、第2の絶縁層上に設けられ、第1の領域は、第2のゲート電極の少なくとも一部が、半導体層の少なくとも一部と重なる領域のうちの、少なくとも一部の領域であり、第2の領域は、画素電極が設けられた領域のうちの、少なくとも一部の領域であり、第1の領域における第2の絶縁層は、第2の領域における第2の絶縁層よりも薄い。 (もっと読む)


【課題】不良を抑制しつつ微細化を達成した半導体装置を提供する。
【解決手段】絶縁層に凸状部またはトレンチ(溝部)を形成し、該凸状部またはトレンチに接して半導体層のチャネル形成領域を設けることで、チャネル形成領域を基板垂直方向に延長させる。これによって、トランジスタの微細化を達成しつつ、実効的なチャネル長を延長させることができる。また、半導体層成膜前に、半導体層が接する凸状部またはトレンチの上端コーナー部に、R加工処理を行うことで、薄膜の半導体層を被覆性良く成膜する。 (もっと読む)


1 - 20 / 280