説明

Fターム[4M119BB01]の内容

MRAM・スピンメモリ技術 (17,699) | 記憶素子の種類 (1,713) | TMR素子 (1,199)

Fターム[4M119BB01]に分類される特許

21 - 40 / 1,199


【課題】より小さい磁場で磁性層の磁化方向を所定の方向に設定する。
【解決手段】磁気メモリ10の磁場印加装置(製造装置)30は、磁気メモリ10の磁性層15に磁場を印加し、磁性層15の磁化方向を初期化する磁石32A及び32Bと、磁性層15に磁場(反転磁場)が印加されている間に、磁性層15に高周波磁場(マイクロ波磁場)を印加する磁場発生器33と、制御回路34とを含む。磁性層15に磁場を印加すると同時に、高周波磁場を印加することで、小さい反転磁場で磁性層15の磁化方向を所定の方向に設定することができる。 (もっと読む)


【課題】より高い特性を有する膜体を形成する。
【解決手段】被膜部材10の製造方法は、スパッタリングターゲット部材を用い、スパッタリング処理によって被処理部材11に膜体12を形成する形成工程、を含むものである。この形成工程では、1又は複数のスパッタリングターゲット部材を用い、Mg、Al、O及びNの元素を含む膜体12を被処理部材11の表面に形成する処理を行う。ここで、スパッタリングターゲット部材は、Mg、Al、O及びNの全てが含まれていれば、どのような形態でも構わず、スパッタリングターゲット部材を1種用いるものとしてもよいし、スパッタリングターゲット部材を複数種用いるものとしてもよい。被処理部材11に形成された膜体12には、Mg、Al、O及びNが含まれている。 (もっと読む)


【課題】本発明は、磁気抵抗材料と集積回路とを巧みに統合することのできる、磁気抵抗素子構造の製造方法を提供する。
【解決手段】基板を提供する工程と、上記基板の上に金属ダマシン構造を形成する工程と、該金属ダマシン構造に電気的に接続するように該金属ダマシン構造の上にパターン化磁気抵抗ユニットを形成する工程とを含む、磁気抵抗素子構造の製造方法である。 (もっと読む)


【課題】低駆動電流値で電流誘起磁化反転を行うことのできる強磁性トンネル接合素子を提供する。
【解決手段】磁化固定層100と非磁性絶縁層110と磁化自由層120を有する強磁性トンネル接合素子10において、磁化自由層120は非磁性金属層221を挟んで強磁性層220、222を有し、2つの強磁性層220、222の磁化の方向が互いに平行である。2つの強磁性層の磁化の方向を互いに平行にすることにより、スピントランスファートルクが有効に働き、駆動電流を低減できる。 (もっと読む)


【課題】第1の磁性部分と、第2の磁性部分と、第1の磁性部分と第2の磁性部分の間の
バリア層とを有するセンサスタックを含む磁気センサを提供する。
【解決手段】第1の磁性部分及び第2の磁性部分のうち少なくとも一方が、バリア層に隣接する正の磁気ひずみを有する第1の磁性層と、第2の磁性層と、第1の磁性層と第2の磁性層の間の中間層とを有する多層構造を含む。この磁気センサは、その抵抗−面積(RA)積が約1.0Ω・μmであるとき、少なくとも約80%のMR比を有する。 (もっと読む)


【課題】メモリセルへのデータの書き込みと読出しの信頼性を高くした不揮発性メモリを提供する。
【解決手段】2つのメモリセルを隣接させた基本ユニットを単位にするメモリセルアレイを有し、前記基本ユニットの2つのメモリセルのメモリセル選択用トランジスタのソース端子を共通のソース線に接続し、前記2つのメモリセルを2つのビット線に接続した抵抗変化型メモリであって、前記ソース線の配線パターンと前記ビット線の配線パターンを平行に走行させ、前記ソース線の配線パターンと前記ビット線の配線パターンの一部の領域を上下で重ねあわせて対向させる。 (もっと読む)


【課題】誤書込を抑制することが可能なMRAM装置を提供する。
【解決手段】三角波状のパルス電流Iwをワード線に流してパルス磁場をトンネル磁気抵抗素子の自由層に印加する。また、パルス電流Iwがピークに達した後にピークに達する三角波状のパルス電流Ibをビット線に流してパルス磁場を自由層に印加する。これにより、自由層の磁化ベクトルの歳差運動をその熱揺動よりも大きくして、パルス電流Iwのみで自由層の磁化方向が反転するのを防止できる。また、パルス電流Ibによって自由層の磁化方向を確実に反転させることができる。 (もっと読む)


【課題】共通データバスを共有する複数のローカルメモリユニットが重複してデータを転送すること、あるいは、複数のローカルメモリユニットに対して重複してデータを転送することを抑制した半導体記憶装置を提供する。
【解決手段】半導体記憶装置は、複数のメモリセルを含む複数のローカルメモリユニットLMU<0>〜LMU<7>を備える。共通データバスDBは、複数のローカルメモリユニットに共有され、複数のローカルメモリユニットからデータを転送し、あるいは、複数のローカルメモリユニットへデータを転送する。タイミングコントローラT/Cはローカルメモリユニットの単位で配置するのではなく、インターリーブ動作を行なう単位(ローカルメモリユニットLMU<0>〜LMU<7>のグループ)に対して1つ配置する。これにより読出しデータまたは書込みデータは、共通データバスDBにおいて衝突しない。 (もっと読む)


【課題】スピン注入トルク磁気抵抗ランダム・アクセス・メモリ(STT−MRAM)のメモリセル寸法を縮小する。
【解決手段】ワード・ラインWLに対して実質的に平行にかつビット・ラインBLに対して実質的に垂直にソース・ラインSLを配列することによって、縮小されたビット・セル寸法が達成される。さらに、1つの実施の形態では、書込み動作時に、無効な書込み動作を防止するために、選択されないビット・セルのビット・ラインにハイ論理/電圧レベルが印加される。 (もっと読む)


【課題】書き込み電流を低減する。
【解決手段】磁気記憶素子10は、膜面に垂直方向の磁気異方性を有し、かつ磁化方向が可変である記憶層12と、記憶層12上に設けられた非磁性層13と、非磁性層13上に設けられ、かつ膜面に垂直方向の磁気異方性を有し、かつ磁化方向が不変である参照層14とを含む。記憶層12の面積は、参照層14の面積より大きく、記憶層12の端部の磁化は、記憶層12の中央部の磁化より小さい。 (もっと読む)


【課題】磁気トンネル接合を有する磁気ランダムアクセスメモリ(MRAM)セルを提供する。
【解決手段】磁気トンネル接合2は、シンセティック記憶層23、可逆性であるセンス磁化方向211を呈するセンス層21、及びこのセンス層とこの記憶層との間のトンネル障壁層22から構成される。正味の漂遊局所磁界が、前記記憶層を前記センス層に結合させる。前記正味の漂遊局所磁界は、センス層に結合する前記正味の漂遊局所磁界が50エルステッド未満であるような漂遊局所磁界である。また、MRAMセルに書き込み、MRAMセルを読み出すための方法に関する。当該開示されたMRAMセルは、従来のMRAMセルに比べてより低い消費電力で書き込まれ且つ読み出され得る。 (もっと読む)


【課題】直流電源配線に電流が流れたか否かを検出可能な回路を備えた半導体装置を提供する。
【解決手段】半導体装置において、駆動回路BLDU,BLDD,BLBDU,BLBDDは、電流磁界またはスピン注入によってトンネル磁気抵抗素子TMR,TMRBを第1の磁化状態に初期設定するために、制御信号線BL,BLBに直流電流を流す。電源配線DLは、トンネル磁気抵抗素子TMR,TMRBに近接して設けられる。ここで、トンネル磁気抵抗素子TMR,TMRBは、電源配線DLに直流電流が流れるときに生じる電流磁界によって第2の磁化状態に変化する。センスアンプ10は、トンネル磁気抵抗素子TMR,TMRBが第1の磁化状態から第2の磁化状態に変化したか否かを判定するために、制御信号線BL,BLBを介してトンネル磁気抵抗素子TMR,TMRBに流れる電流を検出する。 (もっと読む)


【課題】半導体集積回路の内蔵メモリとしてのMRAMへの不正アクセスに対する保護を改善すること。
【解決手段】半導体集積回路(10)は、プロセッサ(1)と不揮発性メモリ(3)とを具備する。不揮発性メモリ(3)は、複数の磁気ランダムアクセスメモリセルと、複数の磁気リードオンリーメモリセルとを含む。複数の磁気ランダムアクセスメモリセルはプロセッサ(1)による通常書き込みによって書き換えが可能とされ、複数の磁気リードオンリーメモリセルはプロセッサ(1)による通常書き込みによって書き換えが不可能とされる。不揮発性メモリ(3)と接続された感知回路(2)は、不揮発性メモリ(3)の不正アクセスによる複数の磁気リードオンリーメモリセルの状態遷移を感知する。状態遷移に応答して、感知回路(2)は不正アクセスの検出結果をプロセッサ(1)に通知する。 (もっと読む)


【課題】記憶層に印加される漏れ磁界を低減する。
【解決手段】磁気記憶素子10は、膜面に垂直方向の磁気異方性を有し、かつ磁化方向が可変である記憶層11と、記憶層11上に設けられた非磁性層12と、非磁性層12上に設けられ、かつ膜面に垂直方向の磁気異方性を有し、かつ磁化方向が不変である参照層13と、参照層13上に設けられた非磁性層14と、非磁性層14上に設けられ、かつ参照層13からの漏れ磁界を低減する調整層15とを含む。調整層15は、界面層16と、膜面に垂直方向の磁気異方性を有する磁性層17とが積層されて構成され、界面層16の飽和磁化は、磁性層17の飽和磁化より大きい。 (もっと読む)


【課題】抵抗変化素子を備える半導体装置(半導体チップ)のチップ面積を削減すること。
【解決手段】半導体装置(1)は、半導体基板(50)上に形成されたトランジスタ(71)を含む下層回路(70)と、半導体基板(50)の上方の配線層(60)に形成されたメモリセルアレイ(20)と、を備える。メモリセルアレイ(20)の各メモリセル(MC)は、配線層(60)に形成された抵抗変化素子(40)を記憶素子として備る。メモリセルアレイ(20)は、メモリセル(MC)の直下に当該メモリセル(MC)との電気的接続用のビアが形成されていない第1領域(RF)を有している。下層回路(70)は、第1領域(RF)の少なくとも一部とオーバーラップするように配置されている。 (もっと読む)


【課題】低コストで広帯域の読出方式の、磁壁で区切られた磁区毎に情報が記録された磁
性配線を有する磁気メモリを提供する。
【解決手段】磁区、及び前記磁区を仕切る磁壁を有する第1磁性細線と、前記第1磁性細
線の両端部に配置される電流導入用電極と、前記第1磁性配線に隣接して設けられる書き
込み部と、前記第1磁性配線に交差するように設けられる第2磁性細線と、前記第2磁性
配線の一端部に設けられるスピン波発生部と、前記第2磁性配線の他端部に設けられるス
ピン波検出部とを備える。 (もっと読む)


【課題】小さい書き込み磁界及び読み出し磁界をそれぞれ使用して書き込みされ得て読み出しされ得るMRAMセルを提供する。
【解決手段】MRAMセル1は、磁気トンネル接合2が高温閾値で加熱されるときに第1方向から第2方向に調整可能であり且つ低温閾値でピン止めされる正味の記憶磁化方向を有する記憶層23と、可逆性である正味のセンス磁化方向を有するセンス層21と、このセンス層をこの記憶層から分離するトンネル障壁層22とから構成された磁気トンネル接合を有する。記憶層23とセンス層21とのうちの少なくとも1つの層の補償温度で、その第1磁化方向とその第2磁化方向とがほぼ等しいように、記憶層23とセンス層21とのうちの少なくとも1つの層が、3d−4fアモルファスフェリ磁性合金材料から成り、その材料が、第1磁化方向を提供する3d遷移金属原子の副格子と、第2磁化方向を提供する4f希土類原子の副格子とを有する。 (もっと読む)


【課題】 本発明の実施形態によれば、単方向電流で書き込みが可能であり、微細化が可能な磁気メモリ素子、磁気メモリ装置、スピントランジスタ、及び集積回路を提供することができる。
【解決手段】 磁気メモリ素子は、磁化が可変の第1の強磁性層と、第1のバンド及び第2のバンドを有する第2の強磁性層と、前記第1の強磁性層と前記第2の強磁性層との間に設けられた非磁性層と、を備える。 (もっと読む)


【課題】高速動作を可能にする磁気メモリを提供する。
【解決手段】本実施形態の磁気メモリは、スピン注入書込みによって磁化の方向が不変の第1磁性層と、磁化の方向が可変の第2磁性層と、前記第1磁性層と前記第2磁性層との間に設けられたトンネル障壁層とを有する磁気抵抗効果素子と、前記磁気抵抗効果素子の前記第1および第2磁性層の一方の磁性層に電気的に接続された第1配線と、ソース/ドレインの一方が前記磁気抵抗素子の前記第1および第2磁性層の他方に電気的に接続された選択トランジスタと、前記選択トランジスタのソース/ドレインの他方に電気的に接続された第2配線と、前記磁気抵抗素子の前記第1および第2磁性層の他方に電気的に一端子が電気的に接続されたダイオードと、前記ダイオードの他の端子に電気的に接続された第3配線と、前記第3配線に電気的に接続されたセンスアンプと、を備えている。 (もっと読む)


【課題】電流で書き込み動作を行うことができる大容量の磁気メモリ及び磁気メモリ装置を提供する。
【解決手段】磁化が固定された第1の磁性層10と、磁化が可変の第2の磁性層30と、第1の磁性層10と第2の磁性層30との間に設けられた第1の中間層20と、第1の磁性層10と第2の磁性層30とを結ぶ第1の方向に直交する第2の方向に延在し、第2の磁性層30に隣接し、スピン波を伝搬する第1の磁性細線40と、第1の磁性細線40の一端に設けられた第1のスピン波入力部と、第1の磁性細線40の他端に設けられた第1のスピン波検出部と、を備える。 (もっと読む)


21 - 40 / 1,199