説明

Fターム[5B047EA01]の内容

イメージ入力 (36,078) | 画像メモリ(構成) (920) | RAM (779)

Fターム[5B047EA01]の下位に属するFターム

Fターム[5B047EA01]に分類される特許

41 - 60 / 81


【課題】マルチチップ型ラインセンサの転送速度を高速化する。
【解決手段】ラインセンサチップを複数個並べたマルチチップ型ラインセンサ200と、奇数番のラインセンサチップからの信号を第1のデジタル信号に変換し、偶数番のラインセンサチップからの信号を第2のデジタル信号に変換するデータ転送制御装置200と、第1のデジタル信号を順番に記憶する第1の記憶部210と、第2のデジタル信号を順番に記憶する第2の記憶部220と、からなり、第1の記憶部に記憶された第1のデジタル信号がラインセンサチップが有する半導体素子の数の半分に達した時点から、第1の記憶部から記憶された順番に第1のデジタル信号を出力し、第1の記憶部に記憶された第1のデジタル信号がすべて出力された後、第2の記憶部から記憶された順番に第2のデジタル信号を出力する。 (もっと読む)


【課題】位置ズレの補正を行なうためのメモリ容量を削減しながら主走査ラインの位置ズレを補正する機能を有する画像処理装置を提供する。
【解決手段】 BGG各々のカラー画像を読み取る第1・第2・第3撮像素子を有するスキャナー1と、読み取られたBGRの画像データの主走査ラインの位置ズレを補正するデータ補正手段3とを有し、データ補正手段3は、第1・第2格納領域33a,33bが設定された大容量画像記憶部33と、各色ごとに設定された小容量バッファ322〜324と、メモリ制御部32とを備え、スキャナー1から受信した画像データを一旦第1格納領域33aに格納した後、各色の画像データを個別に読み出すに際し、位置ズレに対応して異なるアドレスを各色別に指定して読み出し、この読み出された画像データをバッファ322〜324に格納させた後、第2格納領域33bに補正された画像データを格納するように構成した。 (もっと読む)


【課題】 入力された画像に基づいて認証を行なう認証装置の、認証精度を向上させる。
【解決手段】 認証装置は、ユーザからスイープセンシング方式とエリアセンシング方式で入力された指紋データの両方の照合結果を利用して、当該ユーザの認証を行なう。スイープセンシング方式では、ユーザは、矩形のセンサ101Aに対してその長手方向と直角を構成するように指を当て、そして、センサ101A上で、指を、図中の矢印に示すように上から下(あるいは下から上)に当該センサ101Aの長手方向に直角に動かして、指紋データを読込ませる。また、エリアセンシング方式では、ユーザは、矩形のセンサ101Aに対してその長手方向と平行になるように指を当て、そして、センサ101A上で指を動かさずに、指紋データを読込ませる。 (もっと読む)


【課題】赤外線センサを使用することなく、主走査方向及び副走査方向の原稿サイズ検知を効率的に行うことができるようにする。
【解決手段】原稿を走査して原稿の画像データをライン毎に読み取る読み取り手段によって読み取られた画像データに基づいて原稿原稿サイズを検知する原稿サイズ検知装置において、前記読み取り手段によって読み取られた複数ラインの画像データを用いて原稿の主走査サイズと副走査サイズを判定する(S7,S8,S9)。判定に際し、主走査方向の画像データ取得範囲を任意に変更し、かつ画像データ取得の間隔を副走査方向に任意にかつ主走査方向とは独立して変更することができ、前記判定は読み取ったパッチ画像のデータを用いて行われる。 (もっと読む)


【課題】画素欠陥が存在する撮像素子を用いて動画取得を行う際に、フレームレートを低下させることなく且つ画素欠陥に対して適正な値を用いて補正する方法を実現する。
【解決手段】撮像装置は、複数の画素からなる撮像素子1移動させるための撮像素子駆動部7と、その複数の画素に含まれる欠陥画素の撮像素子上の位置データが記憶された欠陥位置格納部4bと、撮像画像から撮像時の撮像素子1の位置に応じて動画像再生領域を抽出するデータ抽出部4aと、撮像画像の欠陥画素を、他の位置で撮像素子1により得られた撮像画像の画像データを用いて補完する欠陥補正部4cとを有し、前記欠陥補正部4cにより欠陥画素が補完された動画像再生領域の撮像画像を連続的に出力することにより動画像を形成する。 (もっと読む)


【課題】 コストを抑えたまま、固体撮像素子の欠陥画素に対する補正を高精度に且つ短時間で行なうことができる撮影装置を提供する。
【解決手段】 CCD114上の所定の座標の受光センサの所定位置での傷レベルに応じた値である、常温時における傷レベルを高温時における傷レベルに換算した値をE2PROM133に記憶しておき、CCD114の、温度に応じてレベルが変化する傷のレベルを傷レベル検出部131で検出し、検出された傷レベルが、記憶されている値に応じた所定レベルを越えていたときに傷補正部132で画像データの傷補正を行なう。 (もっと読む)


【課題】 本発明は、低コストで高信頼性となる画像処理装置を提供する。
【解決手段】 本発明における記憶部は、読取部からの入力画像を半導体メモリへ書き込む処理の処理ライン数を計数する書き込み処理ライン数計数手段と、半導体メモリに記憶した入力画像を半導体メモリから読み出して2次記憶装置へ転送する処理の処理ライン数を計数する読み出し処理ライン数計数手段と、半導体メモリが満杯になった後のメモリアドレスをページの最初のアクセス先である初期アドレスに戻すようにメモリアドレスを出力するメモリアドレス発生手段と、半導体メモリに記憶した画像データの読み出し処理を、読み出し処理ライン数計数手段による計数値が、書き込み処理ライン数計数手段による計数値よりも小さい場合のみ許可されるように制御される半導体メモリの書き込み及び読み出しが時分割で並行して実行するメモリアクセス制御手段とを有することに特徴がある。 (もっと読む)


【課題】 外部記憶装置に記憶されたデータの一部をブロックごとに細分化して保持するとともに、回路規模の増大を防止する。
【解決手段】 データ保持部12は外部記憶装置20に記憶された所定のデータ量ごとのブロック30に分割して表現された2次元以上のデータ空間のうち、一部の領域のデータを保持し、アドレス管理部13は、複数のブロック30からなる所定の大きさの領域内におけるデータのデータ空間上での位置を、領域ごとに1つ記憶し、データ保持部12に保持されるデータのアドレスを管理する。 (もっと読む)


【課題】機能拡張が容易で機能の検証を容易に行える信号処理装置を得ること。
【解決手段】複数の信号処理を行う画像CODEC126において、予め設定された所定の信号処理を行う専用画像処理ブロック10と、専用画像処理ブロック10内の各処理モジュール102〜105がアクセスする内部メモリ114と、専用画像処理ブロック10と内部メモリ114の間のデータ転送を行うDMAC107と、を有し、内部メモリ114上の処理対象データをDMAC107を介して専用画像処理ブロック10に入力するとともに、専用画像処理ブロック10内の処理モジュール102〜105によって信号処理された処理対象データをDMAC107を介して内部メモリ114に出力するよう、専用画像処理ブロック10、内部メモリ114およびDMAC107をバス接続することを特徴とする信号処理装置。 (もっと読む)


【課題】画像データ上に発生した歪みを簡易に補正することが可能な画像読取装置及び画像読取方法を提供する。
【解決手段】情報記録媒体(カード)を撮像して得られた画像データ上で、情報記録媒体の搬送方向に対して略並行なラインごとに、情報記録媒体のエッジを検出する手段と、情報記録媒体の搬送方向に対してほぼ直交する方向からみたエッジの位置が揃うように、画像データ上で補正する手段と、を画像読取装置(スワイプ式イメージスキャナ)に設けたことを特徴とする。 (もっと読む)


【課題】 読取データの劣化を抑制しつつ、シェーディング補正で必要とするメモリ容量を削減する。
【解決手段】 光源を消灯した状態で、アナログ処理手段から出力された各CCDに対応するデジタルデータの上位4ビットをレジスタ313で削除して、黒シェーディングメモリ321に格納し、CCDを白基準板の読取位置に移動させた状態で、アナログ処理手段から出力された各CCDに対応するデジタルデータの下位4ビットをレジスタ315で削除して、白シェーディングメモリ323に格納し、黒シェーディング補正の際には、メモリ321から詠み出したデータの上位にレジスタ309で0を4ビット付加し、白シェーディング補正の際には、メモリ323から詠み出したデータの下位にレジスタ311で0を4ビット付加する。 (もっと読む)


【課題】画素回路の構成を簡易にする。
【解決手段】信号処理部3は、画像処理部1にクロック信号φ[0]を供給し、列選択信号xpi[0]〜xpi[N-1]を供給する。遅延回路(delay)11_1〜11_(N-2)は、クロック信号φ[0]を順次遅延させる。FIFO12_1〜12_(N-1)は、信号処理部3から供給された列選択信号xpi[0]〜xpi[N-1]を各処理要素13_xyに供給する。値“1”の列選択信号が供給された処理要素は、行方向に、入力画像の部分和を演算して、演算結果を列加算部2に供給する。信号処理部3は、この列加算部2に行選択信号yjを供給し、列加算部2は、供給された行選択信号yjに従って、加算演算を行い、信号SOUTを外部に出力する。 (もっと読む)


【課題】走査線上のゴミや汚れなどの状態を的確に判断し、メンテナンス性の向上やユーザの作業の効率化を図ること。
【解決手段】基準色部材を読み取り素子で読み取った画像データに濃淡補正を行うシェーディング補正処理部202と、シェーディング補正処理部202により濃淡補正を施された画像データをユーザからの指示に基づいて画像処理する画像処理部205と、画像処理部205により画像処理を施された画像データを記憶し、装置に対して着脱可能なSD−CARDメモリ220と、を備える。 (もっと読む)


【課題】 参照信号の調整を要することなく特性のバラツキを補償する。
【解決手段】 検出装置100は、対象物の表面との距離に応じたレベルの検出信号Sdを各々が生成する複数のセンサ回路Uと、各センサ回路Uを選択して検出信号Sdを出力させる選択回路20と、レジスタ31に記憶された参照値Rに応じたレベルの参照信号Srefを生成するD/A変換回路32と、各センサ回路Uから出力される検出信号SdとD/A変換回路32が生成した参照信号Srefとのレベルの大小に応じた検出データDを生成する比較器35とを有する。CPU41は、比較器35が生成した複数の検出データに対する所定の演算によって空間周波数Fを算定し、この空間周波数Fに基づいてレジスタ31の参照値Rを更新する。 (もっと読む)


【課題】複数の撮像手段の取り込み画像を簡単な構造で高速で取り込むことができる画像認識装置、表面実装機、基板検査装置および印刷機を提供する。
【解決手段】メモリ52への取り込み画像の書き込み動作は、撮像手段51の動作速度に依存し、撮像手段51の動作速度よりも速くすることはできない。しかしながら、メモリ52からの取り込み画像の読み出し動作は、撮像手段51の動作速度に依存せず、撮像手段51の動作速度よりも速くすることができる。したがって、複数の撮像手段51により同時に撮像を行わせ、この取り込み画像をメモリ52に格納し、この格納された取り込み画像をRCKの周波数を高くして高速に読み出すことにより、取り込み時間を短くすることが可能となる。 (もっと読む)


【課題】動作効率の向上を実現できる画像認識装置およびこの画像認識装置を有する表面実装機、基板検査装置および印刷機を提供する。
【解決手段】撮像素子51の撮像領域のうち、電子部品が映っている所定の範囲の取り込み画像のみを画像処理ユニット60に転送するため、余計なデータを転送しなくて良いので、取り込み画像の転送時間が短くなる。また、画像処理ユニット60においても、余計なデータを画像処理しなくて済むので、画像処理にかかる時間が短縮される。結果として、動作効率が向上する。 (もっと読む)


ユーザの適切な生体が認証された場合のみ、装置上の情報へのアクセスが許可される携帯型メモリ記憶装置を開示する。この装置は、制御装置と、例えばフラッシュメモリである非揮発性メモリと、非揮発性メモリ装置内の情報へのアクセスを制御する生体スキャナシステムを備えている。制御装置、非揮発性メモリ、生体スキャナシステムのそれぞれは、ベースの頂部分上に指紋のような生体データを受信するための露出面を有する生体システムと共に、携帯型装置のベース内部に搭載することができる。さらにカバーを備えており、このカバーは、携帯型装置とホスト装置の間に通信を確立するために、ホスト装置のUSBポート内に嵌合可能なUSBコネクタを備えている。また、カバーは、生体スキャナの露出部分を被覆することで、携帯型メモリ記憶装置の非使用時にスキャナを保護する。
(もっと読む)


【課題】 高品質のシェーディング補正データを安定して生成。これを各補正データ生成装置で個別に自動的に実現する。
【解決手段】 基準白板rwpの読取りデータ読込みのための副走査位置を位置メモリ51,52/79,81に設定する手段10,42,50(図7/図13);イメージセンサ107に画像光を投影する光学手段102−105と基準白板の一方を、他方に対して副走査する副走査駆動の間に、位置メモリの副走査位置に基づいて基準白板読取りデータ読込み指示信号SMPLを発生する手段54−60;および、SMPLに応答して基準白板読取りの画像データを読込みシェーディング補正データを生成してFIFOメモリに格納する補正データ保存手段40;を備える。自動的に基準白板読取りの有効領域を検出してSMPL発生位置情報を設定するタイミング手段50(図13)を備える。
(もっと読む)


【課題】 グラフィクスハードウェアの描画処理を高速化する。
【解決手段】 ピクセルデータを用いて描画処理を行うグラフィクスエンジン10と、グラフィクスエンジン10に供給するピクセルデータを格納し、それらのピクセルデータのバースト転送が可能なフレームバッファ14と、フレームバッファ14との間で、フレームバッファ14の記憶領域をタイル状に分割した寸法変更可能なタイル領域の単位でピクセルデータの入出力を行い、取得したピクセルデータをグラフィクスエンジン10に供給するピクセルキャッシュ11と、ピクセルキャッシュ11がフレームバッファ14にアクセスする際に出力するアドレスをフレームバッファ14の物理アドレスに変換して、アクセスを仲介するメモリ制御装置12を備え、メモリ制御装置12は、タイル領域内のピクセルデータがフレームバッファ14の同一ページ領域の範囲内に収まるようにアドレス変換する。 (もっと読む)


【課題】 LUT形成のためのLUTデータ書込みを高速化。LUTの所要データ量を低減。
【解決手段】 被変換データDiを構成するビット数aをa=b+c,cは下位ビット数(c≧1)、bは上位ビット数(b≧1)とすると、bビットをアドレスデータとし、各アドレスには、上位bビットDi[7:1]が同一値を表わす2個の被変換データDi[7:0]の各変換後データDm[7:0]を書込んだLUTを形成しておき、データ変換をするときには、LUTから被変換データ=入力データDi[7:0]の上位bビットDi[7:1])が表すアドレスの2個の変換後データを読み出しその中の、入力データDiの下位cビットDi[0]で指定される1個の変換後データを選択出力する。又は、1アドレスの格納データは1以上の変換後データと1以上の差分データとし、読出した差分データは変換後データに復元。 (もっと読む)


41 - 60 / 81