説明

Fターム[5F004DB07]の内容

半導体のドライエッチング (64,834) | 被エッチング物 (6,778) | Si3N4 (525)

Fターム[5F004DB07]に分類される特許

41 - 60 / 525


【課題】同一ウエハ面内でエッチング深さが異なる形状を容易に加工することができる半導体素子の作製方法を提供する。
【解決手段】開口部幅の異なる領域毎に、半導体表面のエッチングが進行する第1の状態、または半導体表面にポリマーが生成される第2の状態のどちらか一方のみが発現するように前記開口部幅が設定された開口部1902,1903,1904を有するマスク1900を半導体1801表面に形成すると共に、マスク1900の周辺にマスクの開口部に供給される水素プラズマ濃度を制御するための周辺窓を有する周辺マスクを形成する第1の工程と、メタンプラズマおよび水素プラズマをマスクが形成された半導体表面に照射する第2の工程を有するようにした。 (もっと読む)


【課題】効率良く多段の良好な形状の階段状の構造を形成することのできる半導体装置の製造方法及びコンピュータ記録媒体を提供する。
【解決手段】第1の誘電率の第1の膜と、第1の誘電率とは異なる第2の誘電率の第2の膜とが交互に積層された多層膜と、多層膜の上層に位置しエッチングマスクとして機能するフォトレジスト層とを有する基板をエッチングして、階段状の構造を形成する半導体装置の製造方法であって、フォトレジスト層をマスクとして第1の膜をプラズマエッチングする第1工程と、水素含有プラズマにフォトレジスト層を晒す第2工程と、フォトレジスト層をトリミングする第3工程と、第3工程によってトリミングしたフォトレジスト層及び第1工程でプラズマエッチングした第1の膜をマスクとして第2の膜をエッチングする第4工程とを有し、第1工程乃至第4工程を繰り返して行うことにより、多層膜を階段状の構造とする。 (もっと読む)


【課題】 多層構造体中にあるシリコン膜であっても、レジスト膜や有機膜をマスクに用いてエッチングすることが可能であり、かつ、シリコン膜、及びこのシリコン膜の下に存在するシリコン酸化物膜を一括してエッチングすることも可能なエッチング方法を提供すること。
【解決手段】 シリコン酸化物膜2、及びこのシリコン酸化物膜2上に形成されたシリコン膜3を含む多層構造体をエッチングするエッチング方法であって、多層構造体中のシリコン膜3及びシリコン酸化物膜2をエッチングするとき、レジスト膜6又は有機膜をエッチングのマスクに用い、エッチングガスとしてCHガスを含むエッチングガスを用いて、多層構造体中のシリコン膜3及びシリコン酸化物膜2を一括してエッチングする。 (もっと読む)


【課題】クリーニングガスを用いて縦型反応炉内をクリーニングする際あるいは成膜中に粉末状の粒子が発生することを防止する半導体製造装置を提供する。
【解決手段】実施形態によれば、モータ6の回転軸に固定される下部接続部5と、下部接続部5上に固定される上部接続部4と、上部接続部4上に固定されて被処理基板10を支持するボート2とを有する上下移動可能な回転構造と、回転構造を収容する反応室を形成する反応管1と、を備え、上部接続部4を下部接続部5の熱膨張率とボート2の熱膨張率との中間の熱膨張率を有する材料で構成する半導体製造装置である。上部接続部4は、反応室で使用するクリーニングガスおよび反応ガスに対し耐腐食性を有するコーティング膜によってコーティングされている。 (もっと読む)


【課題】エッチング層内に特徴をエッチングするための方法であって、エッチング層の上に配されたアモルファスカーボン又はポリシリコンのパターン化疑似ハードマスクに対するコンディショニングを提供する。
【解決手段】コンディショニングは、炭化水素ガスを含む無フッ素蒸着ガスを供給することと、無フッ素蒸着ガスからプラズマを形成することと、500ボルト未満のバイアスを提供することと、パターン化疑似ハードマスクの上端上に蒸着を形成することとを含む。エッチング層は、パターン化疑似ハードマスクを通してエッチングされる。 (もっと読む)


【課題】基板の温度が100℃以下の低温環境下において、基板上の被処理膜をエッチングする際のマスクを所定のパターンに適切に形成する。
【解決手段】ウェハWの被処理膜400上に反射防止膜401とレジストパターン402が形成される(図10(a))。レジストパターン402がトリミングされると共に、反射防止膜401がエッチングされる(図10(b))。ウェハWの温度を100℃以下に維持した状態でプラズマ処理を行い、レジストパターン402及び反射防止膜パターン403上に、100MPa以下の膜ストレスを有するシリコン窒化膜404が成膜される(図10(c))。シリコン窒化膜404がエッチングされ、レジストパターン402及び反射防止膜パターン403が除去されて、被処理膜400上にシリコン窒化膜パターン405が形成される(図10(d))。 (もっと読む)


【課題】レジストマスク、シリコンを含む膜及びシリコン層が上方側からこの順番で積層された基板に対して、レジストマスクのパターンを介してプラズマエッチング処理を行ってシリコン層に凹部を形成するにあたり、前記シリコンを含む膜のサイドエッチングの発生を抑えること。
【解決手段】窒化シリコン膜2をエッチングしてシリコン層1を露出させた後、塩素を含む処理ガスのプラズマ(イオン)を用いて当該シリコン層1を僅かにエッチングして、窒化シリコン膜2の側壁に塩素とシリコンとを含む付着物13を付着させる。この付着物13はシリコン層1よりもエッチングされにくい物質であり、更に塩素イオンは異方性エッチングを行うプラズマである。 (もっと読む)


【課題】半導体装置の製造方法において、異なる膜特性を有する絶縁膜に形成されるコンタクト形状の制御性を向上させる。
【解決手段】半導体基板に素子領域を形成し、半導体基板の第1の領域上に、第1の絶縁膜を形成し、半導体基板の第2の領域上に、膜応力及びコンタクトの形成の際のエッチング加工時のエッチングレートが、第1の絶縁膜と異なる第2の絶縁膜を形成し、少なくとも第2の絶縁膜において、コンタクトが形成されるコンタクト領域に選択的にUV光を照射し、UV光を照射した後、第1の絶縁膜及び前記第2の絶縁膜をエッチングして前記コンタクトを形成する。 (もっと読む)


【課題】半導体の構成原子の脱離による欠陥(V族原子空格子)の誘起または表面モフォロジーの劣化を生じさせずに、表面の凹凸を抑制して同一面内でエッチング深さが異なる形状を容易に加工することができる半導体素子の作製方法を提供する。
【解決手段】酸素プラズマを所定の拡散距離に対して、開口部幅の異なる領域毎に、半導体表面のエッチングが進行する第1の状態か、半導体表面にポリマーが生成される第2の状態のどちらか一方のみが発現するように前記開口部幅が設定された開口部1901を有するマスク1900を半導体表面に形成する第1の工程と、メダンプラズマをマスク1900が形成された半導体表面に照射しつつ、酸素プラズマを開口部1901の幅方向にてマスク1900の端部から開口部へ所定の拡散距離にて拡散させる第2の工程を有するようにした。 (もっと読む)


【課題】半導体装置のエッチングを精度良く行い、再生率を低減させる
【解決手段】基板にトランジスタを形成し、トランジスタを覆うように第1層間絶縁膜22を形成する。さらに、第1層間絶縁膜22の上方に形成したレジスト膜27を用いて第1層間絶縁膜22をエッチングし、トランジスタのソース/ドレイン領域に到達するコンタクトホール31を形成する。この際、レジスト膜27の開口部27Aの半径rと、開口部27Aが設計位置からずれている位置ずれ量ΔXとを測定し、コンタクトホール31に必要な半径Rxと、コンタクトホール31を形成可能な限界距離Sとから、r+ΔX−S<ES<r−Rxを満たす半径差ESを決定し、半径差ESからエッチング条件を決定する。 (もっと読む)


【課題】シリコン基板に挟まれた接着層をエッチングする際に、シリコン基板の積層方向へエッチングを進みやすくすることのできるプラズマエッチング方法、及びプラズマエッチング装置を提供する。
【解決手段】
接着層が、第1シリコン基板と第2シリコン基板とに挟まれた積層体30を真空槽11に搬入し、該積層体30に対し、第1シリコン基板と接着層とを貫通して積層体30の積層方向に延びる凹部を形成する。このとき、第1ガスのプラズマにより、上記積層方向に延びる凹部を第1シリコン基板の第1シリコン層に形成する工程と、第2ガスのプラズマにより、積層方向に延びる凹部を接着層に形成する第2エッチング工程とを実施する。加えて、第1シリコン層のエッチング工程と接着層のエッチング工程との間には、第1ガスと第2ガスとの混合ガスのプラズマにより、第1シリコン層と接着層との境界をエッチングする境界エッチング工程を実施する。 (もっと読む)


【課題】クリーニング・プロセスの結果生じる副産物がウェファを汚染することを防止する、収集プロセスを提供すること。
【解決手段】装置及びそれを作動させる方法。この方法は、チャンバ(200)を含む装置を準備するステップを含み、チャンバは、第1(260a)及び第2(260b)の入口と、チャンバ内のアノード(210)及びカソード(230)構造体と、カソード構造体(230)上のウェファ(100)とを含む。クリーニングガス(260b)は、第1の入口を通じてチャンバ内に注入される。収集ガス(260a)は、第2の入口を通じてチャンバ内に注入される。クリーニング・ガスはイオン化されたときに、ウェファの上面をエッチングしてチャンバ内に副産物混合物をもたらす性質を有する。収集ガスは、副産物混合物がウェファの表面に再度堆積することを防止する性質を有する。 (もっと読む)


【課題】シリコン含有物をエッチングする装置において、分離回収装置や除害装置を不要とし、設備コストを低減する。
【解決手段】分解部20において、フッ素含有成分を含む原料ガスに高周波又は熱エネルギーを印加して、フッ素含有成分を分解する。分解中又は分解後の原料ガスと水素含有成分とを接触させてフッ化水素を含むエッチングガスを生成する。このエッチングガスを処理槽10内の被処理物9に吹き付け、シリコン含有物9aをエッチングする。更に、処理槽10内のガスを排気手段5によって吸引して排出する。シリコン含有物9aのエッチングレートが所定以上になるよう、かつ排出ガス中のフッ素含有成分の流量が放出許容値以下になるよう、分解部20への原料ガスの供給流量、及び供給電力又は供給周波数を設定する。 (もっと読む)


【課題】薄膜加工を高精度に行うエッチング処理に好適なプラズマ処理方法を提供する。
【解決手段】本発明は薄膜を有する試料の前記薄膜をプラズマエッチングするプラズマ処理方法において、Anm厚さの薄膜を4×Anm/min未満の低エッチングレートでプラズマエッチングし、該プラズマエッチングは前記試料を載置する試料台に時間変調された間欠の高周波電力を印加してプラズマエッチングし、前記高周波電力の1周期での印加していない時間は、1周期での印加している時間より4倍〜100倍長いことを特徴とするプラズマ処理方法である。 (もっと読む)


【課題】本発明は、薄膜トランジスタのソース領域やドレイン領域へのコンタクトを確実
にした半導体装置を提供するものである。
【解決手段】本発明における半導体装置において、半導体層上の絶縁膜およびゲイト電極
上に形成された第1の層間絶縁膜と、前記第1の層間絶縁膜の上に形成された第2の層間
絶縁膜と、前記第2の層間絶縁膜、前記第1の層間絶縁膜、および前記絶縁膜に設けられ
たコンタクトホールとを有する。前記第1の絶縁層の膜厚は、前記積層の絶縁膜の合計膜
厚の1/3以下に形成する。 (もっと読む)


【課題】 有機Si系低誘電率膜をマスクとして被処理体のSiC部分をエッチングガスのプラズマによりエッチングする場合に、エッチングレートおよび有機Si系低誘電率膜に対するエッチング選択比を高くしてエッチングすることができるエッチング方法を提供すること。
【解決手段】 SiC膜61と、その上に形成された有機Si系低誘電率膜62とを有する構造において、有機Si系低誘電率膜62をマスクとしてSiC膜61をエッチングガスのプラズマによりエッチングするに際し、エッチングガスとして、CHを含有するガスまたはCHFを含有するガスを用いる。 (もっと読む)


【課題】地球環境に対する影響が小さく、かつ必要とされる性能を有するドライエッチング剤を提供する。
【解決手段】(A)1,3,3,3−テトラフルオロプロペンと、(B)H、O、CO、O、CO、COCl、CFOF、COF、NO、F、NF、Cl、Br、I、CH、C,C,C、C、C、C、HI、HBr、HCl、NO、NH、及びYFn(式中、YはCl、Br、又はIを表し、nは整数を表し、1≦n≦7である。)からなる群より選ばれる少なくとも1種のガスと、(C)不活性ガスを含むドライエッチング剤を提供する。
これらのエッチング剤を用いることにより飛躍的にプロセスウインドウを広げることができ、特殊な基板の励起操作等なしにサイドエッチ率が小さく高アスペクト比が要求される加工にも対応できる。 (もっと読む)


【課題】測定対象物上に薄膜が形成されている場合でも、測定対象物の温度を従来に比べて正確に測定できる温度測定方法を提供する。
【解決手段】光源からの光を、基板上に薄膜が形成された測定対象物の測定ポイントまで伝送する工程と、基板の表面での反射光による第1の干渉波と、基板と薄膜との界面及び薄膜の裏面での反射光による第2の干渉波を測定する工程と、第1の干渉波から第2の干渉波までの光路長を算出する工程と、第2の干渉波の強度に基づいて、薄膜の膜厚を算出する工程と、算出した薄膜の膜厚に基づいて、基板の光路長と算出した光路長との光路差を算出する工程と、算出した光路差に基づいて算出した第1の干渉波から第2の干渉波までの光路長を補正する工程と、補正された光路長から測定ポイントにおける測定対象物の温度を算出する工程と、を備える。 (もっと読む)


【課題】装置の信頼性の向上、製造効率の向上を実現する。
【解決手段】反射防止膜150などの被覆膜の上面において、パッド電極111Pの接続面の部分が開口し、その接続面以外の部分を被覆するように、レジストパターンRPを形成する。レジストパターンRPをマスクとして用いると共に、カーボン系無機膜300をエッチングストッパー膜として用いて、その被覆膜についてエッチング処理を実施し、カーボン系無機膜300の上面にて接続面に対応する面を露出させる。レジストパターンRPとカーボン系無機膜300にて接続面に対応する部分とについてアッシング処理を実施し、両者を同時に除去する。 (もっと読む)


【課題】微細で良好な形状のコンタクトホールを有する半導体装置の製造方法を提供する。
【解決手段】絶縁膜36上にフォトレジスト膜42を形成する工程と、フォトレジスト膜42に開口部44を形成する工程と、開口部44が形成されたフォトレジスト膜42をマスクとして絶縁膜36をエッチングすることによりコンタクトホール48を形成する工程とを有し、コンタクトホール48を形成する工程は、開口部44が形成されたフォトレジスト膜42上に保護膜46を堆積しながら絶縁膜36をプラズマエッチングする第1の工程と、フォトレジスト膜42上に堆積された保護膜46を一旦除去する第2の工程と、保護膜46が一旦除去されたフォトレジスト膜42上に他の保護膜を新たに堆積しながら絶縁膜36を更にプラズマエッチングする第3の工程とを含んでいる。 (もっと読む)


41 - 60 / 525